JPH01155392A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPH01155392A
JPH01155392A JP62314122A JP31412287A JPH01155392A JP H01155392 A JPH01155392 A JP H01155392A JP 62314122 A JP62314122 A JP 62314122A JP 31412287 A JP31412287 A JP 31412287A JP H01155392 A JPH01155392 A JP H01155392A
Authority
JP
Japan
Prior art keywords
video data
data storage
address
storage section
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62314122A
Other languages
English (en)
Inventor
Katsumi Shirai
白井 克巳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62314122A priority Critical patent/JPH01155392A/ja
Publication of JPH01155392A publication Critical patent/JPH01155392A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は表示制御装置に係シ、特に複数の画面データの
合成表示を実現するための表示制御装置に関するもので
ある。
〔従来の技術〕
従来、CRT表示による画面の合成は、複数の画面イメ
ージのデータを持つ記憶部からCRTに映像として表示
する映像データ記憶部へ合成された映像データを書込む
という方式がとられていた。
〔発明が解決しようとする問題点〕
上述し九従来の方式では、ある表示画面に他の画面を挿
入したい場合、挿入する画面のデータを映像データ記憶
部の対応するアドレスに書込む必要があ)、挿入画面が
大きければそれだけ書込むデータも多量となシ映像合成
のために時間を費すことによシ性能を落とす原因になっ
ていた。また、記憶装置に合成以前のデータが残ってい
れば良いが、もし残っていなければ元の画面に戻すとき
挿入された画面エリアに対応する元のデータが必要にな
るためデータの退避が行なわれていた。したがって、表
示位置がよく移動する画面や表示内容がよく切換る画面
においては映像データの退避。
格納が頻繁に行われ、プロセッサの性能や画面の移動・
切換速度が低下するという問題点があった。
〔問題点を解決するための手段〕
本発明の表示制御装置は、表示装置上に表示する映像デ
ータを記憶する第1の映像データ記憶部と、この第1の
映像データ記憶部のアドレスを発生する映像データアド
レス発生部と、上記表示装置上に上記第1の映像データ
記憶部の内容と異なる映像を挿入するためのデータを記
憶する第2の映像データ記憶部と、上記表示装置上に表
示する上記第2の映像データ記憶部の表示領域データを
保持する表示領域レジスタと、上記第2の映像データ記
憶部の映像データの格納スタートアドレスを保持する映
像データアドレスレジスタと、上記映像データアドレス
発生部から送られるアドレスと上記表示領域レジスタの
値とを比較して上記映像データアドレスレジスタの値よ
り上記第2の映像データ記憶部のアドレスを生成するア
ドレス比較変換回路と、映像データの表示優先度を保持
する表示優先度レジスタと、この表示優先度レジスタの
値によシ上記第1の映像データ記憶部または第2の映像
データ記憶部の内容の1つを選択する表示優先度選択回
路と、この表示優先度選択回路から送られてくる映像デ
ータを映像信号に変換する変換レジスタとを具備するも
のである。
〔作用〕
本発明においては、挿入する画面のデータを別の映像デ
ータ記憶部に書込んでおき、挿入する画面の表示領域デ
ータと映像データスタートアドレスや表示優先度をレジ
スタにセットするととKよシ自動的に映像データ記憶部
が切換えられ、第1の映像データ記憶部による表示画面
に第2の映像データ記憶部の指定映像データが挿入され
て画面移動や画面切換や画面消去を高速に実行する。
〔実施例〕
以下、図面に基づき本発明の実施例を詳細に説明する。
第1図は本発明の一実施例を示すブロック図である。
図において、1はCRT表示装置、2はこのCRT表示
装置1上に表示する映像データを記憶する映像データ記
憶部、3はこの映像データ記憶部2のアドレスを発生す
る映像データアドレス発生部、4はCRT表示装置1上
に映像データ記憶部2の内容と異なる映像を挿入するた
めのデータを記憶する映像データ記憶部5はCRT表示
装置1上に表示する映像データ記憶部4の表示領域デー
タを保持する表示領域レジスタ、6は映像データ記憶部
4の映像データの格納スタートアドレスを保持する映像
データアドレスレジスタ、Tは映像データアドレス発生
部3から送られるアドレスと表示領域レジスタ5の値と
を比較して映像データアドレスレジスタ6の値よル映像
データ記憶部4のアドレスを生成するアドレス比較変換
回路、8は映像データの表示優先度を保持する表示優先
度レジスタ、9はこの表示優先度レジスタ8の値によル
映像データ記憶部2または映像データ記憶部4の内容の
1つを選択する表示優先度選択回路、1Gはこの表示優
先度選択回路9から送られてくる映像データを映像信号
に゛変換する変換レジスタ、11はアドレス比較変換回
路Tの出力によってセット(BT)およびリセット(R
T)されるフリップ70ツブである。
この第1図に示す実施例は2つの映像データによる合成
画面を想定している。
禽2図および第3図は第1図の動作説明に供する図で、
第2図は第1の画面に第2の画面を合成した場合の合成
画面(1)と第1の画面に第3の画面を合成した場合の
合成画面(II)を示したものであシ、第3図は第2の
画面データと第3の画面データの映像記憶部での割当て
例を示したものである0 この第2図は、映像データ記憶部2と映像データ記憶部
4のアドレスXよシ格納されている映像データの表示領
域データによる合成画面(1)と、映像データ記憶部2
と映像データ記憶部4のアドレスyよ)格納されている
映像データの表示領域データによる合成画面(1)と、
合成画面(I)または合成画面CDにおいて表示優先度
を変更させた場合の画面(1)を示す。
ただし、合成画′vjJ(I)→画面(1)→合成画面
(IOの項で表示を変化させた場合には、合成画面(D
から画面(1)もしくは画面Iから合成画面(II)へ
の切替えの間に映像データスタートアドレスおよび表示
領域データの変更が必要である0つぎに第1図に示す実
施例の動作を第2図および第3図を参照して説明する0 まず、 CRT表示装置1に表示するための映像データ
が図示しないCPUから映像データ記憶部2へ書込゛ま
れ(第1の画面)、挿入する2つの画面のデータは映像
データ記憶部4のアドレスX(第2の画面)およびアド
レスy(第3の画面)よシ書込まれる。そして、映像デ
ータ記憶部2の表示優先度が映像データ記憶部4の表示
優先度よシ高く設定されている場合には、映像データア
ドレス発生部3が発生するアドレス12は映像データ記
憶部2をアクセスし、この映像データ記憶部2の内容1
6は表示優先度選択回路9を通って変換レジスタ10へ
送られる。この変換レジスタ10の出力信号がCRT表
示装置1へ送られ表示される0 つぎに、映像データ記憶部4の表示優先度を高く設定し
た場合には、アドレス12はアドレス比較変換回路7へ
送られる。このアドレス比較変換回路7には第2の画面
の表示領域データ13が表示領域レジスタ5よシ入力さ
れ、さらに、第2の画面の映像データ記憶部4での格納
スタートアドレス14(アドレス、)が映像データアド
レスレジスタ6よシ入力されている。そして、このアド
レス比較変換回路7はアドレス12と表示領域データ1
3を比較し、アドレス12が表示領域内である場合には
映像データ記憶部4へ格納スタートアドレス14よシ表
示すべきデータのアドレス15を送シ、さらにセット信
号19を発生しフリップフロップ11を駆動する。この
アドレス15は映像データ記憶部4をアクセスし、この
映像データ記憶部4の内容は表示優先度選択回路9へ送
られる。この表示優先度選択回路9には、映像デー声記
憶部4の表示優先度を高く設定された表示優先度データ
21が表示優先度レジスタ8よシ送られてお)、また、
セット信号19によシフリップフロップ11がセットさ
れているためこの7リツプフロツプ11の出力信号18
によシ表示優先度選択回路9は映像データ記憶部4の内
容1Tを選択し変換レジスタ10をへてCRT表示装置
1へ送られ挿入画面が表示される。また、アドレス12
が表示領域外の場合にはリセット信号20が発生しフリ
ップフロップ11をリセットする。これによシ表示優先
度選択回路9は再び映像データ記憶部2の内容16を選
択し第一の画面をCRT表示装置1へ表示する0以上の
シーケンスによシ第1の映像データによる第1の画面を
挿入することが可能となシ映像データ記憶部2に第2の
映像データを書込む必要もなく、また、第2の映像デー
タの表示領域レジスタ5を書換えることだけで他の動作
社必要とせず高速にしかも簡単に第1の画面の中で第2
の画面を移動させることができる。
つぎに1第3の画面を第4の画面と合成したい場合には
、表示領域レジスタ5に第3の画面の表示領域データ1
3をセットし、映像データアドレスレジスタ6にアドレ
ス14 (y)をセットすれば同様に高速にしかも簡単
に画面合成が可能である。
これによシ第2の画面と第3の画面の切替えが映像デー
タアドレスレジスタ6と表示領域レジスタ5へのセット
だけで簡単に行える。なお、この実施例においては、画
面合成は2りの場合を例にとって説明したが、本発明は
これに限定されるものではなく、3つ以上の画面におい
ても同様の方式をとることによシ実現できることは明ら
かである。
〔発明の効果〕
以上説明したように本発明は、挿入する画面のデータを
別の映像データ記憶部に書込んでおき、挿入する画面の
表示領域データと映像データスタートアドレスや表示優
先度をレジスタにセットすることによシ自動的に映像デ
ータ記憶部が切換えられ、第1の映像データ記憶部によ
る表示画面に第2の映像データ記憶部の指定映像データ
が挿入されて画面移動や画面切替や画面消去が高速に実
行され、簡単でかつ高速に画面の合成や移動や切替を行
うことができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図お
よび第3図は第1図の動作説明に供する図である。 1・・・・CRT表示装置、2・・・・映像データ記憶
部、3・・・・映像データアドレス発生部、4・・・・
映像データ記憶部、5@・・・表示領域レジスタ、6@
・・・映像データアドレスレジスタ、T・・・・アドレ
ス比較変換回路、8・・・・表示優先度レジスタ、9・
・嚇・表示優先度選択回路、10・・・・変換レジスタ
0第1図 第2図 (1)      テ′ニタ斐*          
 (IL)第3図

Claims (1)

    【特許請求の範囲】
  1. 表示装置上に表示する映像データを記憶する第1の映像
    データ記憶部と、この第1の映像データ記憶部のアドレ
    スを発生する映像データアドレス発生部と、前記表示装
    置上に前記第1の映像データ記憶部の内容と異なる映像
    を挿入するためのデータを記憶する第2の映像データ記
    憶部と、前記表示装置上に表示する前記第2の映像デー
    タ記憶部の表示領域データを保持する表示領域レジスタ
    と、前記第2の映像データ記憶部の映像データの格納ス
    タートアドレスを保持する映像データアドレスレジスタ
    と、前記映像データアドレス発生部から送られるアドレ
    スと前記表示領域レジスタの値とを比較して前記映像デ
    ータアドレスレジスタの値より前記第2の映像データ記
    憶部のアドレスを生成するアドレス比較変換回路と、映
    像データの表示優先度を保持する表示優先度レジスタと
    、この表示優先度レジスタの値により前記第1の映像デ
    ータ記憶部または第2の映像データ記憶部の内容の1つ
    を選択する表示優先度選択回路と、この表示優先度選択
    回路から送られてくる映像データを映像信号に変換する
    変換レジスタとを具備することを特徴とする表示制御装
    置。
JP62314122A 1987-12-14 1987-12-14 表示制御装置 Pending JPH01155392A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62314122A JPH01155392A (ja) 1987-12-14 1987-12-14 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62314122A JPH01155392A (ja) 1987-12-14 1987-12-14 表示制御装置

Publications (1)

Publication Number Publication Date
JPH01155392A true JPH01155392A (ja) 1989-06-19

Family

ID=18049509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62314122A Pending JPH01155392A (ja) 1987-12-14 1987-12-14 表示制御装置

Country Status (1)

Country Link
JP (1) JPH01155392A (ja)

Similar Documents

Publication Publication Date Title
US6885377B2 (en) Image data output controller using double buffering
US5903281A (en) List controlled video operations
JP2512250B2 (ja) 動画表示ワ―クステ―ション
JP2004280125A (ja) ビデオ/グラフィックメモリシステム
EP0887768A2 (en) A graphic processor and a graphic processing method
JPS6267632A (ja) コンピュータ表示装置
JPH0713788B2 (ja) 画像表示装置
JPH01155392A (ja) 表示制御装置
CN100525341C (zh) 移动通信终端的显示装置及方法
US5457475A (en) Image display control apparatus
US6002391A (en) Display control device and a method for controlling display
JPS61215587A (ja) 画像表示装置
JP2000181440A (ja) 表示装置
JP3264941B2 (ja) 画像表示制御方法及び装置
JPH02137070A (ja) 画像処理装置
JPH0830254A (ja) 表示効果発生回路
JP3145477B2 (ja) 子画面表示回路
JPS6337388A (ja) 連続画像表示方式
JPH04261589A (ja) グラフィック表示装置
JP3265791B2 (ja) Ohp用表示装置
JPH0196693A (ja) 表示制御装置
JPS6113756B2 (ja)
JPS61122690A (ja) 表示制御装置
KR940006402A (ko) 영상 재생장치
JPH0535247A (ja) マスク画面発生方式