JPH01286552A - 信号処理方式 - Google Patents

信号処理方式

Info

Publication number
JPH01286552A
JPH01286552A JP11589888A JP11589888A JPH01286552A JP H01286552 A JPH01286552 A JP H01286552A JP 11589888 A JP11589888 A JP 11589888A JP 11589888 A JP11589888 A JP 11589888A JP H01286552 A JPH01286552 A JP H01286552A
Authority
JP
Japan
Prior art keywords
column
conversion
bits
bit
string
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11589888A
Other languages
English (en)
Other versions
JPH0646742B2 (ja
Inventor
Hideaki Morimoto
森本 英明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP11589888A priority Critical patent/JPH0646742B2/ja
Publication of JPH01286552A publication Critical patent/JPH01286552A/ja
Publication of JPH0646742B2 publication Critical patent/JPH0646742B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は信号処理方式に関し、特に搬送端局装置から入
力したデータ信号の構成を無線回線で伝送するのに適し
た構成に変換する信号処理方式に関する。
〔従来の技術〕
搬送端局装置から入力したデータ信号を無線回線で伝送
する場合、無線回線の監視制御等のための付加ビットを
挿入するために、入力したデータ信号を高速に速度変換
して付加ビット用のタイムスロットを作り、このタイム
スロットに各種の付加ビットを挿入してフレーム化する
。入力したデータ信号が複数列である場合、各列は必ず
しも同期していないので、必要に応じてスタフビットを
挿入し各列を同期させる。スタフビットも上記の付加ビ
ットと同様にフレーム中の定位置に挿入される。但し、
この定位置のビットはスタフビットであったり(入力し
たデータ信号の中の)情報ビットであったりする。
無線回線が21値(lは2以上の整数)の多値変調方式
である場合、4列のデータ信号を無線回線へ送出する必
要がある。搬送端局装置から入力したデータ信号の列数
kがlと一致しないときはに列を1列に列変換すること
が必要である。
速度変換及び付加ビットの挿入は列変換の前でも後でも
行える。しかし、スタフビットの挿入は列変換前の各列
ごとに行う必要があり、スタフビットの挿入とフレーム
化のための速度変換とを同時に行う方が便利であるので
、通常、入力したデータ信号を速度変換して等間隔に付
加ビット用タイムスロット、あるいは、必要に応じてス
タフビット用タイムスロットを作り、付加ビット用タイ
ムスロットに各種の付加ビットを同種の付加ビットは等
間隔に配置するなどして、適切なパターンで配置してフ
レーム化し、その後に列変換を行う。挿入した各種付加
ビットの全体としての繰返しの単位をフレームと呼び、
先頭の付加ビットとそれに続く情報ビットとからなる単
位を(列変換前での)サブフレームと呼ぶ。従って、列
変換前の1フレームは先頭ビットが付加ビットである複
数ビットからなるサブフレームが複数集まって構成され
る。
無線回線の送端で上記の信号処理が行われ、受端ではこ
の信号処理の逆変換の処理が行われる。
従来のかかる信号処理方式では、列変換前後の列数に、
6とサブフレーム長あるいはフレーム長との間の関係に
ついては同等考慮されていなかった。そのため、列変換
前のフレームの特定位置に配置した付加ビットが列変換
後のフレームでは必ずしも1つのきまった位置には配置
されず、しかも、その間隔が一定ではなくなることがあ
り得る。
例えば、列変換前後の列数が5,2であり列変換前のフ
レーム長が奇数であったとすると、列変換前の第1列の
フレームの先頭に配置した付加ビットは列変換後の第1
列と第2列とに交互に配置され、しかも、その間隔は互
いに2だけ異なった2つの値が交互に現れることになる
〔発明が解決しようとする課題〕
上述した従来の信号処理方式は、k列を1列に列変換し
た後では特定の付加ビットが必ずしも同一列に配置され
ず、又、その間隔も必ずしも一定ではないので、無線回
線の中間中継局で受信した1列のデータ信号に1列のま
までフレーム同期して付加ビットの分岐挿入を行うのが
きわめて困難であり、そのため、中間中継局においても
1列をに列に変換してから付加ビットの分岐挿入を行い
、その後に再び4列に変換する必要があり、中間中継局
の装置が複雑になり高価になる欠点がある。
本発明の目的は、1列に列変換後も特定の付加ビットが
同一列に等間隔に配置され、中間中継局において4列の
ままで容易に付加ビットの分岐挿入ができる信号処理方
式を提供することにある。
〔課題を解決するための手段〕
本発明の信号処理方式は、搬送端局装置から入力したk
 (kは自然数)列のデータ信号を列ごとに高速に速度
変換しあらかじめ定めた位置に付加ビットを挿入した複
数のサブフレームからなるフレームにフレーム化すると
共に12(Ilはkと異なる2以上の整数)列に列変換
して無線回線へ送出する信号処理方式において、前記サ
ブフレームの長さをkJn(nは自然数)としている。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例における列変換前のフレーム
構成を示す説明図、第2図は同じく列変換後のフレーム
構成を示す説明図である。
本実施例において、送端の搬送端局装置から5列のデー
タ信号が入力し、この5列のデータ信号が信号処理され
て4相位相変調方式の無線回線へ送出される。従って、
列変換前後の列数に、Jは5.2である。
搬送端局装置から入力した5列のデータ信号は、列ごと
に高速に速度変換さh、それぞれ12サブフレームから
なるフレームにフレーム化される。
フレーム化された各データ信号を、第1列から順次、デ
ータ信号DI−D5と命名する(第1図参照)。本実施
例では、サブフレーム長にρnを、n=1として、5X
2X1=10としている。各サブフレームの先頭ビット
は付加ビット、スタフビット又は情報ビットであり、2
番目〜10番のビットは情報ビットである。フレーム長
は10×12=120である。
第1図において、1フレーム中の各サブフレームを表す
12の枠の中に記入した参照符号はそのサブフレーム(
の先頭)に配置する付加ビット又はスタフビットを表し
ている。例えば、データ信号Di  (i=1〜5)の
フレームの最後のサブフレームにはスタフビットAiを
配置する。但し、速度変換前の第1列のデータ信号の速
度に対応してスタフビットAiの位置のビットはスタフ
ビットになったり情報ビットになったりする。このビッ
トがスタフビットであるか情報ビットであるかの区別を
示す5ビツトのスタフ制御ビットC11〜Cisをデー
タ信号Diのフレームの(最後ではない)偶数番目のサ
ブフレームに配置する。データ信号Di、D2のフレー
ムの奇数番目のサブフレームには、それぞれ6ビツトで
フレーム同期用のパターンを構成する2系統のフレーム
同期ピッ) F a +〜F a s、 F b +”
’F b sを配置する。データ信号D3.D4のフレ
ームの奇数番目のサブフレームには2系統のディジタル
サービスチャネル(Digital 5ervice 
Channel r DSC)ビットSea、SCbを
配置する。又、データ信号D5のフレームの奇数番目の
サブフレームにはパリティチエツクピッ)Pを配置する
第1図には、データ信号D1〜D5の各先頭サブフレー
ムについてはビット構成も図示しである。
これらサブフレーム中参照番号1〜45を記入した各ビ
ットは情報ビットである。
第1図に示す如くにフレーム化さhたデータ信号D1〜
D5を2列に列変換すると、列変換後のデータ信号Dl
l、D12のフレーム構成は第2図に図示する如くにな
る。
第1図と第2図とを比較対照してわかるように、列変換
前の同一列に等間隔に配置した付加ビットは列変換後に
おいても同一列等間隔に配置される。
すなわち、パリティチエツクピッ)P、DSCピッ)S
Caはそれぞれデータ信号Dll中に50ビット周期で
配置され、DSCピッ)SCbはデータ信号D12中に
同じく50ビット周期で配置される。スタフビットAI
及びこれに関係するスタフ制御ピッ)Ci+〜C1,も
それぞれフレーム周期で、しかも、それぞれのiごとに
同一列に配置される。フレーム同期ビットFa、〜Fa
、+!データ信号Dll中で50ビット間隔でフレーム
同期用パターンを形成し、このパターンがフレーム周期
で繰返す。フレーム同期ビットFb、〜Fbsについて
も、データ信号D12中に配置されることを除いては同
様である。フレーム同期ビットFa、〜F a a、F
 b l〜F b sを列変換前に第1列、第2列に同
一タイミングで配置したので、列変換後も同一タイミン
グで配置される。DSCビットSCa。
SCbについても同様である。5列/2列の列変換では
、列変換前の奇数番目の列とその直後の列との同一のタ
イミングの位置に配置した2つの付加ビットは列変換後
も同一タイミングで配置される。
データ信号Dll、D12は無線回線で伝送される。無
線回線の中間中継局においては受信機からデータ信号D
I 1.DI 2が得られる。データ信号Dll、D1
2に各系統のフレーム同期ビットFa1〜Fa6.Fb
1〜Fb、が等間隔に、しかも、両系統で同一タイミン
グで配置されており、各系統のDSCビットSCa、S
Cbも同様に、等間隔に、しかも、両系統で同一タイミ
ングで配置されているので、データ信号Di 1.Di
 2からフレーム同期ビットFa+〜Fag、Fb+”
’Fbgを検出してフレーム同期し、DSCビットSC
a、SCbの分岐挿入を行うのはきわめて容易である。
従って、中間中継局で2列15列/2列の列変換を行う
必要はない。
無線回線の受端においては、データ信号D11゜DI2
がデータ信号D1〜D5に変換され、受端の搬送端局装
置へ送出される。
以上、列変換前後の列数に、Jが5,2であり、サブフ
レーム長kj2nが5X2X1=10である場合につい
て一実施例を説明したが、列変換後の列数lが2以上の
整数であり列変換前の列数k及び値nが任意の自然数の
場合にも本発明を用いれば同様な効果を得ることができ
る。
〔発明の効果〕
以上説明したように本発明は、搬送端局装置から入力し
たデータ信号に付加ビットを挿入してフレーム化し列数
変換して無線回線へ送出するのに、定位置に付加ビット
を挿入したサブフレームの長さを列変換前の列数と列変
換後の列数と任意の自然数との積にすることにより、列
変換後にも特定の付加ビットが同一列に等間隔に配置さ
れるようにでき、従って、中間中継局での付加ビットの
分岐挿入が容易になり、中間中継局の装置を簡易、かつ
、安価にできる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例における列変換前のフレーム
構成を示す説明図、第2図は同じく列変換後のフレーム
構成を示す説明図である。 Ai・・・・・・スタフビットs Ci+〜Ois・・
・・・・スタフ制御ビット、D、、、D、、、Di・・
・・・・データ信号、Fa、〜Fas、 Fbl〜Fb
s・・・・・・フレーム同期ビット、P・・・・・・パ
リティチエツクビット、SCa。 SCb・・・・・・DSCビット。

Claims (1)

    【特許請求の範囲】
  1. 搬送端局装置から入力したk(kは自然数)列のデータ
    信号を列ごとに高速に速度変換しあらかじめ定めた位置
    に付加ビットを挿入した複数のサブフレームからなるフ
    レームにフレーム化すると共にl(lはkと異なる2以
    上の整数)列に列変換して無線回線へ送出する信号処理
    方式において、前記サブフレームの長さをkln(nは
    自然数)としたことを特徴とする信号処理方式。
JP11589888A 1988-05-11 1988-05-11 信号処理方式 Expired - Lifetime JPH0646742B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11589888A JPH0646742B2 (ja) 1988-05-11 1988-05-11 信号処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11589888A JPH0646742B2 (ja) 1988-05-11 1988-05-11 信号処理方式

Publications (2)

Publication Number Publication Date
JPH01286552A true JPH01286552A (ja) 1989-11-17
JPH0646742B2 JPH0646742B2 (ja) 1994-06-15

Family

ID=14673934

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11589888A Expired - Lifetime JPH0646742B2 (ja) 1988-05-11 1988-05-11 信号処理方式

Country Status (1)

Country Link
JP (1) JPH0646742B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636531B1 (en) 1999-05-10 2003-10-21 Mitsubishi Denki Kabushiki Kaisha Communication device and method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636531B1 (en) 1999-05-10 2003-10-21 Mitsubishi Denki Kabushiki Kaisha Communication device and method

Also Published As

Publication number Publication date
JPH0646742B2 (ja) 1994-06-15

Similar Documents

Publication Publication Date Title
JPH0828691B2 (ja) フレーム同期方式
US6862296B1 (en) Receive deserializer circuit for framing parallel data
JPH02226926A (ja) 多重チャネルpcmタイプのリング上にhdlcフレームを伝送するためのシステム
JPH05268182A (ja) Sonet伝送信号処理方法およびsonet伝送信号処理装置
JPH01286552A (ja) 信号処理方式
JPH07297803A (ja) データ速度変換装置
US5781587A (en) Clock extraction circuit
JP2693466B2 (ja) 多重化符号変換方法
JPH07123247B2 (ja) デイジタルデ−タ伝送方法
JP3160694B2 (ja) エラー検出方式
JP2693831B2 (ja) 補助信号伝送方式
JP2776606B2 (ja) フレーム同期装置
JP2541121B2 (ja) Ds3フレ―ム送受信装置
JPH02135946A (ja) 光海底中継システムの端局情報伝送方式
JPH08307404A (ja) フレーム同期方法及びフレーム同期装置
JPH0633727Y2 (ja) 誤り監視回路
JPH01320831A (ja) 遅延等化回路
JPH03126340A (ja) フレーム識別符号伝送方式
JPS63306738A (ja) ル−プ式デ−タ伝送方式
JPH04192637A (ja) スタッフ多重変換装置
JPH04196838A (ja) 回線品質監視装置
JPS6387042A (ja) デジタル情報伝送システム
JPS61214633A (ja) ス−パ−・フレ−ムの同期方式
JPH04284744A (ja) 位相差吸収装置
JPH02222235A (ja) スタッフ多重変換装置の監視装置