JPH0216656A - 電子デイスク装置 - Google Patents
電子デイスク装置Info
- Publication number
- JPH0216656A JPH0216656A JP63167142A JP16714288A JPH0216656A JP H0216656 A JPH0216656 A JP H0216656A JP 63167142 A JP63167142 A JP 63167142A JP 16714288 A JP16714288 A JP 16714288A JP H0216656 A JPH0216656 A JP H0216656A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- control
- memory
- information
- memory circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims abstract description 5
- 230000006378 damage Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は電子ディスク装置の改良に関し、特に不正動作
時にメモリ内容を保護する必要のある電子ディスク装置
に関する。
時にメモリ内容を保護する必要のある電子ディスク装置
に関する。
(従来の技術)
従来、この種の電子ディスク装置には不正なメモリエリ
アに対して書込みを行なっても、それを検出して中止す
ることができないように構成されていた。
アに対して書込みを行なっても、それを検出して中止す
ることができないように構成されていた。
(発明が解決しようとする課題)
上述した従来の電子ディスク装置では、ノ1−ドウエア
の故障などにより不正なメモリエリアにデータの書込み
を行なってしまい、メモリ内容が破壊されるという欠点
がある。
の故障などにより不正なメモリエリアにデータの書込み
を行なってしまい、メモリ内容が破壊されるという欠点
がある。
本発明の目的は初期化処理において一定のアドレス間隔
で制御メモリ回路へメモリ保護の制御情報を書込み、そ
れ以降は制御メモリ回路を読出し状態に設定してかき、
データメモリ回路に対する書込み処理において制御メモ
リ回路よジノモリ保護情報が読出されたときには、これ
を検出して以後のデータメモリ回路への書込みを中止さ
せることにより上記欠点を除去し、メモリ内容の破壊さ
れることがないように構成した電子ディスク装置を提供
することKある。
で制御メモリ回路へメモリ保護の制御情報を書込み、そ
れ以降は制御メモリ回路を読出し状態に設定してかき、
データメモリ回路に対する書込み処理において制御メモ
リ回路よジノモリ保護情報が読出されたときには、これ
を検出して以後のデータメモリ回路への書込みを中止さ
せることにより上記欠点を除去し、メモリ内容の破壊さ
れることがないように構成した電子ディスク装置を提供
することKある。
(課題を解決するための手段)
本発明による電子ディスク装置は、データメモリ回路と
、制御メモリ回路と、データメモリ制御回路と、制御メ
モリ制御回路とを具備して構成し九ものである。
、制御メモリ回路と、データメモリ制御回路と、制御メ
モリ制御回路とを具備して構成し九ものである。
データメモリ回路は、データおよび管理情報を格納する
ためのものである。
ためのものである。
制御メモリ回路は、データメモリ回路と同一のアドレス
を有し、初期化処理において一定のアドレス間隔でメモ
リ内容を保護するための制御情報を書込み、以後、読出
し状態で制御情報を格納するためのものである。
を有し、初期化処理において一定のアドレス間隔でメモ
リ内容を保護するための制御情報を書込み、以後、読出
し状態で制御情報を格納するためのものである。
データメモリ制御回路は、データメモリ回路の読出し/
書込みを制御するためのものである。
書込みを制御するためのものである。
制御メモリ制御回路は、制御メモリ回路に格納する制御
情報を生成し、制御メモリ回路に制御情報が書込まれ死
後には制御メモリ回路が読出し状態となるように設定す
るとともに1デ一タメモリ回路に対する書込み処理にお
いて制御メモリ回路より読出された制御情報を検出して
データメモリ制御回路に伝え、以降のデータメモリ回路
への書込みを中止させるように読出し/書込みを制御す
るためのものである。
情報を生成し、制御メモリ回路に制御情報が書込まれ死
後には制御メモリ回路が読出し状態となるように設定す
るとともに1デ一タメモリ回路に対する書込み処理にお
いて制御メモリ回路より読出された制御情報を検出して
データメモリ制御回路に伝え、以降のデータメモリ回路
への書込みを中止させるように読出し/書込みを制御す
るためのものである。
(実施例)
次に、本発明について図面を参照して説明する。
第1図は、本発明による電子ディスク装置の一実施例を
示すブロック図である。
示すブロック図である。
第1図において、1はデータメモリ回路、2は制御メモ
リ回路、3はデータメモリ制御回路、4は制御メモリ制
御回路、Sはインターフェース制御回路であるゆ 第1図において、データメモリ回路1はデータや管理情
報を格納し、制御メモリ回路2はデータメモリ回路と同
一のアドレスを有してメモリ内容を保護するための制御
情報を格納し、データメモリ制御回路3はデータメモリ
回路1の読出し/書込み動作を制御し、制御メモリ制御
回路4は制御メモリ回路2に、格納される制御情報の生
成と読出し/書込みとを制御し、インターフェース制御
回路Sは上位装置とのインターフェースを制御している
。
リ回路、3はデータメモリ制御回路、4は制御メモリ制
御回路、Sはインターフェース制御回路であるゆ 第1図において、データメモリ回路1はデータや管理情
報を格納し、制御メモリ回路2はデータメモリ回路と同
一のアドレスを有してメモリ内容を保護するための制御
情報を格納し、データメモリ制御回路3はデータメモリ
回路1の読出し/書込み動作を制御し、制御メモリ制御
回路4は制御メモリ回路2に、格納される制御情報の生
成と読出し/書込みとを制御し、インターフェース制御
回路Sは上位装置とのインターフェースを制御している
。
初期化処理において、一定のアドレス間隔で制御メモリ
回路2に制御メモリ制御回路4によシメモリ保護制御情
報を書込み、それ以降は制御メモリ回路2は読出し状態
になるように制御メモリ制御回路4を設定する。そこで
、データメモリ回路1に対する書込みと同時に、制御メ
モリ回路2より制御情報が読出される。
回路2に制御メモリ制御回路4によシメモリ保護制御情
報を書込み、それ以降は制御メモリ回路2は読出し状態
になるように制御メモリ制御回路4を設定する。そこで
、データメモリ回路1に対する書込みと同時に、制御メ
モリ回路2より制御情報が読出される。
正常時のデータメモリ回路1へのデータの書込みは、制
御メモリ回路2にメモリ保護情報が書込まれていないア
ドレスに対して行なわれるため、制御メモリ制御回路4
によりメモリ保護情報は検出されず、動作は継続される
。
御メモリ回路2にメモリ保護情報が書込まれていないア
ドレスに対して行なわれるため、制御メモリ制御回路4
によりメモリ保護情報は検出されず、動作は継続される
。
ハードウェアの故障により制御メモリ回路2にメモリ保
護情報が書込まれているアドレスに書込みを行なうと、
制御メモリ制御回路4においてメモリ保護情報を検出し
、データメモリ制御回路3にこれを伝える。これにより
データメモリ制御回路3は、以後のデータメモリ回路1
への書込みを中止させることkよりメモリ内容を保護す
る。
護情報が書込まれているアドレスに書込みを行なうと、
制御メモリ制御回路4においてメモリ保護情報を検出し
、データメモリ制御回路3にこれを伝える。これにより
データメモリ制御回路3は、以後のデータメモリ回路1
への書込みを中止させることkよりメモリ内容を保護す
る。
(発明の効果)
以上説明し九ように本発明は、初期化処理において一定
のアドレス間隔で制御メモリ回路へメモリ保護の制御情
報を書込み、それ以降は制御メモリ回路を読出し状態に
設定しておき、データメモリ回路に対する書込み処理に
おいて制御メモリ回路よりメモリ保護情報が読出された
ときには、これを検出して以後のデータメモリ回路への
書込みを中止させることによシ、ハードウェアの故障時
にもメモリ内容の破壊を最小限に抑えることができると
い番効果がある。
のアドレス間隔で制御メモリ回路へメモリ保護の制御情
報を書込み、それ以降は制御メモリ回路を読出し状態に
設定しておき、データメモリ回路に対する書込み処理に
おいて制御メモリ回路よりメモリ保護情報が読出された
ときには、これを検出して以後のデータメモリ回路への
書込みを中止させることによシ、ハードウェアの故障時
にもメモリ内容の破壊を最小限に抑えることができると
い番効果がある。
第1図は、本発明による電子ディスク装置の−実施例を
示すブロック図である。 1・・・データメモリ回路 2・・・制御メモリ回路 3・−拳データメモリ制御回路 4・・・制御メモリ制御回路 B・・・インターフェース制御回路
示すブロック図である。 1・・・データメモリ回路 2・・・制御メモリ回路 3・−拳データメモリ制御回路 4・・・制御メモリ制御回路 B・・・インターフェース制御回路
Claims (1)
- データおよび管理情報を格納するためのデータメモリ回
路と、前記データメモリ回路と同一のアドレスを有し、
初期化処理において一定のアドレス間隔でメモリ内容を
保護するための制御情報を書込み、以後は読出し状態で
前記制御情報を格納するための制御メモリ回路と、前記
データメモリ回路の読出し/書込みを制御するためのデ
ータメモリ制御回路と、前記制御メモリ回路に格納する
前記制御情報を生成し、前記制御メモリ回路に前記制御
情報が書込まれた後には前記制御メモリ回路が読出し状
態となるように設定するとともに、前記データメモリ回
路に対する書込み処理において前記制御メモリ回路より
読出された前記制御情報を検出して前記データメモリ制
御回路に伝え、以降の前記データメモリ回路への書込み
を中止させるように読出し/書込みを制御するための制
御メモリ制御回路とを具備して構成したことを特徴とす
る電子ディスク装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63167142A JPH0216656A (ja) | 1988-07-05 | 1988-07-05 | 電子デイスク装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63167142A JPH0216656A (ja) | 1988-07-05 | 1988-07-05 | 電子デイスク装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0216656A true JPH0216656A (ja) | 1990-01-19 |
Family
ID=15844203
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63167142A Pending JPH0216656A (ja) | 1988-07-05 | 1988-07-05 | 電子デイスク装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0216656A (ja) |
-
1988
- 1988-07-05 JP JP63167142A patent/JPH0216656A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB2222899A (en) | Computer mass storage data protection | |
| KR100614639B1 (ko) | 쓰기 방지 가능한 버퍼 메모리를 갖는 메모리 장치 및그것을 포함하는 정보 처리 시스템 | |
| JPH0216656A (ja) | 電子デイスク装置 | |
| JPH0156410B2 (ja) | ||
| JPH05100847A (ja) | 情報処理装置のメモリ保護方式 | |
| JPS59231800A (ja) | 主記憶装置への不正書込防止装置 | |
| JPS61121146A (ja) | メモリプロテクト方式 | |
| JPS6250863B2 (ja) | ||
| JPS6015762A (ja) | 主記憶の不正書込防止装置 | |
| JPH01300357A (ja) | 電子ディスク装置 | |
| JPS61228544A (ja) | 書込保護方式 | |
| JPH02176843A (ja) | Dma制御装置 | |
| JPS61216059A (ja) | 記憶デ−タ保護方式 | |
| JPH02183461A (ja) | データ入出力装置 | |
| JPS61278943A (ja) | レジスタ保護回路 | |
| JPH031220A (ja) | 磁気ディスク制御装置 | |
| JPH02278446A (ja) | メモリアクセス制御回路 | |
| JPS63279341A (ja) | メモリ集積回路 | |
| JPH05198095A (ja) | フロッピィディスク制御装置 | |
| JPH02247753A (ja) | メモリプロテクト処理方式 | |
| JPH04142625A (ja) | 情報処理装置 | |
| JPS63282532A (ja) | メモリ制御方式 | |
| JPH01231148A (ja) | メモリ保護方式 | |
| JPS62280949A (ja) | メモリ誤書込み防止回路 | |
| JPH0676134A (ja) | Icカード |