JPH02181530A - 通信方式 - Google Patents
通信方式Info
- Publication number
- JPH02181530A JPH02181530A JP64000466A JP46689A JPH02181530A JP H02181530 A JPH02181530 A JP H02181530A JP 64000466 A JP64000466 A JP 64000466A JP 46689 A JP46689 A JP 46689A JP H02181530 A JPH02181530 A JP H02181530A
- Authority
- JP
- Japan
- Prior art keywords
- data
- bit shift
- channels
- receiving terminal
- test signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Communication Control (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の目的コ
(産業上の利用分野)
本発明は、サービス総合デジタル網において、基本イン
タフェースの2つのB?ヤネルを1つの伝送路として通
信を行なう通信方式に関する。
タフェースの2つのB?ヤネルを1つの伝送路として通
信を行なう通信方式に関する。
(従来の技術)
サービス総合デジタル網(ISDN:
Integrated 5erv1ccs Dlgit
al Network )における基本インタフェース
は64 Kbpsの伝送速度を持つBチャネルが2つと
、16 Kbpsの伝送速度を持つDチャネル1つとか
らなっている。
al Network )における基本インタフェース
は64 Kbpsの伝送速度を持つBチャネルが2つと
、16 Kbpsの伝送速度を持つDチャネル1つとか
らなっている。
ここで、上記2つのBチャネルはそれぞれ別々のデータ
を送ることを前提として設計されており、両日チャネル
間は非同期となっている。すなわち、例えば同一の相手
に対して2つのBチャネルの両方でそれぞれデータを送
る場合に、局間において両Bチャネルの伝送経路が異な
ることがあり、この場合には伝送距離の関係上両Bチャ
ネルでのデータ到達時間に誤差が生じる。
を送ることを前提として設計されており、両日チャネル
間は非同期となっている。すなわち、例えば同一の相手
に対して2つのBチャネルの両方でそれぞれデータを送
る場合に、局間において両Bチャネルの伝送経路が異な
ることがあり、この場合には伝送距離の関係上両Bチャ
ネルでのデータ到達時間に誤差が生じる。
従って、単一のデータを分割して2つのBチャネルで伝
送し、128 Kbpsの伝送速度を得ようとすると、
両日チャネル間でビットずれが生じる場合があり、この
ビットずれが生じると、受信側で受信し・たデータを合
成して元のデータを再生する際に、正確なデータが再生
できない。
送し、128 Kbpsの伝送速度を得ようとすると、
両日チャネル間でビットずれが生じる場合があり、この
ビットずれが生じると、受信側で受信し・たデータを合
成して元のデータを再生する際に、正確なデータが再生
できない。
(発明が解決しようとする課題)
上述の如〈従来は、2つのBチャネルを用いて単一のデ
ータを伝送する際に、両日チャネル間でビットずれが生
じてしまい、受信側で正確なデータを再生することがで
きないため、単一のデータを[Bチャネルの伝送速度×
2]なる伝送速度で伝送することができなかった。
ータを伝送する際に、両日チャネル間でビットずれが生
じてしまい、受信側で正確なデータを再生することがで
きないため、単一のデータを[Bチャネルの伝送速度×
2]なる伝送速度で伝送することができなかった。
本発明はこのような事情を考慮してなされたものであり
、その目的とするところは、2つのBチャネルを用いて
単一のデータを伝送する際に、ビットずれが生じたとし
ても受信側で正確なデータを再生することができ、単一
のデータを[Bチャネルの伝送速度×2]なる伝送速度
で伝送し得る通信方式を提供することにある。
、その目的とするところは、2つのBチャネルを用いて
単一のデータを伝送する際に、ビットずれが生じたとし
ても受信側で正確なデータを再生することができ、単一
のデータを[Bチャネルの伝送速度×2]なる伝送速度
で伝送し得る通信方式を提供することにある。
[発明の構成]
(課題を解決するための手段)
本発明は、送信端末側に設けられ、データの送出に先立
って所定のテスト信号を送出するテスト信号送出手段と
、受信端末側に設けられ、前記テスト信号送出手段によ
り送出されたテスト信号にもとづいて2つのBチャネル
どうしのビットずれ量を検出するビットずれ量検出手段
とを備え、前記2つのBチャネルのそれぞれで伝送され
たデータの合成を前記ビットずれ量検出手段の検出結果
にもとづいて制御するようにした。
って所定のテスト信号を送出するテスト信号送出手段と
、受信端末側に設けられ、前記テスト信号送出手段によ
り送出されたテスト信号にもとづいて2つのBチャネル
どうしのビットずれ量を検出するビットずれ量検出手段
とを備え、前記2つのBチャネルのそれぞれで伝送され
たデータの合成を前記ビットずれ量検出手段の検出結果
にもとづいて制御するようにした。
(作 用)
このような手段を講じたことにより、データの伝送を行
なう前に両日チャネル間のビットずれ量が検出され、受
信側ではこの検出されたビットずれ量を考慮して受信デ
ータの合成を行なう。従って、正しいデータを再生する
ことができる。
なう前に両日チャネル間のビットずれ量が検出され、受
信側ではこの検出されたビットずれ量を考慮して受信デ
ータの合成を行なう。従って、正しいデータを再生する
ことができる。
(実施例)
以下、図面を参照して本発明の一実施例に係る通信方式
を適用してなる通信システムにつき説明する。
を適用してなる通信システムにつき説明する。
第1図は同通信システムの構成を示すブロック図である
。図中、10が送信端末、20が受信端末であり、この
送信端末10および受信端末2゜はl5DN30を介し
て接続されている。
。図中、10が送信端末、20が受信端末であり、この
送信端末10および受信端末2゜はl5DN30を介し
て接続されている。
送信端末10は、送信装置11.データ分離部12、バ
ッファメモリ13a、13b、テストパターン送出部1
4とからなる。このうち、送信装置11はデータの送出
を行なうものである。データ分離部12は、送信装置1
1から送出されたデータを2つのBチャネル(以下、B
lチャネル。
ッファメモリ13a、13b、テストパターン送出部1
4とからなる。このうち、送信装置11はデータの送出
を行なうものである。データ分離部12は、送信装置1
1から送出されたデータを2つのBチャネル(以下、B
lチャネル。
B2チャネルと称する)31.32のそれぞれで伝送す
る2つのデータに分離するものである。また、テストパ
ターン送出部−14は、データの送出に先立ってビット
ずれ量検出のためのテスト信号としてのテストパターン
を送出するものであり、テスト信号送出手段として用い
られるものである。
る2つのデータに分離するものである。また、テストパ
ターン送出部−14は、データの送出に先立ってビット
ずれ量検出のためのテスト信号としてのテストパターン
を送出するものであり、テスト信号送出手段として用い
られるものである。
一方受信端末20は、受信装置21.バッファメモリ2
2a、22b、 ビットずれ量判定部23゜データ合
成部24とからなる。このうち、受信袋w121は、l
5DN30を介して伝送されたデータの受信を行なうも
のである。ビットずれ量判定部23は、Blチャネル3
1およびB2チャネル32の双方で伝送されたテストパ
ターンを比較し、B1.チャネル31と82チヤネル3
2とのビットずれ量を判定するものであり、ビットずれ
量検出手段として用いられるものである。また、データ
合成部24は、ビットずれ量判定部23で判定されたビ
ットずれ量に応じて補正を行ないながらB1チャネル3
1およびB2チャネル32のそれぞれで送られてきたデ
ータを合成するものであり、データ合成制御手段を含ん
でなるものである。
2a、22b、 ビットずれ量判定部23゜データ合
成部24とからなる。このうち、受信袋w121は、l
5DN30を介して伝送されたデータの受信を行なうも
のである。ビットずれ量判定部23は、Blチャネル3
1およびB2チャネル32の双方で伝送されたテストパ
ターンを比較し、B1.チャネル31と82チヤネル3
2とのビットずれ量を判定するものであり、ビットずれ
量検出手段として用いられるものである。また、データ
合成部24は、ビットずれ量判定部23で判定されたビ
ットずれ量に応じて補正を行ないながらB1チャネル3
1およびB2チャネル32のそれぞれで送られてきたデ
ータを合成するものであり、データ合成制御手段を含ん
でなるものである。
次に以上の如く構成された通信システムの動作を説明す
る。まず、送信装置11はデータの送出に先立って、テ
ストパターン送出部14にテストパターンの送出を指示
する。テストパターン送出部14はこの指示を受けて、
予め設定されている所定のテストパターンをバッファメ
モリ13a。
る。まず、送信装置11はデータの送出に先立って、テ
ストパターン送出部14にテストパターンの送出を指示
する。テストパターン送出部14はこの指示を受けて、
予め設定されている所定のテストパターンをバッファメ
モリ13a。
13bを介してB1チャネル31と82チヤネル32と
に同時に送出する。
に同時に送出する。
第2図はテストパターンの一例を示す図であり、(a>
は1ビツトずれおよび奇数ビットずれを、(b)は2の
倍数のビットずれを、(C)は3の倍数のビットずれを
それぞれ検出するためのテストパターンである。このよ
うに、nビット毎のユニークパターンがnの倍数のビッ
トずれを検出するためのテストパターンに割当てられて
いる。そして、B、チャネル31と82チヤネル32と
の伝送経路の距離差が最も異なる時におけるビットずれ
量をmとしたとき、1ビツト毎乃至mビット毎のユニー
クパターンを順次送出する。
は1ビツトずれおよび奇数ビットずれを、(b)は2の
倍数のビットずれを、(C)は3の倍数のビットずれを
それぞれ検出するためのテストパターンである。このよ
うに、nビット毎のユニークパターンがnの倍数のビッ
トずれを検出するためのテストパターンに割当てられて
いる。そして、B、チャネル31と82チヤネル32と
の伝送経路の距離差が最も異なる時におけるビットずれ
量をmとしたとき、1ビツト毎乃至mビット毎のユニー
クパターンを順次送出する。
受信端末20では、送信端末10から送出され、B、チ
ャネル31およびB2チャネル32のそれぞれで伝送さ
れたテストパターンをバッファメモリ22a、22bを
開してビットずれ判定部23に入力する。ビットずれ判
定部23は入力された2つのテストパターンを比較し、
B1チャネル31とB2チャネル32とのビットずれ量
を判定する。ビットずれ量判定部23はビットずれ量の
判定を完了すると、判定したビットずれ量をデータ合成
部24に通知すると共に、図示しない手段によって送信
装置11に判定終了を通知する。
ャネル31およびB2チャネル32のそれぞれで伝送さ
れたテストパターンをバッファメモリ22a、22bを
開してビットずれ判定部23に入力する。ビットずれ判
定部23は入力された2つのテストパターンを比較し、
B1チャネル31とB2チャネル32とのビットずれ量
を判定する。ビットずれ量判定部23はビットずれ量の
判定を完了すると、判定したビットずれ量をデータ合成
部24に通知すると共に、図示しない手段によって送信
装置11に判定終了を通知する。
送信装置11はビットずれ量判定部23から判定終了が
通知されると、データの送出を開始する。
通知されると、データの送出を開始する。
この送信装置11から送出されたデータは、データ分離
部12で所定時間毎に分離され、それぞれB1チャネル
31およびB2チャネル32を介して受信端末20へと
伝送される。
部12で所定時間毎に分離され、それぞれB1チャネル
31およびB2チャネル32を介して受信端末20へと
伝送される。
受信端末20は、B1チャネル31およびB2チャネル
32のそれぞれで伝送されたデータをバッファメモリ2
2a、22bを介して受信し、受信した2つのデータを
データ合成部24へ与える。
32のそれぞれで伝送されたデータをバッファメモリ2
2a、22bを介して受信し、受信した2つのデータを
データ合成部24へ与える。
データ合成部24は与えられた2つのデータを予め設定
されている所定のタイミングで交互に受信装置21に出
力することによって分離されて伝送された2つのデータ
をもとの1つのデータに合成する。ここで、ビットずれ
が生じている場合には、2つのデータの出力のタイミン
グを所定のタイミングよりビットずれ量分遅らせると共
に、進んでいる方のデータをビットずれ量分遅延させて
出力される。これにより、ビットずれが補正される。
されている所定のタイミングで交互に受信装置21に出
力することによって分離されて伝送された2つのデータ
をもとの1つのデータに合成する。ここで、ビットずれ
が生じている場合には、2つのデータの出力のタイミン
グを所定のタイミングよりビットずれ量分遅らせると共
に、進んでいる方のデータをビットずれ量分遅延させて
出力される。これにより、ビットずれが補正される。
以上の如く本通信システムによれば、データの送受に先
立ってB1チャネル31と82チヤネル32とのビット
ずれ量が検出され、データの合成はピッ゛トずれを補正
しながら行なわれる。従って、B、チャネル31および
B2チャネル32の双方を用いて単一のデータを伝送す
る場合に、B1チャネル31とB2チャネル32とでビ
ットずれが生じたとしても受信端末では正確にもとのデ
ータを再生することができ、例えば64 X 2 Kb
ps、すなわち128 Kbpsという高速度な通信が
行なえるものとなる。
立ってB1チャネル31と82チヤネル32とのビット
ずれ量が検出され、データの合成はピッ゛トずれを補正
しながら行なわれる。従って、B、チャネル31および
B2チャネル32の双方を用いて単一のデータを伝送す
る場合に、B1チャネル31とB2チャネル32とでビ
ットずれが生じたとしても受信端末では正確にもとのデ
ータを再生することができ、例えば64 X 2 Kb
ps、すなわち128 Kbpsという高速度な通信が
行なえるものとなる。
なお、本発明は上記実施例に限定されるものではなく、
本発明の要旨を逸脱しない範囲で種々の変形実施が可能
である。
本発明の要旨を逸脱しない範囲で種々の変形実施が可能
である。
[発明の効果]
本発明によれば、送信端末側から、データの送出に先立
って所定のテスト信号を送出し、受信側端末でこのテス
ト信号にもとづいて2つのBチャネルどうしのビットず
れ量を検出する。そして、受信側端末ではビットずれ量
を補正しつつ受信データの合成を行なうので、2つのB
チャネルを用いて単一のデータを伝送する際にビットず
れが生じたとしても、受信側で正確なデータを再生する
ことができ、単一のデータを[Bチャネルの伝送速度×
2]なる伝送速度で伝送し得る通信方式となる。
って所定のテスト信号を送出し、受信側端末でこのテス
ト信号にもとづいて2つのBチャネルどうしのビットず
れ量を検出する。そして、受信側端末ではビットずれ量
を補正しつつ受信データの合成を行なうので、2つのB
チャネルを用いて単一のデータを伝送する際にビットず
れが生じたとしても、受信側で正確なデータを再生する
ことができ、単一のデータを[Bチャネルの伝送速度×
2]なる伝送速度で伝送し得る通信方式となる。
図は本発明の一実施例に係る通信方式を適用してなる通
信システムを説明する図であり、第1図は同通信システ
ムの構成を示すブロック図、第2図はビットずれ量判定
のためのテストパターンの一例を示す図である。 10・・・送信端末、11・・・送信装置、12・・・
データ分離部、13a、13b・・・バッファメモリ、
14・・・テストパターン送出部、20・・・受信端末
、21・・・受信装置% 22a、22b・・・バッフ
ァメモリ、23・・・ビットずれ量判定部、24・・・
データ合成部、30・・・l5DN、31・・・B1チ
ャネル、32・・・B2チャネル。
信システムを説明する図であり、第1図は同通信システ
ムの構成を示すブロック図、第2図はビットずれ量判定
のためのテストパターンの一例を示す図である。 10・・・送信端末、11・・・送信装置、12・・・
データ分離部、13a、13b・・・バッファメモリ、
14・・・テストパターン送出部、20・・・受信端末
、21・・・受信装置% 22a、22b・・・バッフ
ァメモリ、23・・・ビットずれ量判定部、24・・・
データ合成部、30・・・l5DN、31・・・B1チ
ャネル、32・・・B2チャネル。
Claims (1)
- 【特許請求の範囲】 サービス総合デジタル網における基本インタフェースの
2つのBチャネルを用いて単一のデータの送受を行なう
通信方式において、 送信端末側に設けられ、前記データの送出に先立って所
定のテスト信号を送出するテスト信号送出手段と、受信
端末側に設けられ、前記テスト信号送出手段により送出
されたテスト信号にもとづいて前記2つのBチャネルど
うしのビットずれ量を検出するビットずれ量検出手段と
、受信端末側に設けられ、前記2つのBチャネルのそれ
ぞれで伝送されたデータの合成を前記ビットずれ量検出
手段の検出結果にもとづいて制御するデータ合成制御手
段とを具備したことを特徴とする通信方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP64000466A JPH02181530A (ja) | 1989-01-06 | 1989-01-06 | 通信方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP64000466A JPH02181530A (ja) | 1989-01-06 | 1989-01-06 | 通信方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH02181530A true JPH02181530A (ja) | 1990-07-16 |
Family
ID=11474575
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP64000466A Pending JPH02181530A (ja) | 1989-01-06 | 1989-01-06 | 通信方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH02181530A (ja) |
-
1989
- 1989-01-06 JP JP64000466A patent/JPH02181530A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| RU2146420C1 (ru) | Способ и устройство синхронизации передачи пакетов в системах связи | |
| US5357360A (en) | Optical data network having adjustable delays for switching over to backup unit | |
| AU647621B2 (en) | Variable data rate channels for digital networks | |
| US6515962B1 (en) | Hit-less switching pointer aligner apparatus and method | |
| JPH02181530A (ja) | 通信方式 | |
| KR100249970B1 (ko) | 종합 정보 통신망(isdn)에서의 지연 보상 장치 | |
| US20030179781A1 (en) | Frame multiplexer | |
| JPS62104339A (ja) | ル−プネツトワ−クのノ−ドステ−シヨンバイパス法 | |
| JPH04371043A (ja) | 遅延時間測定方式 | |
| JP2614346B2 (ja) | 通信端末装置 | |
| US8848720B2 (en) | Method and apparatus for determining propagation delay in a network | |
| JPH03270348A (ja) | 制御パス通信方式 | |
| JPH05136838A (ja) | 長距離データ伝送方法および装置 | |
| SU661543A1 (ru) | Устройство дл св зи центральной и периферийных цифровых вычислительных машин | |
| JPS6220500A (ja) | デ−タ誤り訂正信号方式 | |
| JPH05252080A (ja) | 送受信装置 | |
| JPS5974749A (ja) | リングバスのプロトコル変換方式 | |
| JPS6158348A (ja) | フレ−ム同期方式 | |
| JPH06244834A (ja) | 端末アダプタ装置とデータ伝送方法 | |
| JPS61189051A (ja) | デ−タ転送方式 | |
| JPH07193560A (ja) | 伝送路信号切替方式 | |
| JPS6129230A (ja) | パケツト通信方式 | |
| JPH02184145A (ja) | データ伝送方式 | |
| JPH0795186A (ja) | 伝送路切替装置 | |
| JPH07240744A (ja) | ターミナルアダプタ |