JPH0220943A - 角度変調回路 - Google Patents
角度変調回路Info
- Publication number
- JPH0220943A JPH0220943A JP12299089A JP12299089A JPH0220943A JP H0220943 A JPH0220943 A JP H0220943A JP 12299089 A JP12299089 A JP 12299089A JP 12299089 A JP12299089 A JP 12299089A JP H0220943 A JPH0220943 A JP H0220943A
- Authority
- JP
- Japan
- Prior art keywords
- output
- filter
- analog
- digital
- waveform shaping
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は占有帯域の制限に好適な角度変調回路に関し、
さらに評言すればディジタル処理形式の角度変調回路に
関する。
さらに評言すればディジタル処理形式の角度変調回路に
関する。
(従来技術)
従来のたとえばFSK変調回路はFSKのマーク・スペ
ース信号をローパスフィルタに供給し、所望帯域幅とし
て不要周波数を減衰させ、ローパスフィルタの出力を電
圧制御発振器の制′a電圧として印加し、電圧制御発振
器の出力を変調して、FSK波を得るようにしていた。
ース信号をローパスフィルタに供給し、所望帯域幅とし
て不要周波数を減衰させ、ローパスフィルタの出力を電
圧制御発振器の制′a電圧として印加し、電圧制御発振
器の出力を変調して、FSK波を得るようにしていた。
また、アマチュア無線などにおいては、FSKのマーク
・スペース信号によりオーディオ周波数をキーイングし
て、オーディオ周波数キーイング信号(AFSK信号)
に変換し、AFSK信号をローパスフィルタを介して平
衡変調器に供給し、AFSK信号で周波数5Cの信号を
変調し、SSB用フィルタを介してFSK波を得るよう
に構成したものもある。
・スペース信号によりオーディオ周波数をキーイングし
て、オーディオ周波数キーイング信号(AFSK信号)
に変換し、AFSK信号をローパスフィルタを介して平
衡変調器に供給し、AFSK信号で周波数5Cの信号を
変調し、SSB用フィルタを介してFSK波を得るよう
に構成したものもある。
(発明が解決しようとする問題点)
しかし上記した従来例の前者によるときは、アナログ方
式であって、素子のばらつきによりローバスフィルタに
正確な、かつ同一特性のものを作れなかったりして、電
圧制御発振器の発振周波数が正確さに欠ける問題点があ
った。
式であって、素子のばらつきによりローバスフィルタに
正確な、かつ同一特性のものを作れなかったりして、電
圧制御発振器の発振周波数が正確さに欠ける問題点があ
った。
また上記した従来例の後者によるときは、AFSK信号
を発生させるために2つの発振器を必要とする問題点が
ある他、2つの発振器の切替えにより発生するノイズに
対するノイズ対策、APSK信号で周波数5cの信号を
変調するバランスドモジュレータ、SSB用フィルタ等
を必要とする問題点がある。このため部品点数が増加す
るほか、FSH波が良質のものでなくなるという問題点
があった。
を発生させるために2つの発振器を必要とする問題点が
ある他、2つの発振器の切替えにより発生するノイズに
対するノイズ対策、APSK信号で周波数5cの信号を
変調するバランスドモジュレータ、SSB用フィルタ等
を必要とする問題点がある。このため部品点数が増加す
るほか、FSH波が良質のものでなくなるという問題点
があった。
本発明は上記の問題点を解決し、狭帯域で安定度のよい
ディジタル処理形式の角度変調回路を提供することを目
的とする。
ディジタル処理形式の角度変調回路を提供することを目
的とする。
(問題点を解決するための手段)
上記の問題点を解決するために本発明は次の如く構成し
た。
た。
入力2値情報を標本化して取り込む入力手段と、入力2
値情報をローパスフィルタに通したときの応答出力に相
応する出力を得るためのディジタル信号処理方式の波形
整形手段と、波形整形手段の出力により変調されるディ
ジタル信号処理方式の変調手段と、変調手段の出力をア
ナログ信号に変換するディジタル/アナログ変換手段と
を備えた。
値情報をローパスフィルタに通したときの応答出力に相
応する出力を得るためのディジタル信号処理方式の波形
整形手段と、波形整形手段の出力により変調されるディ
ジタル信号処理方式の変調手段と、変調手段の出力をア
ナログ信号に変換するディジタル/アナログ変換手段と
を備えた。
(作用)
入力手段によって入力2値情報が標本化される。
したがって入力手段からの出力は入力2値情報の高電位
部分が標本化されることになる。入力2値情報をローパ
スフィルタに通したときの応答出力に対応した、入力手
段からの出力が波形整形手段によって得られる。また波
形整形手段はディジタル信号処理方式によって行なわれ
る。波形整形手段からの出力は入力2値情報の高電位部
分が標本化され、かつ包路線がローパスフィルタを通し
た場合と同様になる。
部分が標本化されることになる。入力2値情報をローパ
スフィルタに通したときの応答出力に対応した、入力手
段からの出力が波形整形手段によって得られる。また波
形整形手段はディジタル信号処理方式によって行なわれ
る。波形整形手段からの出力は入力2値情報の高電位部
分が標本化され、かつ包路線がローパスフィルタを通し
た場合と同様になる。
波形整形手段の出力は変調手段に供給されて変調され、
アナログ信号に変換される。
アナログ信号に変換される。
しかるに、波形整形手段はディジタル信号処理方式によ
って行なわれるため、その波形整形出力の包路線におけ
る肩部の特性はディジタル的に演算したものが用いられ
るため、アナログ回路で実現した場合より正確な特性と
することができる。
って行なわれるため、その波形整形出力の包路線におけ
る肩部の特性はディジタル的に演算したものが用いられ
るため、アナログ回路で実現した場合より正確な特性と
することができる。
(実施例)
以下、本発明を実施例により説明する。
第1図は本発明の一実施例の構成を示すブロック図であ
る。
る。
FSKのマーク(”1”) ・スペース(”0″)情
報を信号発生器8から出力されるサンプリング周波数5
.によって、サンプリング回路1でサンプリングし標本
化する。サンプリング回路1にて標本化されたFSKの
マーク・スペース情報は、その情報が高電位か低電位か
を判別器2にて判別する。3はFSKのマーク情報の立
上りおよび立下りの情報を得てステップ応答がガウシャ
ン特性の応答になるようなディジタル値が記憶させてあ
り、FSHのマーク・スペースの方形波を波形整形する
ROMフィルタである。判別回路2からの出力はROM
フィルタ3に供給し、FSKのマーク情報の立上り、立
下り部でガウシャン特性の応答になる出力データを、か
つ前記立上り、立下り部間において一定応答になる出力
データをサンプリング回路1のサンプリングに同期して
読み出し、読み出したROMフィルタ3からの出力デー
タをディジタル信号処理形式の電圧制御発振器4に印加
して、ディジタル信号処理形式の電圧制御発振器4から
の出力をディジタル/アナログ(D/A)変換器5に供
給してアナログ信号に変換する。ここで電圧制御発振器
4は加算器42、加算器41の出力を遅延させるレジス
タ4□、加算器4.の出力が位相情報として入力され、
かつ正弦波に対応するデータが記憶された正弦波変換用
のROM43および自走周波数を設定するための設定器
44とからなり、120Mフィルタ3からの出力データ
とレジスタ4□からの出力データと設定器44からの出
力を加算器41で加算するように構成してあり、ROM
フィルタ3からの出力データに応じて離散化された正弦
波データが電圧制御発振器4から出力される。
報を信号発生器8から出力されるサンプリング周波数5
.によって、サンプリング回路1でサンプリングし標本
化する。サンプリング回路1にて標本化されたFSKの
マーク・スペース情報は、その情報が高電位か低電位か
を判別器2にて判別する。3はFSKのマーク情報の立
上りおよび立下りの情報を得てステップ応答がガウシャ
ン特性の応答になるようなディジタル値が記憶させてあ
り、FSHのマーク・スペースの方形波を波形整形する
ROMフィルタである。判別回路2からの出力はROM
フィルタ3に供給し、FSKのマーク情報の立上り、立
下り部でガウシャン特性の応答になる出力データを、か
つ前記立上り、立下り部間において一定応答になる出力
データをサンプリング回路1のサンプリングに同期して
読み出し、読み出したROMフィルタ3からの出力デー
タをディジタル信号処理形式の電圧制御発振器4に印加
して、ディジタル信号処理形式の電圧制御発振器4から
の出力をディジタル/アナログ(D/A)変換器5に供
給してアナログ信号に変換する。ここで電圧制御発振器
4は加算器42、加算器41の出力を遅延させるレジス
タ4□、加算器4.の出力が位相情報として入力され、
かつ正弦波に対応するデータが記憶された正弦波変換用
のROM43および自走周波数を設定するための設定器
44とからなり、120Mフィルタ3からの出力データ
とレジスタ4□からの出力データと設定器44からの出
力を加算器41で加算するように構成してあり、ROM
フィルタ3からの出力データに応じて離散化された正弦
波データが電圧制御発振器4から出力される。
D/A変換器5から出力されるアナログ信号をアナログ
スイッチ6で所定のパルス幅に切り取って、所望の周波
数のパワーが最大となるように設定し、バンドパスフィ
ルタ7を介してPSK波として取り出す。バンドパスフ
ィルタ7はアナログ方式のフィルタである。
スイッチ6で所定のパルス幅に切り取って、所望の周波
数のパワーが最大となるように設定し、バンドパスフィ
ルタ7を介してPSK波として取り出す。バンドパスフ
ィルタ7はアナログ方式のフィルタである。
上記した本発明の一実施例において、FSKのマーク・
スペース情報は第2図(A)に示す如くであり、サンプ
リング回路1においてサンプリング周波数58によって
サンプリングされる。したがってサンプリング回路1の
出力は第2図(B)に示す如くである。第2図(B)に
示したサンプリング回路lからの出力は判別回路2に供
給され、サンプリング回路1からの出力が高電位か、低
電位かが判別される。
スペース情報は第2図(A)に示す如くであり、サンプ
リング回路1においてサンプリング周波数58によって
サンプリングされる。したがってサンプリング回路1の
出力は第2図(B)に示す如くである。第2図(B)に
示したサンプリング回路lからの出力は判別回路2に供
給され、サンプリング回路1からの出力が高電位か、低
電位かが判別される。
判別回路2からの出力はROMフィルタ3に供給され、
ROMフィルタ3は判別回路2からの出力の供給開始に
よりFSKのマーク情報の立上りの、判別回路2からの
出力の供給が一旦終了されたことによりFSXのマーク
情報の立下りの情報を得、立上り情報によりステップ応
答がtt OItから順次IF I F+に限りなく近
づく出力データを判別回路2からの判別出力すなわちサ
ンプリング毎に読み出され、その後は判別回路2からの
判別出力毎にIT I 11の出力データが読み出され
、立下り情報によりステップ応答がff I IFから
順次IT O11に到る出力データがサンプリング毎に
読み出される。したがってROMフィルタ3からの出力
データを模式的に示せば第2図(C)に示す如くになる
。ここでa −b区間は910 Ff〜It I IF
の出力データが読み出されている区間、b −cは1′
I Itの出力データが読み出されている区間、Cに続
く区間は区間a −bと逆方向にアドレス指定されてデ
ータが読み出されている区間である。
ROMフィルタ3は判別回路2からの出力の供給開始に
よりFSKのマーク情報の立上りの、判別回路2からの
出力の供給が一旦終了されたことによりFSXのマーク
情報の立下りの情報を得、立上り情報によりステップ応
答がtt OItから順次IF I F+に限りなく近
づく出力データを判別回路2からの判別出力すなわちサ
ンプリング毎に読み出され、その後は判別回路2からの
判別出力毎にIT I 11の出力データが読み出され
、立下り情報によりステップ応答がff I IFから
順次IT O11に到る出力データがサンプリング毎に
読み出される。したがってROMフィルタ3からの出力
データを模式的に示せば第2図(C)に示す如くになる
。ここでa −b区間は910 Ff〜It I IF
の出力データが読み出されている区間、b −cは1′
I Itの出力データが読み出されている区間、Cに続
く区間は区間a −bと逆方向にアドレス指定されてデ
ータが読み出されている区間である。
一方、電圧制御発振器4はROM4:lに入力される加
算器41からのデータを位相情報とし、ROM43に記
憶させたデータが出力される。そこで電圧制御発振器4
はD/A変換器5と協働して、入力データがIF O1
1のときはFSKのスペースの周波数の発振出力を、I
t I ITのときはマークの周波数の発振出力を、入
力データがtt Ort〜Ff I ITの間において
は同様にROMフィルタ3から読み出したデータに対応
したスペースの周波数とマークの周波数との間の周波数
の出力を発生する。
算器41からのデータを位相情報とし、ROM43に記
憶させたデータが出力される。そこで電圧制御発振器4
はD/A変換器5と協働して、入力データがIF O1
1のときはFSKのスペースの周波数の発振出力を、I
t I ITのときはマークの周波数の発振出力を、入
力データがtt Ort〜Ff I ITの間において
は同様にROMフィルタ3から読み出したデータに対応
したスペースの周波数とマークの周波数との間の周波数
の出力を発生する。
D/A変換器5からの上記した周波数の出力はアナログ
スイッチ6にて両端側が切り取られ、所望の周波数のパ
ワーが最大となるようにされたうえ、バンドパスフィル
タ7を介して不要周波数成分が除去されて出力される。
スイッチ6にて両端側が切り取られ、所望の周波数のパ
ワーが最大となるようにされたうえ、バンドパスフィル
タ7を介して不要周波数成分が除去されて出力される。
なお、上記は電圧制御発振器4を用いてPSK波を得る
FSK変調器の場合を例示したが、電圧制御発振器4に
代って位相変調器を用いれば帯域制限されたPSK波が
得られる。
FSK変調器の場合を例示したが、電圧制御発振器4に
代って位相変調器を用いれば帯域制限されたPSK波が
得られる。
(発明の効果)
以上説明した如く本発明によれば、主要部すなわち、入
力手段、波形整形手段、変調手段はディジタル信号処理
で行なえるため、マイクロプロセサ、または専用の集積
回路で構成でき、小型化および高性能化が可能である。
力手段、波形整形手段、変調手段はディジタル信号処理
で行なえるため、マイクロプロセサ、または専用の集積
回路で構成でき、小型化および高性能化が可能である。
また、波形整形手段は入力2値情報をガウシャン特性等
の等価的なローパスフィルタ特性であり、これらの特性
はディジタル信号処理方式にて得るため、コンピュータ
で計算したデータを用いることができ、アナログ回路で
実現させた場合に比して理想に近い正確な特性とするこ
とができる。
の等価的なローパスフィルタ特性であり、これらの特性
はディジタル信号処理方式にて得るため、コンピュータ
で計算したデータを用いることができ、アナログ回路で
実現させた場合に比して理想に近い正確な特性とするこ
とができる。
また、上記した等価的なローパスフィルタ特性は理想的
な特性にすることができるため、出力PSK波、PSK
波の占有帯域も目標とした帯域幅に制限することができ
る。
な特性にすることができるため、出力PSK波、PSK
波の占有帯域も目標とした帯域幅に制限することができ
る。
第1図は本発明の一実施例の構成を示すブロック図。
第2図は本発明の一実施例の作用の説明に供する波形図
。 1・・・サンプリング回路、2・・・判別回路、3・・
・ROMフィルタ、4・・・ディジタル信号処理形式の
電圧制御発振器、5・・・D/A変換器、6・・・アナ
ログスイッチ、7・・・バンドパスフィルタ、8・・・
信号発生器。
。 1・・・サンプリング回路、2・・・判別回路、3・・
・ROMフィルタ、4・・・ディジタル信号処理形式の
電圧制御発振器、5・・・D/A変換器、6・・・アナ
ログスイッチ、7・・・バンドパスフィルタ、8・・・
信号発生器。
Claims (3)
- (1)入力2値情報を標本化して取り込む入力手段と、
入力2値情報をローパスフィルタに通したときの応答出
力に対応する出力を得るためのディジタル信号処理方式
の波形整形手段と、波形整形手段の出力により変調され
るディジタル信号処理方式の変調手段と、変調手段の出
力をアナログ信号に変換するディジタル/アナログ変換
手段とを備えたことを特徴とする角度変調回路。 - (2)変調手段は電圧制御発振手段であることを特徴と
する実用新案登録請求の範囲第1項記載の角度変調回路
。 - (3)変調手段は位相変調手段であることを特徴とする
実用新案登録請求の範囲第1項記載の角度変調回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1122990A JPH0710072B2 (ja) | 1989-05-18 | 1989-05-18 | 角度変調回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1122990A JPH0710072B2 (ja) | 1989-05-18 | 1989-05-18 | 角度変調回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0220943A true JPH0220943A (ja) | 1990-01-24 |
| JPH0710072B2 JPH0710072B2 (ja) | 1995-02-01 |
Family
ID=14849557
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1122990A Expired - Lifetime JPH0710072B2 (ja) | 1989-05-18 | 1989-05-18 | 角度変調回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0710072B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5099474A (en) * | 1988-12-22 | 1992-03-24 | Kabushiki Kaisha Toshiba | Digital exchange and its control method |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS568952A (en) * | 1979-07-03 | 1981-01-29 | Kokusai Electric Co Ltd | Multifrequency signal generating circuit |
| JPS61186012A (ja) * | 1985-02-13 | 1986-08-19 | Sony Corp | 伝送装置の波形整形回路 |
-
1989
- 1989-05-18 JP JP1122990A patent/JPH0710072B2/ja not_active Expired - Lifetime
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS568952A (en) * | 1979-07-03 | 1981-01-29 | Kokusai Electric Co Ltd | Multifrequency signal generating circuit |
| JPS61186012A (ja) * | 1985-02-13 | 1986-08-19 | Sony Corp | 伝送装置の波形整形回路 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5099474A (en) * | 1988-12-22 | 1992-03-24 | Kabushiki Kaisha Toshiba | Digital exchange and its control method |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0710072B2 (ja) | 1995-02-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4871987A (en) | FSK or am modulator with digital waveform shaping | |
| CN111181883B (zh) | 利用过零避免的极化发射机 | |
| JPS5853808B2 (ja) | 可変速度クロツク信号回収回路 | |
| JPH04270510A (ja) | ディジタルフィルタ及び送信機 | |
| JPH0220943A (ja) | 角度変調回路 | |
| JPH04502540A (ja) | 非整数ビット間隔に対処するデジタルgmsk変調器 | |
| EP0064728A2 (en) | Multiple phase digital modulator | |
| JPH0220942A (ja) | オン・オフキーイング変調回路 | |
| JPH01291503A (ja) | 周波数逓倍回路 | |
| JP4259228B2 (ja) | 通信システムの応答器 | |
| JP2555792Y2 (ja) | 変調信号発生回路 | |
| JPH06112980A (ja) | 正弦出力信号を発生するための装置 | |
| JPH06303042A (ja) | 線形変調波包絡線制御方法並びに線形送信装置 | |
| JPH0626345B2 (ja) | Fsk信号復調器 | |
| EP1059726B1 (en) | FM demodulator | |
| JPH05176002A (ja) | Fm変調波作成方法と当該作成方法を用いた送信装置 | |
| JPS60162304A (ja) | デイジタル復調装置 | |
| KR880000322Y1 (ko) | 비밀통신용 사인파형 주파수 변이키잉(sfsk) 변조기장치 | |
| JP2710876B2 (ja) | Msk変調器 | |
| JPS58194410A (ja) | 周波数変調装置 | |
| JPH0946254A (ja) | 受信装置 | |
| JPS6039960A (ja) | デイジタル変調回路 | |
| JPS59198054A (ja) | 自動周波数制御方式 | |
| JPS63142939A (ja) | デジタルfsk復調器 | |
| JPS60139047A (ja) | Msk復調回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| EXPY | Cancellation because of completion of term | ||
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080201 Year of fee payment: 13 |