JPH0220942A - オン・オフキーイング変調回路 - Google Patents
オン・オフキーイング変調回路Info
- Publication number
- JPH0220942A JPH0220942A JP12298989A JP12298989A JPH0220942A JP H0220942 A JPH0220942 A JP H0220942A JP 12298989 A JP12298989 A JP 12298989A JP 12298989 A JP12298989 A JP 12298989A JP H0220942 A JPH0220942 A JP H0220942A
- Authority
- JP
- Japan
- Prior art keywords
- output
- response
- analog
- filter
- keying
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005070 sampling Methods 0.000 claims abstract description 19
- 238000007493 shaping process Methods 0.000 claims abstract description 12
- 238000006243 chemical reaction Methods 0.000 claims description 5
- 238000003672 processing method Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 3
- 238000013459 approach Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明はオン・オフキーイング変調回路に関する。
(従来技術)
従来のオン・オフキーイング変調を用いた送信機の場合
、持続波をオン・オフキーイングするキーイング情報を
送信電力の利得調整電圧と連動させ、この利得調整電圧
に所定時定数をアナログ的に持たせて、キーイング時の
キークリックを抑えたり、送信信号の立上り、立下り時
の帯域の広がりを抑制している。
、持続波をオン・オフキーイングするキーイング情報を
送信電力の利得調整電圧と連動させ、この利得調整電圧
に所定時定数をアナログ的に持たせて、キーイング時の
キークリックを抑えたり、送信信号の立上り、立下り時
の帯域の広がりを抑制している。
(発明が解決しようとする問題点)
しかし上記した如き従来例によるときは、アナログ的に
作られた時定数回路に帯域を抑えるのに充分、かつ正確
な時定数を有するものを得るのが困難であるという問題
点があった。さらに立上りと立下りの時定数を完全に同
一にすることは容易ではなく、被変調波の占有帯域幅は
どちらか急峻な方に依存して広がってしまうという問題
点があった。
作られた時定数回路に帯域を抑えるのに充分、かつ正確
な時定数を有するものを得るのが困難であるという問題
点があった。さらに立上りと立下りの時定数を完全に同
一にすることは容易ではなく、被変調波の占有帯域幅は
どちらか急峻な方に依存して広がってしまうという問題
点があった。
本発明は上記の問題点を解決したオン・オフキーイング
変調回路を提供することを目的とする。
変調回路を提供することを目的とする。
(問題点を解決するための手段)
本発明は上記の問題点を解決するために次の如く構成し
た。
た。
オン・オフキーイング情報を標本化して取り込む入力手
段と、入力手段からの出力を受けて入力オン・オフキー
イング情報をローパスフィルタを通したときの応答出力
に対応する出力を得るためのディジタル信号処理方式の
波形整形手段と、波形整形手段からの出力とディジタル
変調のための搬送波とを乗算する乗算回路と、乗算回路
の出力をアナログ信号に変換するディジタル/アナログ
変換手段とを備えた。
段と、入力手段からの出力を受けて入力オン・オフキー
イング情報をローパスフィルタを通したときの応答出力
に対応する出力を得るためのディジタル信号処理方式の
波形整形手段と、波形整形手段からの出力とディジタル
変調のための搬送波とを乗算する乗算回路と、乗算回路
の出力をアナログ信号に変換するディジタル/アナログ
変換手段とを備えた。
(作用)
入力手段によってオン・オフキーイング情報が標本化さ
れる。したがって入力手段からの出力はオン・オフキー
イング信号の高電位部分が標本化されることになる。ま
た入力手段からの出力を受けて、波形整形手段からは入
力オン・オフキーイング情報をローパスフィルタに通し
たときの応答出力に対応する出力が得られる。この場合
、波形整形手段はディジタル信号処理方式のためアナロ
グ回路で実現した場合よりも理想に近い出力が得られる
。波形整形手段からの出力は搬送波と乗算手段で乗算さ
れ、乗算出力はディジタル/アナログ変換手段によって
アナログ信号に変換される。
れる。したがって入力手段からの出力はオン・オフキー
イング信号の高電位部分が標本化されることになる。ま
た入力手段からの出力を受けて、波形整形手段からは入
力オン・オフキーイング情報をローパスフィルタに通し
たときの応答出力に対応する出力が得られる。この場合
、波形整形手段はディジタル信号処理方式のためアナロ
グ回路で実現した場合よりも理想に近い出力が得られる
。波形整形手段からの出力は搬送波と乗算手段で乗算さ
れ、乗算出力はディジタル/アナログ変換手段によって
アナログ信号に変換される。
前記乗算はディジタル的に演算されるが、ディジタル/
アナログ変換手段と乗算手段とは協働してAM変調機と
等価に作用する。この結果、オン・オフキーイングされ
た持続波出力を得ることができる。
アナログ変換手段と乗算手段とは協働してAM変調機と
等価に作用する。この結果、オン・オフキーイングされ
た持続波出力を得ることができる。
(実施例)
以下、本発明を実施例により説明する。
第1図は本発明の一実施例の構成を示すブロック図であ
る。
る。
オン・オフキーイング情報、すなわちバイナリ信号を、
信号発生器8から出力されるサンプリング周波数9.の
出力によって、サンプリング回路1でサンプリングする
。サンプリング回路1によりサンプリングされたオン・
オフキーイング情報は、その情報が高電位か低電位かを
判別器2にて判別する。3はオン・オフキーイング情報
中の立上り情報および立下り情報を得てステップ応答が
ガウシャン特性の応答になるようなディジタル値が記憶
させてあり、オン・オフキーイング情報の方形波を波形
整形する波形整形手段としてのROMフィルタである。
信号発生器8から出力されるサンプリング周波数9.の
出力によって、サンプリング回路1でサンプリングする
。サンプリング回路1によりサンプリングされたオン・
オフキーイング情報は、その情報が高電位か低電位かを
判別器2にて判別する。3はオン・オフキーイング情報
中の立上り情報および立下り情報を得てステップ応答が
ガウシャン特性の応答になるようなディジタル値が記憶
させてあり、オン・オフキーイング情報の方形波を波形
整形する波形整形手段としてのROMフィルタである。
判別回路2からの出力はROMフィルタ3に供給し、オ
ン・オフキーイング情報中の立上り、立下り部でガウシ
ャン特性の応答となる出力データを、かつ前記立上り、
立下り部間において一定応答になる出力データをサンプ
リング回路1によるサンプリング周期に同期して読み出
し、読み出したROMフィルタ3からの出力データをA
M変調を行なわせるための乗算器4に供給し、サンプリ
ング周期1158間に0.1.O,−1の値をとる周波
数5c=5./4の搬送波を乗算する。9は搬送波を発
生する信号発生器である。
ン・オフキーイング情報中の立上り、立下り部でガウシ
ャン特性の応答となる出力データを、かつ前記立上り、
立下り部間において一定応答になる出力データをサンプ
リング回路1によるサンプリング周期に同期して読み出
し、読み出したROMフィルタ3からの出力データをA
M変調を行なわせるための乗算器4に供給し、サンプリ
ング周期1158間に0.1.O,−1の値をとる周波
数5c=5./4の搬送波を乗算する。9は搬送波を発
生する信号発生器である。
乗算器4からの乗算出力はD/A変換器5に供給してア
ナログ信号に変換し、D/A変換器5から出力されるア
ナログ信号をアナログスイッチ6で所定のパルス幅に切
り取って、所望周波数のパワーが最大となるように設定
し、バンドパスフィルタ7を介して被変調器として取り
出す。バンドパスフィルタ7はアナログ方式のフィルタ
である。
ナログ信号に変換し、D/A変換器5から出力されるア
ナログ信号をアナログスイッチ6で所定のパルス幅に切
り取って、所望周波数のパワーが最大となるように設定
し、バンドパスフィルタ7を介して被変調器として取り
出す。バンドパスフィルタ7はアナログ方式のフィルタ
である。
上記した本発明の一実施例において、オン・オフキーイ
ング情報の一部は第2図(A)に示す如くであり、サン
プリング回路1においてサンプリング周!t、111/
5 s毎に、サンプリングされる。したがってサンプ
リング回路1からの出力は第2図(B)に示す如くであ
る。第2図(B)に示したサンプリング回路1からの出
力は判別回路2に供給されサンプリング回路1からの出
力が高電位か、低電位かが判別される。
ング情報の一部は第2図(A)に示す如くであり、サン
プリング回路1においてサンプリング周!t、111/
5 s毎に、サンプリングされる。したがってサンプ
リング回路1からの出力は第2図(B)に示す如くであ
る。第2図(B)に示したサンプリング回路1からの出
力は判別回路2に供給されサンプリング回路1からの出
力が高電位か、低電位かが判別される。
ROMフィノCり3にはサンプリング周波数の1サンプ
ル期間毎のガウシャンフィルタのステップ応答が任意の
番地より順に記憶させである。判別回路2からの出力供
給開始によりオン・オフキーイング情報の立上りの情報
を得て、立上りの情報によりステップ応答がIf OI
Fから順次If 1 ftに限りなく近づく出力データ
に変換されて、判別回路2からの判別出力すなわちサン
プリング周期毎に読み出される(第2図(C)のa −
b区間)。また、判別回路2からの出力供給が一旦終了
されたことによりオン・オフキーイング情報の立下りの
情報を得る。第2図(C)のa −b区間後は立下り情
報が得られるまで判別回路2からの判別出力毎にII
1 f+の出力データが読み出され(第2図(C)のb
−c区間)、立下り情報を得たときからステップ応答
がtt 1 rtから順次Ft OIFに到る出力デー
タに変換されて、サンプリング毎に読み出される。
ル期間毎のガウシャンフィルタのステップ応答が任意の
番地より順に記憶させである。判別回路2からの出力供
給開始によりオン・オフキーイング情報の立上りの情報
を得て、立上りの情報によりステップ応答がIf OI
Fから順次If 1 ftに限りなく近づく出力データ
に変換されて、判別回路2からの判別出力すなわちサン
プリング周期毎に読み出される(第2図(C)のa −
b区間)。また、判別回路2からの出力供給が一旦終了
されたことによりオン・オフキーイング情報の立下りの
情報を得る。第2図(C)のa −b区間後は立下り情
報が得られるまで判別回路2からの判別出力毎にII
1 f+の出力データが読み出され(第2図(C)のb
−c区間)、立下り情報を得たときからステップ応答
がtt 1 rtから順次Ft OIFに到る出力デー
タに変換されて、サンプリング毎に読み出される。
したがってROMフィルタ3からの出力データを模式的
に示せば第2図(C)に示す如くになる。なお第2図(
C)においてCに続く区間は区間a〜bと逆方向にアド
レス指定されてデータを読み出している区間である。R
OMフィルタ3からの出力データが”1″からIT O
nに減少していきTt OIfにまで低下すると次のオ
ン・オフキーイング信号の立上り待ちの状態となる。
に示せば第2図(C)に示す如くになる。なお第2図(
C)においてCに続く区間は区間a〜bと逆方向にアド
レス指定されてデータを読み出している区間である。R
OMフィルタ3からの出力データが”1″からIT O
nに減少していきTt OIfにまで低下すると次のオ
ン・オフキーイング信号の立上り待ちの状態となる。
ROMフィルタ3から出力されてくるデータは、乗算器
4において信号発生器9から出力される0゜1、O,−
1,0,1,−・−の搬送波と乗算される。
4において信号発生器9から出力される0゜1、O,−
1,0,1,−・−の搬送波と乗算される。
乗算器4の出力、は模式的に第2図(D)に示す如くに
なる。乗算器4の出力はD/A変換器5においてアナロ
グ信号に変換され、アナログスイッチ6にて両端側が切
り取られ、所望の周波数パワーが最大となるようにされ
たうえ、バンドパスフィルタ7を介して不要周波数成分
が除去されて出力される。
なる。乗算器4の出力はD/A変換器5においてアナロ
グ信号に変換され、アナログスイッチ6にて両端側が切
り取られ、所望の周波数パワーが最大となるようにされ
たうえ、バンドパスフィルタ7を介して不要周波数成分
が除去されて出力される。
ここで乗算器4による乗算はディジタル処理であるが、
D/A変換器5でアナログ変換される。
D/A変換器5でアナログ変換される。
そこで乗算器4とD/A変換器5とは協働してAM変調
器として作用する。
器として作用する。
バンドパスフィルタ7からはオン・オフキーイングされ
た持続波が出力される。
た持続波が出力される。
また、サンプリング回路1、判別回路2、ROMフィル
タ3、乗算器はマイクロコンピュータで構成することも
でき、マイクロコンピュータで構成したときはSSB
、 FM等の他の変調も可能となり、オールモードの変
調器を得ることもできる。
タ3、乗算器はマイクロコンピュータで構成することも
でき、マイクロコンピュータで構成したときはSSB
、 FM等の他の変調も可能となり、オールモードの変
調器を得ることもできる。
(発明の効果)
以上説明した如く本発明によれば、入力手段、波形整形
手段、乗算手段はディジタル信号処理で行なえるため、
マイクロコンピュータ、または専用の集積回路で構成で
き、小型化および高性能化が可能である。
手段、乗算手段はディジタル信号処理で行なえるため、
マイクロコンピュータ、または専用の集積回路で構成で
き、小型化および高性能化が可能である。
また、波形整形手段は入力オン・オフキーイング情報を
ガウシャン特性等に整形する等測的なローパス特性であ
り、この特性はディジタル信号処理にて得られるため、
コンピュータで計算したデータを用いることができ、ア
ナログ回路で実現させた場合に比して理想に近い正確な
特性とすることができる。
ガウシャン特性等に整形する等測的なローパス特性であ
り、この特性はディジタル信号処理にて得られるため、
コンピュータで計算したデータを用いることができ、ア
ナログ回路で実現させた場合に比して理想に近い正確な
特性とすることができる。
さらにまた、波形整形手段の応答が理想に近いので、オ
ン・オフキーイング変調された持続波の占有帯域も理想
に近いものとなる。
ン・オフキーイング変調された持続波の占有帯域も理想
に近いものとなる。
第1図は本発明の一実施例の構成を示すブロック図。
第2図は本発明の一実施例の作用の説明に供する模式波
形図。 1・・・サンプリング回路、2・・・判別回路、3・・
・ROMフィルタ、4・・・乗算器、5・・・D/A変
換器、6・・・アナログスイッチ、7・・・バンドパス
フィルタ、9・・・信号発生器。 第1図 第20
形図。 1・・・サンプリング回路、2・・・判別回路、3・・
・ROMフィルタ、4・・・乗算器、5・・・D/A変
換器、6・・・アナログスイッチ、7・・・バンドパス
フィルタ、9・・・信号発生器。 第1図 第20
Claims (1)
- オン・オフキーイング情報を標本化して取り込む入力手
段と、入力手段からの出力を受けて入力オン・オフキー
イング情報をローパスフィルタに通したときの応答出力
に対応する出力を得るためのディジタル信号処理方式の
波形整形手段と、波形整形手段からの出力とディジタル
変調のための搬送波とを乗算する乗算手段と、乗算手段
の出力をアナログ信号に変換するデイジタアル/アナロ
グ変換手段とを備えたことを特徴とするオン・オフキー
イング変調回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1122989A JPH0734560B2 (ja) | 1989-05-18 | 1989-05-18 | オン・オフキーイング変調回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1122989A JPH0734560B2 (ja) | 1989-05-18 | 1989-05-18 | オン・オフキーイング変調回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0220942A true JPH0220942A (ja) | 1990-01-24 |
| JPH0734560B2 JPH0734560B2 (ja) | 1995-04-12 |
Family
ID=14849536
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1122989A Expired - Fee Related JPH0734560B2 (ja) | 1989-05-18 | 1989-05-18 | オン・オフキーイング変調回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0734560B2 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6792050B1 (en) | 1998-07-30 | 2004-09-14 | Nec Corporation | Ask modulation apparatus and method |
| JP2008546063A (ja) * | 2005-05-19 | 2008-12-18 | ネクステスト システムズ コーポレイション | スマートカードを試験するためのシステム及びその方法 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5122771A (en) * | 1974-08-20 | 1976-02-23 | Matsushita Electric Industrial Co Ltd | Hikyokuseikobunshifuirumuno kinzokukahoho |
| JPS59189756A (ja) * | 1983-04-11 | 1984-10-27 | Sony Corp | デイジタルam変調回路 |
-
1989
- 1989-05-18 JP JP1122989A patent/JPH0734560B2/ja not_active Expired - Fee Related
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5122771A (en) * | 1974-08-20 | 1976-02-23 | Matsushita Electric Industrial Co Ltd | Hikyokuseikobunshifuirumuno kinzokukahoho |
| JPS59189756A (ja) * | 1983-04-11 | 1984-10-27 | Sony Corp | デイジタルam変調回路 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6792050B1 (en) | 1998-07-30 | 2004-09-14 | Nec Corporation | Ask modulation apparatus and method |
| JP2008546063A (ja) * | 2005-05-19 | 2008-12-18 | ネクステスト システムズ コーポレイション | スマートカードを試験するためのシステム及びその方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0734560B2 (ja) | 1995-04-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4871987A (en) | FSK or am modulator with digital waveform shaping | |
| US4682123A (en) | Digital voice and data frequency modulation circuit | |
| US4531223A (en) | Clock derivation circuits | |
| JPS58112979U (ja) | 送信機によつて発生された搬送波と側帯波との位相を制御する装置 | |
| JPH0220942A (ja) | オン・オフキーイング変調回路 | |
| JPH04502540A (ja) | 非整数ビット間隔に対処するデジタルgmsk変調器 | |
| JPS6068703A (ja) | デイジタル遅延および自己相関によるfm復調方法と回路 | |
| US5214396A (en) | Method and apparatus for providing a biphase modulated signal having flat envelope characteristics without a direct current component | |
| JP2965593B2 (ja) | 復調装置およびデータ伝送システム | |
| US4547751A (en) | System for frequency modulation | |
| JPH06112980A (ja) | 正弦出力信号を発生するための装置 | |
| JPH06104943A (ja) | 四相位相変調装置 | |
| JP3182894B2 (ja) | 受信入力電界強度検出回路 | |
| SU765984A1 (ru) | Демодул тор амплитудно-модулированных сигналов | |
| SU744908A1 (ru) | Способ формировани амплитудно-модулированного сигнала | |
| JPH0220943A (ja) | 角度変調回路 | |
| JP2710876B2 (ja) | Msk変調器 | |
| JPH01291503A (ja) | 周波数逓倍回路 | |
| JPH066596Y2 (ja) | 変調器 | |
| JPH02223256A (ja) | 単一周波数発生回路 | |
| JPH0969858A (ja) | 信号生成器 | |
| JP2555792Y2 (ja) | 変調信号発生回路 | |
| JPH05176002A (ja) | Fm変調波作成方法と当該作成方法を用いた送信装置 | |
| SU849504A1 (ru) | Устройство дл настройки предвари-ТЕльНОгО фАзОВОгО KOPPEKTOPA МЕж-СиМВОльНыХ иСКАжЕНий | |
| JPS5810912A (ja) | 位相推移器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |