JPH02210860A - 半導体集積回路装置 - Google Patents
半導体集積回路装置Info
- Publication number
- JPH02210860A JPH02210860A JP1032160A JP3216089A JPH02210860A JP H02210860 A JPH02210860 A JP H02210860A JP 1032160 A JP1032160 A JP 1032160A JP 3216089 A JP3216089 A JP 3216089A JP H02210860 A JPH02210860 A JP H02210860A
- Authority
- JP
- Japan
- Prior art keywords
- type
- layer
- voltage
- substrate
- conductivity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/114—PN junction isolations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/711—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using bipolar transistors as protective elements
- H10D89/713—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base region coupled to the collector region of the other transistor, e.g. silicon controlled rectifier [SCR] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/60—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
- H10D84/611—Combinations of BJTs and one or more of diodes, resistors or capacitors
- H10D84/613—Combinations of vertical BJTs and one or more of diodes, resistors or capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/40—Interconnections external to wafers or substrates, e.g. back-end-of-line [BEOL] metallisations or vias connecting to gate electrodes
- H10W20/41—Interconnections external to wafers or substrates, e.g. back-end-of-line [BEOL] metallisations or vias connecting to gate electrodes characterised by their conductive parts
- H10W20/43—Layouts of interconnections
- H10W20/432—Layouts of interconnections comprising crossing interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/019—Manufacture or treatment of bond pads
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/68—Shapes or dispositions thereof
- H10W70/682—Shapes or dispositions thereof comprising holes having chips therein
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/541—Dispositions of bond wires
- H10W72/5445—Dispositions of bond wires being orthogonal to a side surface of the chip, e.g. parallel arrangements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/59—Bond pads specially adapted therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/931—Shapes of bond pads
- H10W72/932—Plan-view shape, i.e. in top view
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/951—Materials of bond pads
- H10W72/952—Materials of bond pads comprising metals or metalloids, e.g. PbSn, Ag or Cu
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/751—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
- H10W90/754—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked insulating package substrate, interposer or RDL
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Bipolar Transistors (AREA)
- Element Separation (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概 要〕
チップ背面より電源を供給する半導体集積回路装置に関
し、 チップ背面から供給する電源電圧の選択範囲を広くする
ことを目的とし、 裏面に電極層を設けた第1導電型基板の上に高抵抗の第
2導電型層と素子形成用の第1導電型層を順に積層した
状態で、上記第1導電型層に第2導電型アイソレージジ
ンを設けるとともに、上記第1導電型層及び上記第2導
電型層の一部の所載に、第1導電型基板に達する第1R
電型の電源供給用高導電層を形成したことを含み構成す
る。
し、 チップ背面から供給する電源電圧の選択範囲を広くする
ことを目的とし、 裏面に電極層を設けた第1導電型基板の上に高抵抗の第
2導電型層と素子形成用の第1導電型層を順に積層した
状態で、上記第1導電型層に第2導電型アイソレージジ
ンを設けるとともに、上記第1導電型層及び上記第2導
電型層の一部の所載に、第1導電型基板に達する第1R
電型の電源供給用高導電層を形成したことを含み構成す
る。
本発明は、半導体集積回路装置に関し、より詳しくは、
チップ背面より電源を供給する半導体集積回路装置に関
する。
チップ背面より電源を供給する半導体集積回路装置に関
する。
半導体集積回路装置においては、高速化や高集積化が進
むにつれて、装置内の信号配線の数が増加するとともに
集積回路の消費電力が増加している。
むにつれて、装置内の信号配線の数が増加するとともに
集積回路の消費電力が増加している。
また、バイポーラトランジスタを備えた装置では、高速
動作を図るために大きな電流を流す必要があり、配線層
の幅が大きくなってきている。
動作を図るために大きな電流を流す必要があり、配線層
の幅が大きくなってきている。
このため、信号線、電源線の配線の自由度が低下したり
、配線に要する面積の増大に伴って半導体装置の小型化
が図れなくなるといった問題が発生する。
、配線に要する面積の増大に伴って半導体装置の小型化
が図れなくなるといった問題が発生する。
この問題を解決するために本出願人は、第4図(a)に
示すように、p°型基板40の上に高抵抗のρ−型エピ
タキシャル層41、素子形成用のn型エピタキシャル層
42を順に積層するとともに、n型エピタキシャル層4
2及びp−型エピタキシャル層41の各々に低抵抗の2
0型アイソレーシヨンJi143及びp゛型Jli14
4を連続的に形成することによりp0型基板40の底面
に形成したメタライズN45に印加する電圧v!tを、
p1型アイソレーシゴンj143及びp9型N44を介
して表面側のトランジスタ等に安定供給するようにした
装置を特願昭62−230258号において提案した。
示すように、p°型基板40の上に高抵抗のρ−型エピ
タキシャル層41、素子形成用のn型エピタキシャル層
42を順に積層するとともに、n型エピタキシャル層4
2及びp−型エピタキシャル層41の各々に低抵抗の2
0型アイソレーシヨンJi143及びp゛型Jli14
4を連続的に形成することによりp0型基板40の底面
に形成したメタライズN45に印加する電圧v!tを、
p1型アイソレーシゴンj143及びp9型N44を介
して表面側のトランジスタ等に安定供給するようにした
装置を特願昭62−230258号において提案した。
この装置によれば、電圧v0を基板41表側に供給する
ために必要な電極配線の面積を小さくするとともに、そ
の配線を分散させて信号配線の自由度を向上できること
になる。
ために必要な電極配線の面積を小さくするとともに、そ
の配線を分散させて信号配線の自由度を向上できること
になる。
しかし、この装置においては、p9型アイソレーション
層43とn型エピタキシャル層42との接合部分に寄生
ダイオードが発生するため、この寄生ダイオードに正バ
イアス電圧を印加しないようにする必要があり、メタラ
イズ145に印加できる電圧は最も小さい電位に限定さ
れることになり、裏面のメタライズ層45からそれより
も高い電圧を印加できないといった問題がある。
層43とn型エピタキシャル層42との接合部分に寄生
ダイオードが発生するため、この寄生ダイオードに正バ
イアス電圧を印加しないようにする必要があり、メタラ
イズ145に印加できる電圧は最も小さい電位に限定さ
れることになり、裏面のメタライズ層45からそれより
も高い電圧を印加できないといった問題がある。
また、このような問題は基板をn型とした場合にも発生
する。すなわち、第4図(b)に示すように、n0型基
板46の上にn−型層47と素子形成用P型層48を順
に形成するとともに、p型層48からn′″型基1i4
6の上部に達するn°型アイソレージ四ン層47及びn
0型層49を連続的に形成する場合には、裏面のメタラ
イズ層50に印加する電圧は最も高い電圧に限られるこ
とになり、それよりも低い電圧を印加できないことにな
る。
する。すなわち、第4図(b)に示すように、n0型基
板46の上にn−型層47と素子形成用P型層48を順
に形成するとともに、p型層48からn′″型基1i4
6の上部に達するn°型アイソレージ四ン層47及びn
0型層49を連続的に形成する場合には、裏面のメタラ
イズ層50に印加する電圧は最も高い電圧に限られるこ
とになり、それよりも低い電圧を印加できないことにな
る。
本発明は、このような問題に鑑みてなされたものであっ
て、チップ背面から供給する電源電圧の選択範囲を広く
することができる半導体集積回路装置を提供することを
目的とする。
て、チップ背面から供給する電源電圧の選択範囲を広く
することができる半導体集積回路装置を提供することを
目的とする。
上記した課題は、第1図の原理図において、裏面に電極
層30を設けた第1導電型基vi31の上に高抵抗の第
2導電型層32と素子形成用の第1導電型1133を順
に積層した状態で、上記第1導電型7133に第2導電
型アイソレーション34を設けるとともに、上記第11
電型M33及び上記第2導電型層32の一部の領域に、
上記第1導電型基板31に達する第ti電型の電源供給
用高導電1135を形成したことを特徴とする半導体集
積回路装置により解決する。
層30を設けた第1導電型基vi31の上に高抵抗の第
2導電型層32と素子形成用の第1導電型1133を順
に積層した状態で、上記第1導電型7133に第2導電
型アイソレーション34を設けるとともに、上記第11
電型M33及び上記第2導電型層32の一部の領域に、
上記第1導電型基板31に達する第ti電型の電源供給
用高導電1135を形成したことを特徴とする半導体集
積回路装置により解決する。
(作 用〕
本発明において、まず、第1導電型をn型、第2導電型
をp型とした場合について説明する。
をp型とした場合について説明する。
この場合には、素子形成用n型!!33に形成したP型
アイソレーション34に最も低い電圧を印加することに
なるので、高抵抗のp型層32、素子形成用のn型N3
3とn型の電源供給用高導電JI135との間に正バイ
アスの電圧が加わることがない。
アイソレーション34に最も低い電圧を印加することに
なるので、高抵抗のp型層32、素子形成用のn型N3
3とn型の電源供給用高導電JI135との間に正バイ
アスの電圧が加わることがない。
したがって、n型基板31の裏面に形成した電極130
に印加する電圧は最も低い電圧に限られず、電極層30
に印加する電圧を、電源供給用の高導電135を通して
n型基板31の表側に供給することができる。
に印加する電圧は最も低い電圧に限られず、電極層30
に印加する電圧を、電源供給用の高導電135を通して
n型基板31の表側に供給することができる。
次に、第1導電型をp型、第2導電型をn型とした場合
について説明する。
について説明する。
この場合には、素子形成用のp型層33に形成するn型
アイソレージタン34に最も高い電圧を印加することに
なるので、高抵抗のn型層32、素子形成用のp型層3
3とp型の電源供給用高電導層35との間に正バイアス
の電圧が加わることがない。
アイソレージタン34に最も高い電圧を印加することに
なるので、高抵抗のn型層32、素子形成用のp型層3
3とp型の電源供給用高電導層35との間に正バイアス
の電圧が加わることがない。
したがって、n型基[31の裏面に形成する電極層30
に印加する電圧は最も高い電圧に限定されず、電極層3
0に印加する電圧を電源供給用高導電層35を通してP
型基板31の表側に供給できることになる。
に印加する電圧は最も高い電圧に限定されず、電極層3
0に印加する電圧を電源供給用高導電層35を通してP
型基板31の表側に供給できることになる。
さらに、本発明では、第1導電型基板31と素子形成用
の第1導電型層33との間に第2導電型層32を挟むよ
うにしたので、電極30に電圧を印加する場合に、いず
れかの接合面が逆バイアスとなるために、電極層30の
電圧が第1導電型層33に加わることはない。
の第1導電型層33との間に第2導電型層32を挟むよ
うにしたので、電極30に電圧を印加する場合に、いず
れかの接合面が逆バイアスとなるために、電極層30の
電圧が第1導電型層33に加わることはない。
[実施例〕
(a)発明の一実施例の説明
第2図は、本発明の一実施例を示す装置の断面図であっ
て、図中符号!は、不純物濃度を高くすることにより抵
抗率を0.101以下としたn°型半導体基板で、その
裏面には金等の導電材よりなる電極N2が形成され、ま
た表面には、1〜30Ω1程度の高抵抗のp−型半導体
層3と素子形成用のれ一型半導体層4が順にエピタキシ
ャル成長されている。
て、図中符号!は、不純物濃度を高くすることにより抵
抗率を0.101以下としたn°型半導体基板で、その
裏面には金等の導電材よりなる電極N2が形成され、ま
た表面には、1〜30Ω1程度の高抵抗のp−型半導体
層3と素子形成用のれ一型半導体層4が順にエピタキシ
ャル成長されている。
5は、n−型半導体層4からn°型半導体基板1の上部
に達する溝6の中に埋め込まれたn0ドープトポリシリ
コンよりなる高導電層で、この高導電層5は、溝6の内
周壁に形成された絶縁1f17によってn−型半導体層
4及びp−型半導体層3から絶縁される一方、その底面
を低抵抗のn3型半導体基板1に接合させることにより
、裏面の電極層2に印加した電圧Vを表側に導くように
構成されている。
に達する溝6の中に埋め込まれたn0ドープトポリシリ
コンよりなる高導電層で、この高導電層5は、溝6の内
周壁に形成された絶縁1f17によってn−型半導体層
4及びp−型半導体層3から絶縁される一方、その底面
を低抵抗のn3型半導体基板1に接合させることにより
、裏面の電極層2に印加した電圧Vを表側に導くように
構成されている。
8は、n−型半導体N4に形成したバイポーラトランジ
スタで、このトランジスタ8は、n−型半導体層4の下
層部をコレクタCとして用いるとともに、上層部にp型
不純物、nfi型不純物を順に拡散してこれらをベース
b及びエミッタeとして適用したもので、エミッタe又
はコレクタCの上の電極9、lOと高導電層5とを基板
1表面側のアルミニウム配線層18を芥して導通するこ
とにより、電極N2に加えた電圧Vがエミッタe又はコ
レクタCに印加し得るように構成されている。
スタで、このトランジスタ8は、n−型半導体層4の下
層部をコレクタCとして用いるとともに、上層部にp型
不純物、nfi型不純物を順に拡散してこれらをベース
b及びエミッタeとして適用したもので、エミッタe又
はコレクタCの上の電極9、lOと高導電層5とを基板
1表面側のアルミニウム配線層18を芥して導通するこ
とにより、電極N2に加えた電圧Vがエミッタe又はコ
レクタCに印加し得るように構成されている。
14は、n−型半導体層4中に設けたp゛型テアイソレ
ージジン、n−型半導体層4にp型元素を拡散して形成
されており、その深さはp−型半導体層3に達するよう
に構成されている。
ージジン、n−型半導体層4にp型元素を拡散して形成
されており、その深さはp−型半導体層3に達するよう
に構成されている。
なお、図中符号IIは、トランジスタ8を形成する領域
のn−型半導体N4とP−型半導体層3との間に形成し
た埋込層、12は、コレクタC及び埋込層11に接合さ
れるコレクタC用の補償拡散層、13は、P9型アイソ
レーシッン14に最も低い電圧を供給するための電極、
15は、素子分離用の絶sin、16はベース用の電極
、17は基板!保護用の絶縁膜、!9は、基板1!面の
電極N2を導電状態で載置する導電性リードフレームの
ステージを示している。
のn−型半導体N4とP−型半導体層3との間に形成し
た埋込層、12は、コレクタC及び埋込層11に接合さ
れるコレクタC用の補償拡散層、13は、P9型アイソ
レーシッン14に最も低い電圧を供給するための電極、
15は、素子分離用の絶sin、16はベース用の電極
、17は基板!保護用の絶縁膜、!9は、基板1!面の
電極N2を導電状態で載置する導電性リードフレームの
ステージを示している。
次に、上述した実施例の作用について説明する。
まず、トランジスタ8のコレクタCと高電導層5とをア
ルミニウム配線層18により導通する場合について述べ
る。
ルミニウム配線層18により導通する場合について述べ
る。
上記した実施例において、リードフレームのステージ1
9を通して電極層2に最も高い電圧VCCを印加すると
、n゛゛半導体基板1を介して電極層2と導通している
高電導N5はVCCの電圧となる。
9を通して電極層2に最も高い電圧VCCを印加すると
、n゛゛半導体基板1を介して電極層2と導通している
高電導N5はVCCの電圧となる。
この状態では、n゛゛半導体基板1とその上のp−型半
導体層3との接合部分が逆バイアスとなっているために
、p−型半導体層3からn−型半導体N4に電圧vcc
が加わることはない。
導体層3との接合部分が逆バイアスとなっているために
、p−型半導体層3からn−型半導体N4に電圧vcc
が加わることはない。
また、n4型半導体基板1表側のトランジスタ8のコレ
クタCには、n3型の高電導層5に印加した電圧■。が
アルミニウム配線層18を介して加わることになる。
クタCには、n3型の高電導層5に印加した電圧■。が
アルミニウム配線層18を介して加わることになる。
次に、高電導層5とエミッタeとをアルミニウム配線N
18により導通する場合について説明する。
18により導通する場合について説明する。
この場合において、電極層2に最も低い電圧v0を印加
すると、n°型半導体基板1、高電導N5及びアルミニ
ウム配線層18を介してエミッタCはVttの電位とな
る。
すると、n°型半導体基板1、高電導N5及びアルミニ
ウム配線層18を介してエミッタCはVttの電位とな
る。
また、n゛型半導体基板lとその上のp−型半導体層3
との接合部分に生じる寄生ダイオードには正方向の電圧
が印加する事になるが、p−型半導体層3とその上のn
−型半導体N4との接合部分においては逆バイアスとな
るため、n−型半導体N4の電圧がVltとなることは
ない。
との接合部分に生じる寄生ダイオードには正方向の電圧
が印加する事になるが、p−型半導体層3とその上のn
−型半導体N4との接合部分においては逆バイアスとな
るため、n−型半導体N4の電圧がVltとなることは
ない。
(b)本発明のその他の実施例の説明
上記した実施例では、no ドープトポリシリコンによ
り高電導層5を形成したが、第3図(a)に示すように
、n゛゛元素をP−型半導体N3及びn−型半導体層4
に拡散し、これを高電導M20とすることもできる。
り高電導層5を形成したが、第3図(a)に示すように
、n゛゛元素をP−型半導体N3及びn−型半導体層4
に拡散し、これを高電導M20とすることもできる。
この状態において、電極層2に最も高い電圧vccを印
加すると、p−型半導体713にはP0アイソレーショ
ン14を介して最も低い電圧が印加されているため、p
−型半導体M3と高電導層20との間に逆バイアスの電
圧が印加することになってp−型半導体N3にVCCの
電圧が印加することはない。
加すると、p−型半導体713にはP0アイソレーショ
ン14を介して最も低い電圧が印加されているため、p
−型半導体M3と高電導層20との間に逆バイアスの電
圧が印加することになってp−型半導体N3にVCCの
電圧が印加することはない。
また、電極層2に最も低い電圧V0を印加する場合には
、P−型半導体層3と高電導N20は同一の電圧となり
、p−型半導体層3の特性を変えることはない。
、P−型半導体層3と高電導N20は同一の電圧となり
、p−型半導体層3の特性を変えることはない。
さらに、トランジスタ8を形成する領域のn−型半導体
層4は、p“型アイソレーション14によって高電導J
120と絶縁されているので、電圧VCC1VtEがト
ランジスタ8に印加することはない。
層4は、p“型アイソレーション14によって高電導J
120と絶縁されているので、電圧VCC1VtEがト
ランジスタ8に印加することはない。
また、上記した第1の実施例では、高電導層5をn1ド
ープトポリシリコンより形成したが、no ドープトポ
リシリコンの上に金属シリサイド膜を重ねたポリサイド
によって高電導層5を構成することもできる。
ープトポリシリコンより形成したが、no ドープトポ
リシリコンの上に金属シリサイド膜を重ねたポリサイド
によって高電導層5を構成することもできる。
さらに、上記した実施例の20型アイソレーシヨン14
はP型元素をn−型半導体層4に拡散して形成したもの
であるが、第3図(b)に示すように、n−型半導体N
4に溝21を形成し、この溝21の内周壁に絶縁膜22
を形成した状態でこの満21の中にP゛型トープトポ’
IJシリコンを埋め込んで、これをp′″型アイソレー
シッン24とすることもできる。
はP型元素をn−型半導体層4に拡散して形成したもの
であるが、第3図(b)に示すように、n−型半導体N
4に溝21を形成し、この溝21の内周壁に絶縁膜22
を形成した状態でこの満21の中にP゛型トープトポ’
IJシリコンを埋め込んで、これをp′″型アイソレー
シッン24とすることもできる。
なお、上記した実施例では、n゛型の半導体基板1を使
用したがp′型のものを使用することもできる。この場
合に、半導体基板の上にエピタキシャル成長させる層は
、n−型半導体層、p゛型型溝導体層順になり、p00
型半導層に形成するアイソレーションはn0型となって
ここに最も高い電圧を印加することになる。
用したがp′型のものを使用することもできる。この場
合に、半導体基板の上にエピタキシャル成長させる層は
、n−型半導体層、p゛型型溝導体層順になり、p00
型半導層に形成するアイソレーションはn0型となって
ここに最も高い電圧を印加することになる。
以上述べたように本発明によれば、素子形成用半導体層
の導電型と同一の導電型の半導体基板を使用し、これら
の間に反対sIi型の半導体層を形成するとともに、半
導体基板の裏面から表側に電源を供給する高導電層を素
子形成層と同一の導電型としたので、苦手導体層の接合
部分に逆バイアスが加わることがなく、半導体基板の裏
面に印加する電圧の範囲を広げることができる。
の導電型と同一の導電型の半導体基板を使用し、これら
の間に反対sIi型の半導体層を形成するとともに、半
導体基板の裏面から表側に電源を供給する高導電層を素
子形成層と同一の導電型としたので、苦手導体層の接合
部分に逆バイアスが加わることがなく、半導体基板の裏
面に印加する電圧の範囲を広げることができる。
第1図は、本発明の原理図、
第2図は、本発明の一実施例を示す装置の断面図、
第3図(a) 、 (b)は、本発明のその他の実施例
を示す装置の部分断面図、 第4図(a) 、 (b)は、従来装置の一例を示す断
面図である。 (符号の説明) 1・・・n9型半導体基板、 2・・・電極層、 3・・・p〜型型厚導体層 4・・・n−型半導体層、 5.20・・・高電R*、 8・・・トランジスタ、 14.24・・・p9型アイソレーション、18・・・
アルミニウム配線層、 30・・・電極層、 31・・・第1導電型基板、 32・・・第2導電型層、 33・・・第1導電型層、 34・・・第2導電型アイソレーション、35・・・高
導電層。
を示す装置の部分断面図、 第4図(a) 、 (b)は、従来装置の一例を示す断
面図である。 (符号の説明) 1・・・n9型半導体基板、 2・・・電極層、 3・・・p〜型型厚導体層 4・・・n−型半導体層、 5.20・・・高電R*、 8・・・トランジスタ、 14.24・・・p9型アイソレーション、18・・・
アルミニウム配線層、 30・・・電極層、 31・・・第1導電型基板、 32・・・第2導電型層、 33・・・第1導電型層、 34・・・第2導電型アイソレーション、35・・・高
導電層。
Claims (1)
- 【特許請求の範囲】 裏面に電極層(30)を設けた第1導電型基板(31)
の上に高抵抗の第2導電型層(32)と素子形成用の第
1導電型層(33)を順に積層した状態で、 上記第1導電型層(33)に第2導電型アイソレーショ
ン(34)を設けるとともに、 上記第1導電型層(33)及び上記第2導電型層(32
)の一部の領域に、上記第1導電型基板(31)に達す
る第1導電型の電源供給用高導電層(35)を形成した
ことを特徴とする半導体集積回路装置。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1032160A JPH02210860A (ja) | 1989-02-09 | 1989-02-09 | 半導体集積回路装置 |
| EP19900301286 EP0382504A3 (en) | 1989-02-09 | 1990-02-07 | Semiconductor integrated circuit having interconnection with improved design flexibility |
| US07/477,544 US5065216A (en) | 1989-02-09 | 1990-02-09 | Semiconductor integrated circuit having interconnection with improved design flexibility, and method of production |
| KR1019900001560A KR930001220B1 (ko) | 1989-02-09 | 1990-02-09 | 반도체 집적회로 장치 및 그의 제조방법 |
| US07/757,640 US5240867A (en) | 1989-02-09 | 1991-09-11 | Semiconductor integrated circuit having interconnection with improved design flexibility, and method of production |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1032160A JPH02210860A (ja) | 1989-02-09 | 1989-02-09 | 半導体集積回路装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH02210860A true JPH02210860A (ja) | 1990-08-22 |
Family
ID=12351182
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1032160A Pending JPH02210860A (ja) | 1989-02-09 | 1989-02-09 | 半導体集積回路装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US5065216A (ja) |
| EP (1) | EP0382504A3 (ja) |
| JP (1) | JPH02210860A (ja) |
| KR (1) | KR930001220B1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2019024110A (ja) * | 2018-10-03 | 2019-02-14 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2513055B2 (ja) * | 1990-02-14 | 1996-07-03 | 日本電装株式会社 | 半導体装置の製造方法 |
| DE4143209A1 (de) * | 1991-12-30 | 1993-07-01 | Hoefflinger Bernd Prof Dr | Integrierte schaltung |
| US5485029A (en) * | 1994-06-30 | 1996-01-16 | International Business Machines Corporation | On-chip ground plane for semiconductor devices to reduce parasitic signal propagation |
| JPH08195433A (ja) * | 1995-01-19 | 1996-07-30 | Toshiba Corp | 半導体装置及びその製造方法 |
| EP0810503B1 (en) * | 1996-05-14 | 2001-12-19 | Co.Ri.M.Me. Consorzio Per La Ricerca Sulla Microelettronica Nel Mezzogiorno | An integrated circuit with a device having a predetermined reverse conduction threshold and a thermal compensation device with Vbe multipliers |
| JP3159237B2 (ja) * | 1996-06-03 | 2001-04-23 | 日本電気株式会社 | 半導体装置およびその製造方法 |
| US6703671B1 (en) * | 1996-08-23 | 2004-03-09 | Semiconductor Energy Laboratory Co., Ltd. | Insulated gate semiconductor device and method of manufacturing the same |
| JPH1092857A (ja) * | 1996-09-10 | 1998-04-10 | Mitsubishi Electric Corp | 半導体パッケージ |
| EP1061572A1 (en) * | 1999-06-16 | 2000-12-20 | STMicroelectronics S.r.l. | Intergrated stucture for radio frequency applications |
| JP4626935B2 (ja) * | 2002-10-01 | 2011-02-09 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
| DE102006013203B3 (de) | 2006-03-22 | 2008-01-10 | Infineon Technologies Ag | Integrierte Halbleiteranordnung mit Rückstromkomplex zur Verringerung eines Substratstroms und Verfahren zu deren Herstellung |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3581165A (en) * | 1967-01-23 | 1971-05-25 | Motorola Inc | Voltage distribution system for integrated circuits utilizing low resistivity semiconductive paths for the transmission of voltages |
| DE1639176B2 (de) * | 1968-02-23 | 1971-02-25 | Integrierte festkoerperschaltung mit lediglich zwei elektrodenzuleitungen | |
| JPS5265666A (en) * | 1975-11-28 | 1977-05-31 | Hitachi Ltd | Semiconductor device |
| US4228448A (en) * | 1977-10-07 | 1980-10-14 | Burr Brown Research Corp. | Bipolar integrated semiconductor structure including I2 L and linear type devices and fabrication methods therefor |
| JPS5599740A (en) * | 1979-01-25 | 1980-07-30 | Toko Inc | Semiconductor device |
| JPS6022365A (ja) * | 1983-07-18 | 1985-02-04 | Rohm Co Ltd | トランジスタ装置 |
| JPS60149147A (ja) * | 1984-01-17 | 1985-08-06 | Fujitsu Ltd | 半導体集積回路装置 |
| US4631570A (en) * | 1984-07-03 | 1986-12-23 | Motorola, Inc. | Integrated circuit having buried oxide isolation and low resistivity substrate for power supply interconnection |
| CH668146A5 (de) * | 1985-05-22 | 1988-11-30 | Landis & Gyr Ag | Einrichtung mit einem hallelement in integrierter halbleitertechnologie. |
| US4937647A (en) * | 1986-11-06 | 1990-06-26 | Texas Instruments Incorporated | SCR-DMOS circuit for driving electroluminescent displays |
| US4819052A (en) * | 1986-12-22 | 1989-04-04 | Texas Instruments Incorporated | Merged bipolar/CMOS technology using electrically active trench |
-
1989
- 1989-02-09 JP JP1032160A patent/JPH02210860A/ja active Pending
-
1990
- 1990-02-07 EP EP19900301286 patent/EP0382504A3/en not_active Withdrawn
- 1990-02-09 KR KR1019900001560A patent/KR930001220B1/ko not_active Expired - Fee Related
- 1990-02-09 US US07/477,544 patent/US5065216A/en not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2019024110A (ja) * | 2018-10-03 | 2019-02-14 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR930001220B1 (ko) | 1993-02-22 |
| EP0382504A2 (en) | 1990-08-16 |
| KR900013634A (ko) | 1990-09-06 |
| EP0382504A3 (en) | 1992-08-26 |
| US5065216A (en) | 1991-11-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0324791B2 (ja) | ||
| JPH02210860A (ja) | 半導体集積回路装置 | |
| US3488564A (en) | Planar epitaxial resistors | |
| JPH1065146A (ja) | 半導体集積回路装置 | |
| US6320229B1 (en) | Semiconductor device | |
| JP3211871B2 (ja) | 入出力保護回路 | |
| JP2601664B2 (ja) | 絶縁ゲート型電界効果半導体装置 | |
| JPS6327865B2 (ja) | ||
| JPH05864B2 (ja) | ||
| JPH0258864A (ja) | 半導体装置 | |
| JPS62104068A (ja) | 半導体集積回路装置 | |
| JPH0629466A (ja) | 半導体集積回路 | |
| JP2680846B2 (ja) | 半導体記憶装置 | |
| JP2926785B2 (ja) | 半導体装置 | |
| JP2968640B2 (ja) | 半導体装置 | |
| JPH04287965A (ja) | バイポーラcmos半導体装置 | |
| JPS601843A (ja) | 半導体集積回路 | |
| JP2022143051A5 (ja) | ||
| JPH08227941A (ja) | 複合半導体素子 | |
| JP2982435B2 (ja) | 抵抗器 | |
| JPS6116569A (ja) | 半導体集積回路装置 | |
| JPH0360152A (ja) | 半導体装置の入力保護回路 | |
| JPS61194874A (ja) | 半導体装置 | |
| JPH11145154A (ja) | バイポーラトランジスタ | |
| JPH01143253A (ja) | 半導体装置およびその製造方法 |