JPH02250087A - 表示制御装置 - Google Patents
表示制御装置Info
- Publication number
- JPH02250087A JPH02250087A JP1044410A JP4441089A JPH02250087A JP H02250087 A JPH02250087 A JP H02250087A JP 1044410 A JP1044410 A JP 1044410A JP 4441089 A JP4441089 A JP 4441089A JP H02250087 A JPH02250087 A JP H02250087A
- Authority
- JP
- Japan
- Prior art keywords
- data
- display device
- color
- matrix type
- gradation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/147—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
- G06F3/1475—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels with conversion of CRT control signals to flat panel control signals, e.g. adapting the palette memory
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Controls And Circuits For Display Device (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、陰極線管表示装置(以下、CRT表示装置と
呼ぶ)によるカラー画像の再生と、液晶表示装置などの
マトリックス型表示装置によるカラー画像の再生の両方
を行えるようにした表示制御装置に関する。
呼ぶ)によるカラー画像の再生と、液晶表示装置などの
マトリックス型表示装置によるカラー画像の再生の両方
を行えるようにした表示制御装置に関する。
従来の技術
第6図は、表示コントローラ1から出力されるカラー映
像データに基づいてCR7表示装置2でカラー画像を再
生するようにした従来の表示制御装置の一般的な構成を
示すブロック図である。
像データに基づいてCR7表示装置2でカラー画像を再
生するようにした従来の表示制御装置の一般的な構成を
示すブロック図である。
第6図において、カラーパレット3は、3原色の輝度別
のデータがストアされている回路部であって、表示コン
トローラ1から出力されるカラー映像データによってア
ドレス指定されてそのカラー映像データに対応する各3
原色別の輝度データを読み出し、その輝度データをアナ
ログデータとしてCR7表示装置2に与える機能を持つ
、上記表示コントローラ1、カラーパレット3は、シス
テムバス4を介して中央処理装置(以下、CPUと呼ぶ
)5、メモリ6、入出カポ−ドアのそれぞれに接続され
ており、CPU5の制御によってカラー画像の再生が行
われる。
のデータがストアされている回路部であって、表示コン
トローラ1から出力されるカラー映像データによってア
ドレス指定されてそのカラー映像データに対応する各3
原色別の輝度データを読み出し、その輝度データをアナ
ログデータとしてCR7表示装置2に与える機能を持つ
、上記表示コントローラ1、カラーパレット3は、シス
テムバス4を介して中央処理装置(以下、CPUと呼ぶ
)5、メモリ6、入出カポ−ドアのそれぞれに接続され
ており、CPU5の制御によってカラー画像の再生が行
われる。
第7図は、上記カラーパレット3の構成をより具体的に
示したブロック図である。
示したブロック図である。
すなわち、カラーパレット3には、3原色の各色に対応
する3つのエリア8r、8g、8bから成るメモリ8と
、それら各エリア8r〜8bに対応する3つのデジタル
−アナログコンバータ(以下、D/Aコンバータと呼ぶ
>9r、9g、9bと、上記メモリ8へのデータの書込
みおよび読出しを行うための書込み/続出し回路10と
が設けられている。メモリ8には、nビットを1ワード
として、各色の1輝度分を1ワードで表した輝度データ
が2″″ワ一ド分だけストアされており、上述した表示
コントローラ1から出力されるmビットのカラー映像デ
ータをアドレスデータとして受は入れ、それぞれのエリ
ア8r〜8bからカラー映像データに対応するnビット
のデジタル輝度データR,G、Bを読み出し、これらの
輝度データR,G、Bを対応するD/Aコンバータ9r
〜9bでアナログ輝度データr、g、bに変換してCR
7表示装置2に入力するようにしである。上記メモリ8
では、1色の1輝度をnビットのデータとしてストアす
るので、データを書き替える場合も含めると表示可能な
色数は23″色となるが、同時に表示できる色数(デー
タの書き替えを行うことなしに表示できる色数)は2“
色となる。
する3つのエリア8r、8g、8bから成るメモリ8と
、それら各エリア8r〜8bに対応する3つのデジタル
−アナログコンバータ(以下、D/Aコンバータと呼ぶ
>9r、9g、9bと、上記メモリ8へのデータの書込
みおよび読出しを行うための書込み/続出し回路10と
が設けられている。メモリ8には、nビットを1ワード
として、各色の1輝度分を1ワードで表した輝度データ
が2″″ワ一ド分だけストアされており、上述した表示
コントローラ1から出力されるmビットのカラー映像デ
ータをアドレスデータとして受は入れ、それぞれのエリ
ア8r〜8bからカラー映像データに対応するnビット
のデジタル輝度データR,G、Bを読み出し、これらの
輝度データR,G、Bを対応するD/Aコンバータ9r
〜9bでアナログ輝度データr、g、bに変換してCR
7表示装置2に入力するようにしである。上記メモリ8
では、1色の1輝度をnビットのデータとしてストアす
るので、データを書き替える場合も含めると表示可能な
色数は23″色となるが、同時に表示できる色数(デー
タの書き替えを行うことなしに表示できる色数)は2“
色となる。
このようにして、CR7表示装置2については、上述し
たカラーパレット3を使用してカラー画像を再生する表
示制御装置が周知であるが、マトリックス型液晶表示装
置などのマトリックス型表示装置によるカラー画像の再
生においてカラーパレットを使用した表示制御装置はこ
れまで実用化されていない。
たカラーパレット3を使用してカラー画像を再生する表
示制御装置が周知であるが、マトリックス型液晶表示装
置などのマトリックス型表示装置によるカラー画像の再
生においてカラーパレットを使用した表示制御装置はこ
れまで実用化されていない。
このほか、第8図にブロック図で示すように、CR7表
示装置2によるカラー画像の再生と、液晶表示装置11
によるカラー画像の再生の両方を行えるようにした表示
制御装置も従来から開発されている。
示装置2によるカラー画像の再生と、液晶表示装置11
によるカラー画像の再生の両方を行えるようにした表示
制御装置も従来から開発されている。
第8図において、セレクタ12は、表示コントローラ1
から出力されるカラー映像データを、CR7表示装置2
および液晶表示装置11のそれぞれに合った信号形式や
タイミングのデータに切り替えるための回路であり、C
R7表示装置2ではセレクタ12との間にカラーパレッ
ト3が介在するのに対して、液晶表示装置11ではセレ
クタ12からの出力が直接入力される構成となっている
。
から出力されるカラー映像データを、CR7表示装置2
および液晶表示装置11のそれぞれに合った信号形式や
タイミングのデータに切り替えるための回路であり、C
R7表示装置2ではセレクタ12との間にカラーパレッ
ト3が介在するのに対して、液晶表示装置11ではセレ
クタ12からの出力が直接入力される構成となっている
。
発明が解決しようとする課題
ところで、第8図に示す従来の表示制御装置において、
通常、表示コントローラ1とカラーパレット3とは互い
に独立して、システムバス4を通じ図示しないCPUに
接続されて操作されるため、カラーパレット3のメモリ
のデータを書き替えてしまうと、表示コントローラ1か
ら出力されるカラー映像データが同じ場合でも、CR7
表示装置2と液晶表示袋W11とで表示される色は全く
違ったものになる。したがって、第8図に示す表示制御
装置を任意のアプリケーション・プログラムを用いて制
御した場合に、CR7表示装置2と液晶表示装置11と
では全く違った色が表示される可能性がある。
通常、表示コントローラ1とカラーパレット3とは互い
に独立して、システムバス4を通じ図示しないCPUに
接続されて操作されるため、カラーパレット3のメモリ
のデータを書き替えてしまうと、表示コントローラ1か
ら出力されるカラー映像データが同じ場合でも、CR7
表示装置2と液晶表示袋W11とで表示される色は全く
違ったものになる。したがって、第8図に示す表示制御
装置を任意のアプリケーション・プログラムを用いて制
御した場合に、CR7表示装置2と液晶表示装置11と
では全く違った色が表示される可能性がある。
また、第8図の表示制御装置では、表示コントローラ1
から出力されるカラー映像信号が液晶表示装置11の形
式にも合うように、表示コントローラ1に液晶表示装置
11に対する階調機能やインターフェイス機能を持たせ
る必要があるため、この表示制御装置において液晶表示
装置11を省略するような場合には、表示コントローラ
1における階調機能やインターフェイス機能が無駄にな
り不経済である。
から出力されるカラー映像信号が液晶表示装置11の形
式にも合うように、表示コントローラ1に液晶表示装置
11に対する階調機能やインターフェイス機能を持たせ
る必要があるため、この表示制御装置において液晶表示
装置11を省略するような場合には、表示コントローラ
1における階調機能やインターフェイス機能が無駄にな
り不経済である。
さらに、液晶表示装置11の技術の発展に伴って、その
階調方式が変更されるような場合にも、上記表示制御装
置では表示コントローラ1の変更を余儀無くされること
になり、この点でも極めて不経済となる。
階調方式が変更されるような場合にも、上記表示制御装
置では表示コントローラ1の変更を余儀無くされること
になり、この点でも極めて不経済となる。
したがって、本発明の目的は、CRT表示装置とマトリ
ックス型表示装置との間で再生されるカラー画像の色が
不一致になることがなく、経済的にも有利な表示制御装
置を提供することである。
ックス型表示装置との間で再生されるカラー画像の色が
不一致になることがなく、経済的にも有利な表示制御装
置を提供することである。
課題を解決するための手段
本発明は、カラー表示用の陰極線管表示装置と、カラー
表示用のマトリックス型表示装置との表示を制御する表
示制御装置において、 前記陰極線管表示装置およびマトリクス型表示装置に対
して共通の形式を成すカラー映像データを出力する表示
コントローラと、 3原色の輝度別のデータがストアされ、前記表示コント
ローラから出力されるカラー映像データによって指定さ
れてそのカラー映像データに対応する各3原色別の輝度
データを読み出し、その輝度データをアナログデータと
して前記陰極線管表示装置に与える一方、その読み出し
た輝度データをデジタルデータとして別に出力する輝度
データ記憶手段と、 前記輝度データ記憶手段から出力されるデジタル輝度デ
ータを前記マトリックス型表示装置に適合した階調方式
、タイミングなどを成すデータに変換するl!I11機
能およびインターフェイス機能を持ち、変換したデータ
を前記マトリックス型表示装置に与えるデータ処理手段
とを備えたことを特徴とする表示制御装置である。
表示用のマトリックス型表示装置との表示を制御する表
示制御装置において、 前記陰極線管表示装置およびマトリクス型表示装置に対
して共通の形式を成すカラー映像データを出力する表示
コントローラと、 3原色の輝度別のデータがストアされ、前記表示コント
ローラから出力されるカラー映像データによって指定さ
れてそのカラー映像データに対応する各3原色別の輝度
データを読み出し、その輝度データをアナログデータと
して前記陰極線管表示装置に与える一方、その読み出し
た輝度データをデジタルデータとして別に出力する輝度
データ記憶手段と、 前記輝度データ記憶手段から出力されるデジタル輝度デ
ータを前記マトリックス型表示装置に適合した階調方式
、タイミングなどを成すデータに変換するl!I11機
能およびインターフェイス機能を持ち、変換したデータ
を前記マトリックス型表示装置に与えるデータ処理手段
とを備えたことを特徴とする表示制御装置である。
作 用
本発明に従えば、表示コントローラから出力されるカラ
ー映像データに基づき輝度データ記憶手段から読み出さ
れる輝度データがCRT表示装置とマトリックス型表示
装置のデータとなるので、CRT表示装置によって再生
されるカラー画像の色とマトリックス型表示装置によっ
て再生されるカラー画像の色とは一致する。また、デー
タをマトリックス型表示装置に合った階調方式、タイミ
ングなどのデータに変換する階調機能およびインターフ
ェイス機能が表示コントローラから切り離され、別のデ
ータ処理手段がそれらの機能を担うので、表示コントロ
ーラの機能が簡略になり、マトリックス型表示装置の階
調方式の変更などに対してもデータ処理手段の変更だけ
で対応できる。
ー映像データに基づき輝度データ記憶手段から読み出さ
れる輝度データがCRT表示装置とマトリックス型表示
装置のデータとなるので、CRT表示装置によって再生
されるカラー画像の色とマトリックス型表示装置によっ
て再生されるカラー画像の色とは一致する。また、デー
タをマトリックス型表示装置に合った階調方式、タイミ
ングなどのデータに変換する階調機能およびインターフ
ェイス機能が表示コントローラから切り離され、別のデ
ータ処理手段がそれらの機能を担うので、表示コントロ
ーラの機能が簡略になり、マトリックス型表示装置の階
調方式の変更などに対してもデータ処理手段の変更だけ
で対応できる。
実施例
第1図は本発明の一実施例である表示制御装置の概略的
な構成を示すブロック図である。
な構成を示すブロック図である。
第1図において、CR7表示装置13およびマトリック
ス型液晶表示装置14はともにカラー画像を再生するた
めの表示装置であって、第2図に模式的に示すようにそ
れらの画面は、水平方向に640個の画素を配列したラ
インを、垂直方向に480ライン並べた解像度を持って
いる0表示コントローラ15は、上記CRT表示装置1
3およびマトリックス型液晶表示装置14に対して共通
の形式をなす8ビツトのカラー映像データDと、上記C
RT表示装置13およびマトリックス型液晶表示装置1
4の画面の1画素分のカラー映像データにつき1クロツ
クの割合いで変化するドツトクロックCKとを出力する
回路である。この表示コントローラ15の次段には、3
M色の輝度別のデータがストアされる輝度データメモリ
を含むカラーパレット16が接続されている。このカラ
ーパレット16の上記輝度データメモリは、前述の従来
例の場合と同様に3原色の各色に対応する3つのエリア
を持ち、6ビツトを1ワードとして各色の1輝度分を1
ワードで表した輝度データ(したがって3原色の各色ご
とに64 (=2’ )階調の輝度を持つ)が256
(=2” )ワードストアされており、上述した表示コ
ントローラ15がら出力されるカラー映像データDをア
ドレスデータとして受は入れ、輝度データメモリのそれ
ぞれのエリアからカラー映像データDに対応する各色ご
とのデジタル輝度データR,G、Bを読み出す機能を持
つ、また、このカラーパレット16は、読み出された上
記デジタル輝度データR,G、Bをアナログデータに変
換するD/Aコンバータも含んでおり、変換されたアナ
ログデータはCR7表示装置13に入力される。
ス型液晶表示装置14はともにカラー画像を再生するた
めの表示装置であって、第2図に模式的に示すようにそ
れらの画面は、水平方向に640個の画素を配列したラ
インを、垂直方向に480ライン並べた解像度を持って
いる0表示コントローラ15は、上記CRT表示装置1
3およびマトリックス型液晶表示装置14に対して共通
の形式をなす8ビツトのカラー映像データDと、上記C
RT表示装置13およびマトリックス型液晶表示装置1
4の画面の1画素分のカラー映像データにつき1クロツ
クの割合いで変化するドツトクロックCKとを出力する
回路である。この表示コントローラ15の次段には、3
M色の輝度別のデータがストアされる輝度データメモリ
を含むカラーパレット16が接続されている。このカラ
ーパレット16の上記輝度データメモリは、前述の従来
例の場合と同様に3原色の各色に対応する3つのエリア
を持ち、6ビツトを1ワードとして各色の1輝度分を1
ワードで表した輝度データ(したがって3原色の各色ご
とに64 (=2’ )階調の輝度を持つ)が256
(=2” )ワードストアされており、上述した表示コ
ントローラ15がら出力されるカラー映像データDをア
ドレスデータとして受は入れ、輝度データメモリのそれ
ぞれのエリアからカラー映像データDに対応する各色ご
とのデジタル輝度データR,G、Bを読み出す機能を持
つ、また、このカラーパレット16は、読み出された上
記デジタル輝度データR,G、Bをアナログデータに変
換するD/Aコンバータも含んでおり、変換されたアナ
ログデータはCR7表示装置13に入力される。
第1図において、1lIF1回路17は、カラーパレッ
ト16から読み出された1画素分のデジタル輝度データ
(6ビツトX3)R,G、Bを、受は入れ、これをマト
リックス型液晶表示装置14の階調方式に合う階調デー
タに変換する階調機能と、この階調データをさらにマト
リックス型液晶表示装置14に合ったタイミングなどに
調整してマトリックス型液晶表示装置14へと送り出す
インターフェイス機能とを持つ、このインターフェイス
機能は、階調回路17内のインターフェイス回路17a
が担う。
ト16から読み出された1画素分のデジタル輝度データ
(6ビツトX3)R,G、Bを、受は入れ、これをマト
リックス型液晶表示装置14の階調方式に合う階調デー
タに変換する階調機能と、この階調データをさらにマト
リックス型液晶表示装置14に合ったタイミングなどに
調整してマトリックス型液晶表示装置14へと送り出す
インターフェイス機能とを持つ、このインターフェイス
機能は、階調回路17内のインターフェイス回路17a
が担う。
本実施例では、マトリックス型液晶表示装置14の階調
方式として、フレーム間引き方式が用いられる。このフ
レーム間引き方式は、任意の画素で表示すべき階調のレ
ベルに応じて、予め定められた複数フレームの期間中の
何フレームかについてその画素を発光させ、同じ期間中
の他のフレームでは非発光とすることによって、見かけ
上中間の階調表示を行う方式である。ここでフレームと
は、第2図における1画面分の画素に対応するカラー映
像データが出力される期間をいう。
方式として、フレーム間引き方式が用いられる。このフ
レーム間引き方式は、任意の画素で表示すべき階調のレ
ベルに応じて、予め定められた複数フレームの期間中の
何フレームかについてその画素を発光させ、同じ期間中
の他のフレームでは非発光とすることによって、見かけ
上中間の階調表示を行う方式である。ここでフレームと
は、第2図における1画面分の画素に対応するカラー映
像データが出力される期間をいう。
第3図は、マトリックス型液晶表示装置14の画面での
画素の配列構成を示す一部拡大平面図である。第3図に
おいて、各画素18は、ライン方向く画面の水平方向)
に配列した3つのドツト18r、18g、18bによっ
て構成されており、これらのドツト18r〜18bは3
原色の赤、緑、青をそれぞれ表示する単位を成している
。
画素の配列構成を示す一部拡大平面図である。第3図に
おいて、各画素18は、ライン方向く画面の水平方向)
に配列した3つのドツト18r、18g、18bによっ
て構成されており、これらのドツト18r〜18bは3
原色の赤、緑、青をそれぞれ表示する単位を成している
。
上述したように、本実施例では階調方式としてフレーム
間引き方式が用いられ、またマトリックス型液晶表示装
置14の1画素18は3ドツト18r〜18bで構成さ
れるので、階調回路17の階調機能によって変換出力さ
れる階調データは、1画素18につき3ビツトのデータ
とされる。また、階調回路17内のインターフェイス回
路17aは、階調データの4画素分つまり12ビツト分
(3ビツト×4)を並列信号に変換してマトリックス型
液晶表示装置14へと送り出す機能を持つ。
間引き方式が用いられ、またマトリックス型液晶表示装
置14の1画素18は3ドツト18r〜18bで構成さ
れるので、階調回路17の階調機能によって変換出力さ
れる階調データは、1画素18につき3ビツトのデータ
とされる。また、階調回路17内のインターフェイス回
路17aは、階調データの4画素分つまり12ビツト分
(3ビツト×4)を並列信号に変換してマトリックス型
液晶表示装置14へと送り出す機能を持つ。
第1図において、表示コントローラ15およびカラーパ
レット16は、システムバス19を介して図示しないC
PUに接続されており、このCPUの制御によってCR
7表示装置13およびマトリックス型液晶表示装置14
によるカラー画像の再生が行われる。
レット16は、システムバス19を介して図示しないC
PUに接続されており、このCPUの制御によってCR
7表示装置13およびマトリックス型液晶表示装置14
によるカラー画像の再生が行われる。
第4図は表示コントローラ15からカラーパレット16
へのデータの転送動作を示すタイミング・チャートであ
り、第5図は階調回路17からマトリックス型液晶表示
装置14へのデータの転送動作を示すタイミング・チャ
ートである。第4図および第5図のタイミング・チャー
トを参照して、以下に上記表示制御装置の概略的な動作
について説明する。
へのデータの転送動作を示すタイミング・チャートであ
り、第5図は階調回路17からマトリックス型液晶表示
装置14へのデータの転送動作を示すタイミング・チャ
ートである。第4図および第5図のタイミング・チャー
トを参照して、以下に上記表示制御装置の概略的な動作
について説明する。
第4図(3)に示すドツトクロックCKが表示コントロ
ーラ15から出力されるのに同期して、同じ表示コント
ローラ1ちから第4図(2)に示すカラー映像データ(
8ビツト)Dが出力され、これらはカラーパレット16
に入力される。すなわち、カラー映像データDは、第4
図(1)に示す水平同期信号Hの1周期の間に第2図に
示す1画面の1ラインに相当する640画素分がその配
列に従って出力され、水平同期信号Hに同期して、1ラ
イン目から480ライン目までその線順次に従って各ラ
インの各画素に対応づけて出力される。
ーラ15から出力されるのに同期して、同じ表示コント
ローラ1ちから第4図(2)に示すカラー映像データ(
8ビツト)Dが出力され、これらはカラーパレット16
に入力される。すなわち、カラー映像データDは、第4
図(1)に示す水平同期信号Hの1周期の間に第2図に
示す1画面の1ラインに相当する640画素分がその配
列に従って出力され、水平同期信号Hに同期して、1ラ
イン目から480ライン目までその線順次に従って各ラ
インの各画素に対応づけて出力される。
カラー映像データDをアドレスデータとして受けるカラ
ーパレット16では、そのカラー映像データDに応じた
3原色の各色の輝度データR,GBが輝度データメモリ
から読み出され、その輝度データR,G、Bは、D/A
コンバータでアナログデータに変換されてCR7表示装
置13に送り出される。CR7表示装置13では、送ら
れてきたアナログデータに応じたカラー画像が再生され
る。
ーパレット16では、そのカラー映像データDに応じた
3原色の各色の輝度データR,GBが輝度データメモリ
から読み出され、その輝度データR,G、Bは、D/A
コンバータでアナログデータに変換されてCR7表示装
置13に送り出される。CR7表示装置13では、送ら
れてきたアナログデータに応じたカラー画像が再生され
る。
一方、カラーパレット16の輝度データメモリから読み
出されたデジタルデータである1画素当たり18ビツト
(6ビツト×3)の輝度データR1G、Bは階調回路1
7に送り込まれる。この階調回路17では、各輝度デー
タR,G、Bがフレーム間引き方式に従って1ビツトの
階調データに変調され、4画素分の階調データDD(1
2ビツト)毎に並列信号としてマトリックス型液晶表示
装置14に送られる。すなわち4画素分の階調データD
D(第5図(2)参照)は、インターフェイス回路17
aに一旦蓄積された後、同じく階調回路17のインター
フェイス回路17aから出力される第5図(3〉に示す
シフトクロックSCKに同期して出力され、送られた階
調データDDは、シフトクロックSCKの立下がりでラ
ッチされてマトリックス型液晶表示装置14に取り込ま
れる。
出されたデジタルデータである1画素当たり18ビツト
(6ビツト×3)の輝度データR1G、Bは階調回路1
7に送り込まれる。この階調回路17では、各輝度デー
タR,G、Bがフレーム間引き方式に従って1ビツトの
階調データに変調され、4画素分の階調データDD(1
2ビツト)毎に並列信号としてマトリックス型液晶表示
装置14に送られる。すなわち4画素分の階調データD
D(第5図(2)参照)は、インターフェイス回路17
aに一旦蓄積された後、同じく階調回路17のインター
フェイス回路17aから出力される第5図(3〉に示す
シフトクロックSCKに同期して出力され、送られた階
調データDDは、シフトクロックSCKの立下がりでラ
ッチされてマトリックス型液晶表示装置14に取り込ま
れる。
この階調データDDの転送は、第5図(1)に示す水平
同期信号Hの1周期の間に第2図に示す1画面の1ライ
ンに相当する640画素分がその配列順序に従って行わ
れ、水平同期信号Hに同期して、1ライン目から480
ライン目までその線順次に従って各ラインの各画素に対
応づけて行われる0階調回路17から送られてくる階調
データDDに応じて、マトリックス型液晶表示装置14
ではカラー画像が再生される。したがってこの再生画像
の色は、CRT表示装置13での再生画像の色と一致す
る。
同期信号Hの1周期の間に第2図に示す1画面の1ライ
ンに相当する640画素分がその配列順序に従って行わ
れ、水平同期信号Hに同期して、1ライン目から480
ライン目までその線順次に従って各ラインの各画素に対
応づけて行われる0階調回路17から送られてくる階調
データDDに応じて、マトリックス型液晶表示装置14
ではカラー画像が再生される。したがってこの再生画像
の色は、CRT表示装置13での再生画像の色と一致す
る。
なお、上記本実施例では、マトリックス型表示装置とし
てマトリックス型液晶表示装置14を用いる場合につい
て説明したが、これに限らずマトリックス型表示装置で
あれば他のたとえばEL(エレクトロルミネッセンス)
表示装置などをはじめとして広範囲に適用できる。
てマトリックス型液晶表示装置14を用いる場合につい
て説明したが、これに限らずマトリックス型表示装置で
あれば他のたとえばEL(エレクトロルミネッセンス)
表示装置などをはじめとして広範囲に適用できる。
発明の効果
以上のように、本発明の表示制御装置によれば、表示コ
ントローラから出力されるカラー映像データに基づき、
1つの輝度データ記憶手段から読み出される輝度データ
を、CRT表示装置およびマトリックス型表示装置の共
通のデータとして用いるようにしているので、CRT表
示装置による再生画像の色とマトリックス表示装置によ
る再生画像の色との間で不一致が生じることがない。
ントローラから出力されるカラー映像データに基づき、
1つの輝度データ記憶手段から読み出される輝度データ
を、CRT表示装置およびマトリックス型表示装置の共
通のデータとして用いるようにしているので、CRT表
示装置による再生画像の色とマトリックス表示装置によ
る再生画像の色との間で不一致が生じることがない。
また、データをマトリックス型表示装置に合った階調方
式、タイミングなどのデータに変換するfil調機能お
よびインターフェイス機能を、表示コントローラとは別
のデータ処理手段が担うようにしているので、表示コン
トローラの構成が簡単になり、1IITs方式の変更に
対してもデータ処理手段を変更するだけで対応でき経済
的負担を少なくすることができる。
式、タイミングなどのデータに変換するfil調機能お
よびインターフェイス機能を、表示コントローラとは別
のデータ処理手段が担うようにしているので、表示コン
トローラの構成が簡単になり、1IITs方式の変更に
対してもデータ処理手段を変更するだけで対応でき経済
的負担を少なくすることができる。
第1図は本発明の一実施例の概略的な構成を示すブロッ
ク図、第2図はその表示装置13.14における画面の
構成を示す模式図、第3図はそのマトリックス型液晶表
示装置14の画面における画素の構成を示す一部拡大平
面図、第4図はその表示制御装置の表示コントローラ1
5がらカラーパレット16へのデータの転送動作を示す
タイミング・チャート、第5図はその表示制御装置の階
調回路17からマトリックス型液晶表示装置14へのデ
ータの転送動作を示すタイミング・チャート、第6図は
カラーパレット3を用いてCR7表示装置2でカラー画
像を再生する従来の表示制御装置の一般的な構成を示す
ブロック図、第7図はそのカラーパレット3の構成を具
体的に示すブロック図、第8図はCR7表示装置2およ
びマトリックス型液晶表示装?1fllの両方でカラー
画像を再生させるようにした表示制御装置の従来例を示
すブロック図である。 13・・・CRT表示装置゛、14・・・マトリックス
型液晶表示装置、15・・・表示コントローラ、16・
・・カラーパレット、17・・・階調回路、17 a
用インターフェイス回路 代理人 弁理士 画数 圭一部 第 図 第 図 第 図
ク図、第2図はその表示装置13.14における画面の
構成を示す模式図、第3図はそのマトリックス型液晶表
示装置14の画面における画素の構成を示す一部拡大平
面図、第4図はその表示制御装置の表示コントローラ1
5がらカラーパレット16へのデータの転送動作を示す
タイミング・チャート、第5図はその表示制御装置の階
調回路17からマトリックス型液晶表示装置14へのデ
ータの転送動作を示すタイミング・チャート、第6図は
カラーパレット3を用いてCR7表示装置2でカラー画
像を再生する従来の表示制御装置の一般的な構成を示す
ブロック図、第7図はそのカラーパレット3の構成を具
体的に示すブロック図、第8図はCR7表示装置2およ
びマトリックス型液晶表示装?1fllの両方でカラー
画像を再生させるようにした表示制御装置の従来例を示
すブロック図である。 13・・・CRT表示装置゛、14・・・マトリックス
型液晶表示装置、15・・・表示コントローラ、16・
・・カラーパレット、17・・・階調回路、17 a
用インターフェイス回路 代理人 弁理士 画数 圭一部 第 図 第 図 第 図
Claims (1)
- 【特許請求の範囲】 カラー表示用の陰極線管表示装置と、カラー表示用のマ
トリックス型表示装置との表示を制御する表示制御装置
において、 前記陰極線管表示装置およびマトリクス型表示装置に対
して共通の形式を成すカラー映像データを出力する表示
コントローラと、 3原色の輝度別のデータがストアされ、前記表示コント
ローラから出力されるカラー映像データによって指定さ
れてそのカラー映像データに対応する各3原色別の輝度
データを読み出し、その輝度データをアナログデータと
して前記陰極線管表示装置に与える一方、その読み出し
た輝度データをデジタルデータとして別に出力する輝度
データ記憶手段と、 前記輝度データ記憶手段から出力されるデジタル輝度デ
ータを前記マトリックス型表示装置に適合した階調方式
、タイミングなどを成すデータに変換する階調機能およ
びインターフェイス機能を持ち、変換したデータを前記
マトリックス型表示装置に与えるデータ処理手段とを備
えたことを特徴とする表示制御装置。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1044410A JPH02250087A (ja) | 1989-02-22 | 1989-02-22 | 表示制御装置 |
| EP19900103366 EP0384442A3 (en) | 1989-02-22 | 1990-02-21 | Display control apparatus for reproducing color image on crt display device and matrix type display device |
| CA 2010744 CA2010744C (en) | 1989-02-22 | 1990-02-22 | Display control apparatus for reproducing color image on crt display device and matrix type display device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1044410A JPH02250087A (ja) | 1989-02-22 | 1989-02-22 | 表示制御装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH02250087A true JPH02250087A (ja) | 1990-10-05 |
Family
ID=12690741
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1044410A Pending JPH02250087A (ja) | 1989-02-22 | 1989-02-22 | 表示制御装置 |
Country Status (3)
| Country | Link |
|---|---|
| EP (1) | EP0384442A3 (ja) |
| JP (1) | JPH02250087A (ja) |
| CA (1) | CA2010744C (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007264258A (ja) * | 2006-03-28 | 2007-10-11 | Pioneer Electronic Corp | 表示装置 |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6014126A (en) * | 1994-09-19 | 2000-01-11 | Sharp Kabushiki Kaisha | Electronic equipment and liquid crystal display |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6125190A (ja) * | 1984-07-13 | 1986-02-04 | 株式会社 アスキ− | 表示制御装置 |
| JPS6125184A (ja) * | 1984-07-13 | 1986-02-04 | 株式会社 アスキ− | 表示制御装置 |
| JPS6125191A (ja) * | 1984-07-13 | 1986-02-04 | 株式会社 アスキ− | 表示制御装置 |
| JPS6215589A (ja) * | 1985-07-15 | 1987-01-23 | 株式会社 アスキ− | 表示制御装置 |
| JPS6215590A (ja) * | 1985-07-15 | 1987-01-23 | 株式会社 アスキ− | 表示制御装置 |
| JPS62203131A (ja) * | 1986-03-03 | 1987-09-07 | Seiko Instr & Electronics Ltd | カラ−液晶表示装置 |
| JPS62266595A (ja) * | 1986-05-14 | 1987-11-19 | セイコーインスツルメンツ株式会社 | カラ−液晶表示装置 |
| JPS62289819A (ja) * | 1986-06-10 | 1987-12-16 | Matsushita Electric Ind Co Ltd | 液晶表示装置の駆動方法 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60254190A (ja) * | 1984-05-31 | 1985-12-14 | 株式会社 アスキ− | デイスプレイコントロ−ラ |
| JPS61213896A (ja) * | 1985-03-19 | 1986-09-22 | 株式会社 アスキ− | デイスプレイコントロ−ラ |
| GB2202661A (en) * | 1987-02-12 | 1988-09-28 | Compaq Computer Corp | Gas plasma display |
| EP0295689B1 (en) * | 1987-06-19 | 1995-03-29 | Kabushiki Kaisha Toshiba | Display controller for CRT/plasma display apparatus |
| EP0354480B1 (en) * | 1988-08-09 | 1995-11-08 | Seiko Epson Corporation | Display signal generator |
-
1989
- 1989-02-22 JP JP1044410A patent/JPH02250087A/ja active Pending
-
1990
- 1990-02-21 EP EP19900103366 patent/EP0384442A3/en not_active Withdrawn
- 1990-02-22 CA CA 2010744 patent/CA2010744C/en not_active Expired - Lifetime
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6125190A (ja) * | 1984-07-13 | 1986-02-04 | 株式会社 アスキ− | 表示制御装置 |
| JPS6125184A (ja) * | 1984-07-13 | 1986-02-04 | 株式会社 アスキ− | 表示制御装置 |
| JPS6125191A (ja) * | 1984-07-13 | 1986-02-04 | 株式会社 アスキ− | 表示制御装置 |
| JPS6215589A (ja) * | 1985-07-15 | 1987-01-23 | 株式会社 アスキ− | 表示制御装置 |
| JPS6215590A (ja) * | 1985-07-15 | 1987-01-23 | 株式会社 アスキ− | 表示制御装置 |
| JPS62203131A (ja) * | 1986-03-03 | 1987-09-07 | Seiko Instr & Electronics Ltd | カラ−液晶表示装置 |
| JPS62266595A (ja) * | 1986-05-14 | 1987-11-19 | セイコーインスツルメンツ株式会社 | カラ−液晶表示装置 |
| JPS62289819A (ja) * | 1986-06-10 | 1987-12-16 | Matsushita Electric Ind Co Ltd | 液晶表示装置の駆動方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007264258A (ja) * | 2006-03-28 | 2007-10-11 | Pioneer Electronic Corp | 表示装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP0384442A3 (en) | 1991-05-29 |
| EP0384442A2 (en) | 1990-08-29 |
| CA2010744C (en) | 1994-10-04 |
| CA2010744A1 (en) | 1990-08-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2572373B2 (ja) | カラ−デイスプレイ装置 | |
| JPH07175454A (ja) | 表示制御装置および表示制御方法 | |
| JPH07210134A (ja) | データ処理装置及びシステム | |
| US5903253A (en) | Image data control apparatus and display system | |
| JPH05108043A (ja) | グラフイツクスデコーダ | |
| JPH03123386A (ja) | 表示装置及び表示方法 | |
| JP5280627B2 (ja) | 液晶表示装置及びその駆動方法 | |
| JPH10145806A (ja) | 白バランス調整回路 | |
| JPH02250087A (ja) | 表示制御装置 | |
| JP3577434B2 (ja) | ディジタル画像表示装置 | |
| US11847975B2 (en) | Data driver and display device including the same | |
| US20020051165A1 (en) | Image processing device and image data conversion method | |
| JPH11288242A (ja) | γ曲線調整装置、その方法及びそれを用いた平面表示装置 | |
| JPS6214189A (ja) | 信号処理装置 | |
| JP2928365B2 (ja) | 表示装置及びその駆動法 | |
| JP3270029B2 (ja) | 画像再生装置及びそれを用いた携帯電子機器 | |
| JP3214517B2 (ja) | ガンマ補正回路 | |
| JPS61217097A (ja) | 画像表示装置 | |
| JPS604988A (ja) | 画像表示装置 | |
| JP2004246093A (ja) | 液晶表示装置 | |
| JPH0477783A (ja) | カラー表示装置 | |
| JPH0413894Y2 (ja) | ||
| JPS607486A (ja) | 画像表示装置 | |
| JPS58175390A (ja) | ハ−ドコピ−信号出力装置 | |
| JPH0836377A (ja) | ルックアップテーブル装置 |