JPH02274103A - 発振回路 - Google Patents
発振回路Info
- Publication number
- JPH02274103A JPH02274103A JP9792689A JP9792689A JPH02274103A JP H02274103 A JPH02274103 A JP H02274103A JP 9792689 A JP9792689 A JP 9792689A JP 9792689 A JP9792689 A JP 9792689A JP H02274103 A JPH02274103 A JP H02274103A
- Authority
- JP
- Japan
- Prior art keywords
- oscillation
- circuit
- section
- output
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 title claims abstract description 107
- 238000001514 detection method Methods 0.000 claims abstract description 18
- 239000003990 capacitor Substances 0.000 claims abstract description 9
- 239000013078 crystal Substances 0.000 claims abstract description 7
- 230000010356 wave oscillation Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/30—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
- H03B5/32—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator
- H03B5/36—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device
- H03B5/364—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device the amplifier comprising field effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B2200/00—Indexing scheme relating to details of oscillators covered by H03B
- H03B2200/006—Functional aspects of oscillators
- H03B2200/0082—Lowering the supply voltage and saving power
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B2200/00—Indexing scheme relating to details of oscillators covered by H03B
- H03B2200/006—Functional aspects of oscillators
- H03B2200/0094—Measures to ensure starting of oscillations
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は発振回路(・二関電−1特にガ作および停止を
頻繁に繰りヌす発振回路に関する 〔従来の技術〕 従来、この種の発振回路は、第2図に示すように、水晶
振動子XLと第1の容量C7と第2の容量C2とを備え
る入力部]と、NAND回路21よりなるインバータと
抵[R+ とを備える第1の発振部2とを僅えて構成さ
れ、外部からの発振制御信号の入力端子6に高レベルの
発振制御信号OC4が入力されろと発振し、入力端子6
に低レベルの発振制御信号QC,が入力されると発振が
停止するようになっていた 〔発明が解決しようヒする課題〕 上述した従来の発振回路は、発振部が1個で構成されて
いるので、電源電子が低い時から高い時まで高調波発振
を防止し5、消費電流を小さくすることが非常に困鞄で
あるという欠点がある〔課題を解決するための手段〕 本発明の発振回路(士、水晶振動子と第1の容量と第2
の容量とをf萌える入力部と、増幅回路の出力を前記入
力部に正帰還し第1の発振制御信号に応じて発振の起動
及び停止を行う第1の発振部と、増幅回路の出力を前記
入力部に正帰還し第2の発振制御信号に応じて発振の起
動及び停止を行う第2の発振部と、前記第1の発振部と
第2の発振部の出力を入力とし該出力を検出して発振検
出信号を出力する発振検出回路と、前記発振検出信号と
外部から供給される前記第1の発振制御信号を入力とし
前記第2の発振制御信号を出力するAND回路とを含ん
で構成される7 0実施例ご 次に、本発明について図面を参照して説明する。
頻繁に繰りヌす発振回路に関する 〔従来の技術〕 従来、この種の発振回路は、第2図に示すように、水晶
振動子XLと第1の容量C7と第2の容量C2とを備え
る入力部]と、NAND回路21よりなるインバータと
抵[R+ とを備える第1の発振部2とを僅えて構成さ
れ、外部からの発振制御信号の入力端子6に高レベルの
発振制御信号OC4が入力されろと発振し、入力端子6
に低レベルの発振制御信号QC,が入力されると発振が
停止するようになっていた 〔発明が解決しようヒする課題〕 上述した従来の発振回路は、発振部が1個で構成されて
いるので、電源電子が低い時から高い時まで高調波発振
を防止し5、消費電流を小さくすることが非常に困鞄で
あるという欠点がある〔課題を解決するための手段〕 本発明の発振回路(士、水晶振動子と第1の容量と第2
の容量とをf萌える入力部と、増幅回路の出力を前記入
力部に正帰還し第1の発振制御信号に応じて発振の起動
及び停止を行う第1の発振部と、増幅回路の出力を前記
入力部に正帰還し第2の発振制御信号に応じて発振の起
動及び停止を行う第2の発振部と、前記第1の発振部と
第2の発振部の出力を入力とし該出力を検出して発振検
出信号を出力する発振検出回路と、前記発振検出信号と
外部から供給される前記第1の発振制御信号を入力とし
前記第2の発振制御信号を出力するAND回路とを含ん
で構成される7 0実施例ご 次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例の回路図である。
第1図に示すように、本実施例は水晶振動子XLと?A
lの容量C1と第2の容量C2とを備える入力部1と、
2人力NAND回路21と抵抗R7とを備える第1の発
振部2と、クロックドインバータ31と抵抗R2とを備
える第2の発振部3と、インバータ41とバイナリフリ
ップフロップとう・ソチ回路とを備える発振検出回路4
と、AND回路5とを含んで構成される。
lの容量C1と第2の容量C2とを備える入力部1と、
2人力NAND回路21と抵抗R7とを備える第1の発
振部2と、クロックドインバータ31と抵抗R2とを備
える第2の発振部3と、インバータ41とバイナリフリ
ップフロップとう・ソチ回路とを備える発振検出回路4
と、AND回路5とを含んで構成される。
第1図において1発振部2は2人力NAND回路21と
正帰還用の抵抗R1にて構成され、抵抗R2は2人力N
AND回1iI821の一方の入力端と出力端の間に接
続されることにより発振部2は増幅回路として動作する
。又、2人力NAND回路21の他の入力端には入力端
子6から入力される外部からの第1の発振制御信号C○
1が入力され発振制御が行われ、発振制御信号CO+が
高レベル入力で発振開始し、低レベル入力で発振停止と
なる。
正帰還用の抵抗R1にて構成され、抵抗R2は2人力N
AND回1iI821の一方の入力端と出力端の間に接
続されることにより発振部2は増幅回路として動作する
。又、2人力NAND回路21の他の入力端には入力端
子6から入力される外部からの第1の発振制御信号C○
1が入力され発振制御が行われ、発振制御信号CO+が
高レベル入力で発振開始し、低レベル入力で発振停止と
なる。
同様に、発振部3はクロックドインバータ31と正帰還
用の抵抗R2にて構成され、抵抗R2はクロックドイン
バータ31の入力端と出力端の間に接続されることによ
り発振部3は増幅回路として動作する。又、クロックド
インバータ31のイネーブル端子にはAND回路5から
の出力の第2のQ振制御信号OC2が入力されて発振制
御が行われ、発振制御信号OC2が高レベル入力で発振
開始し、低レベル入力で発振停止となる。ここで発振部
3にNAND河路を用いないのは、発振停止時にフロー
ティング出力とするためである、発振検出回路4は発振
部2及び発振部3の出力をインバータ41に入力し、そ
の出力をバイナリフリップフロップのクロック入力端へ
入力する。
用の抵抗R2にて構成され、抵抗R2はクロックドイン
バータ31の入力端と出力端の間に接続されることによ
り発振部3は増幅回路として動作する。又、クロックド
インバータ31のイネーブル端子にはAND回路5から
の出力の第2のQ振制御信号OC2が入力されて発振制
御が行われ、発振制御信号OC2が高レベル入力で発振
開始し、低レベル入力で発振停止となる。ここで発振部
3にNAND河路を用いないのは、発振停止時にフロー
ティング出力とするためである、発振検出回路4は発振
部2及び発振部3の出力をインバータ41に入力し、そ
の出力をバイナリフリップフロップのクロック入力端へ
入力する。
発振検出図′I@4のインバータ41のしきい電圧は、
発振検出の精度を向上させるため発振部2及び発振部3
のしきい電圧とは200 mV以上離して設定する 又
、バイナリフリップフロップにて3回カウントしその出
力をラッチ回路にてラッチし発振検出信号としている。
発振検出の精度を向上させるため発振部2及び発振部3
のしきい電圧とは200 mV以上離して設定する 又
、バイナリフリップフロップにて3回カウントしその出
力をラッチ回路にてラッチし発振検出信号としている。
AND回路5は発振検出回路4の出力と外部からの発振
制御信号○C2を入力とi−5その出力の発振制御信号
OC2を発振部3のクロックドインバータ31のイネー
ブル端子へ入力する又、発振部2の2人力N A N
D回路21の他方の入力端には入力端子6からの発振制
御信号○C7が入力される。
制御信号○C2を入力とi−5その出力の発振制御信号
OC2を発振部3のクロックドインバータ31のイネー
ブル端子へ入力する又、発振部2の2人力N A N
D回路21の他方の入力端には入力端子6からの発振制
御信号○C7が入力される。
いま、発振制御信号OC7が低レベルの時は、発振部2
及び発振部3は1!振せず、かつ、発振検出回路4の内
部のバイナリフリ・ツブフロ・ツブの出力は低レベルと
なっている。
及び発振部3は1!振せず、かつ、発振検出回路4の内
部のバイナリフリ・ツブフロ・ツブの出力は低レベルと
なっている。
次に、発振制御信号OC1が高レベルとなり発振開始を
指示すると、発振部2及び発振部3がアクティブとなり
、外部取付は部品の水晶振動子Xt、と容量C1,C2
により構成される入力部1の発振定数にしたがった発振
動作が開始される。
指示すると、発振部2及び発振部3がアクティブとなり
、外部取付は部品の水晶振動子Xt、と容量C1,C2
により構成される入力部1の発振定数にしたがった発振
動作が開始される。
発振部2及び発振部3の出力は徐々にレベルを上昇し、
所定時間経過後その振幅は電源電圧レベルにまで達する
。その振幅を発振検出図Fl@ 4のインバータ41が
検出し、バイナリフリップフロップの出力が最初低レベ
ルであったのが高レベルとなりその出力をラッチ回路に
てラッチする、即ち、発振検出回路4は発振回路が動作
し発振が安定したと判断する。従って、AND回路5か
らの発振制御信号OC2により発振部3が切離される。
所定時間経過後その振幅は電源電圧レベルにまで達する
。その振幅を発振検出図Fl@ 4のインバータ41が
検出し、バイナリフリップフロップの出力が最初低レベ
ルであったのが高レベルとなりその出力をラッチ回路に
てラッチする、即ち、発振検出回路4は発振回路が動作
し発振が安定したと判断する。従って、AND回路5か
らの発振制御信号OC2により発振部3が切離される。
グ発明の効果で
以上説明したように本発明は、発振検出して発振部の規
模を小さくすることにより、消費電流を小さくし、発振
部の利得も下がることから2高周波発振を防止できる効
果がある。
模を小さくすることにより、消費電流を小さくし、発振
部の利得も下がることから2高周波発振を防止できる効
果がある。
第1図は本発明の一実施例の回路図、第2図は従来の発
振回路の一例のl’jFl路図である。 1・・・入力部、2.3・・・発振部、4・・・発振検
出回路、5・・・AND回路、6・・・入力端子、21
・・・2人力NAND回路、31・・・クロックドイン
バータ、41 ・・・インバータ、C+、C2−容量、
OC。 OC2・・・発振制御信号、R,、R2・・・抵抗、X
L・・水晶振動子6 代理入 弁理士 内 原 晋
振回路の一例のl’jFl路図である。 1・・・入力部、2.3・・・発振部、4・・・発振検
出回路、5・・・AND回路、6・・・入力端子、21
・・・2人力NAND回路、31・・・クロックドイン
バータ、41 ・・・インバータ、C+、C2−容量、
OC。 OC2・・・発振制御信号、R,、R2・・・抵抗、X
L・・水晶振動子6 代理入 弁理士 内 原 晋
Claims (1)
- 水晶振動子と第1の容量と第2の容量とを備える入力部
と、増幅回路の出力を前記入力部に正帰還し第1の発振
制御信号に応じて発振の起動及び停止を行う第1の発振
部と、増幅回路の出力を前記入力部に正帰還し第2の発
振制御信号に応じて発振の起動及び停止を行う第2の発
振部と、前記第1の発振部と第2の発振部の出力を入力
とし該出力を検出して発振検出信号を出力する発振検出
回路と、前記発振検出信号と外部から供給される前記第
1の発振制御信号を入力とし前記第2の発振制御信号を
出力するAND回路とを含むことを特徴とする発振回路
。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9792689A JPH02274103A (ja) | 1989-04-17 | 1989-04-17 | 発振回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9792689A JPH02274103A (ja) | 1989-04-17 | 1989-04-17 | 発振回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH02274103A true JPH02274103A (ja) | 1990-11-08 |
Family
ID=14205287
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9792689A Pending JPH02274103A (ja) | 1989-04-17 | 1989-04-17 | 発振回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH02274103A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH04200009A (ja) * | 1990-11-29 | 1992-07-21 | Toshiba Corp | 発振回路 |
| JPH07154143A (ja) * | 1993-11-26 | 1995-06-16 | Nec Corp | 発振回路 |
| US6133801A (en) * | 1996-04-23 | 2000-10-17 | Nec Corporation | Crystal oscillation circuit |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS51123044A (en) * | 1975-04-21 | 1976-10-27 | Hitachi Ltd | Starting circuit in the oscillation circuit |
| JPS5364454A (en) * | 1976-11-22 | 1978-06-08 | Seiko Epson Corp | Oscillator circuit |
| JPS5441058A (en) * | 1977-09-08 | 1979-03-31 | Citizen Watch Co Ltd | Crystal oscillator circuit |
| JPS63172505A (ja) * | 1987-01-09 | 1988-07-16 | Mitsubishi Electric Corp | 発振停止機能付cmosゲ−トアレイ発振回路装置 |
-
1989
- 1989-04-17 JP JP9792689A patent/JPH02274103A/ja active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS51123044A (en) * | 1975-04-21 | 1976-10-27 | Hitachi Ltd | Starting circuit in the oscillation circuit |
| JPS5364454A (en) * | 1976-11-22 | 1978-06-08 | Seiko Epson Corp | Oscillator circuit |
| JPS5441058A (en) * | 1977-09-08 | 1979-03-31 | Citizen Watch Co Ltd | Crystal oscillator circuit |
| JPS63172505A (ja) * | 1987-01-09 | 1988-07-16 | Mitsubishi Electric Corp | 発振停止機能付cmosゲ−トアレイ発振回路装置 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH04200009A (ja) * | 1990-11-29 | 1992-07-21 | Toshiba Corp | 発振回路 |
| JPH07154143A (ja) * | 1993-11-26 | 1995-06-16 | Nec Corp | 発振回路 |
| US6133801A (en) * | 1996-04-23 | 2000-10-17 | Nec Corporation | Crystal oscillation circuit |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5113156A (en) | Low power crystal oscillator with automatic gain control | |
| US11082006B2 (en) | Low power crystal oscillator | |
| KR100313725B1 (ko) | 노이즈방지회로를포함하는발진회로 | |
| US4387350A (en) | Watch circuit with oscillator gain control | |
| US4864255A (en) | Oscillator capable of quickly supplying a stable oscillation signal | |
| JPH0416963B2 (ja) | ||
| US4196404A (en) | Crystal oscillator having low power consumption | |
| JP4598992B2 (ja) | 水晶発振回路 | |
| US4459565A (en) | Low current electronic oscillator system | |
| JPH02274103A (ja) | 発振回路 | |
| GB2102991A (en) | Reference pulse generator | |
| JP2000013143A (ja) | 発振回路 | |
| US5923201A (en) | Clock signal generating circuit | |
| EP4383561A1 (en) | Low power crystal oscillator | |
| JP3255581B2 (ja) | 発振回路 | |
| JPS6036644B2 (ja) | 発振回路 | |
| JP2853718B2 (ja) | 出力制御回路 | |
| US4459558A (en) | Phase locked loop having infinite gain at zero phase error | |
| JPS6359106A (ja) | パルス発生回路 | |
| JPH0722245B2 (ja) | 発振回路 | |
| KR940006602Y1 (ko) | 전자회로의 파워 제어회로 | |
| JPH11186849A (ja) | 発振回路 | |
| KR930006649B1 (ko) | 발진기의 안정화 회로 | |
| KR910000192B1 (ko) | 모스를 이용한 전압발진 주파수 제어회로 | |
| JPH0553402B2 (ja) |