JPH0247123B2 - - Google Patents

Info

Publication number
JPH0247123B2
JPH0247123B2 JP55157874A JP15787480A JPH0247123B2 JP H0247123 B2 JPH0247123 B2 JP H0247123B2 JP 55157874 A JP55157874 A JP 55157874A JP 15787480 A JP15787480 A JP 15787480A JP H0247123 B2 JPH0247123 B2 JP H0247123B2
Authority
JP
Japan
Prior art keywords
circuit
switching
input
amplifier
amplifiers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP55157874A
Other languages
English (en)
Other versions
JPS5781708A (en
Inventor
Takuzo Kamimura
Junichi Hikita
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP55157874A priority Critical patent/JPS5781708A/ja
Publication of JPS5781708A publication Critical patent/JPS5781708A/ja
Publication of JPH0247123B2 publication Critical patent/JPH0247123B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/305Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in case of switching on or off of a power supply

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electronic Switches (AREA)
  • Amplifiers (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、複数の入力信号から特定の入力信
号を選択して取り出す入力切換増幅回路に係り、
例えば、磁気ヘツドの再生出力を増幅して取り出
す場合のヘツドアンプ等の信号選択に適した増幅
回路に関する。
〔従来の技術〕
第1図は、従来のオートリバースデツキ用プリ
アンプ部の構成を示す。録音テープの走行方向を
反転してその再生トラツクを自動的に切り換える
ようにされたオートリバース用デツキでは、ステ
レオ再生用の左右のチヤンネル毎に磁気ヘツド2
A,2Bが設置されている。各磁気ヘツド2A,
2Bの再生出力は、再生トラツクに応じてリレー
4の動作によつて選択されて増幅器6に加えられ
る。この場合、リレー4の励磁コイル8は、オー
トリバーススイツチによる反転状態の検出に基づ
いて励磁が制御されて、接点10が磁気ヘツド2
A,2Bの何れかの側に切り換えられる。リレー
4の切換えによつて選択された再生入力信号は、
増幅器6で増幅された後、出力端子12から取り
出される。なお、増幅器6の帰還回路には、イコ
ライザ素子14が設置されている。
〔発明が解決しようとする問題点〕
ところで、複数の入力信号から特定の入力信号
の選択にリレーを用いた場合、リレーが電子スイ
ツチに比較して高価であること、選択操作が機械
的であるために動作の信頼性が低く、不安定であ
ること、リレーを駆動するための電源が別途必要
となり、そのため、周辺部分の配線が複雑化し
て、リレーの設置に加えて配線の複雑化によつて
装置の小型化を妨げること、その動作切換えによ
つて発生する磁気が雑音の原因になり、しかも、
切換タイミングの最適化が困難であること、切換
え時のチヤタリングによつて雑音が発生し、その
雑音が聴感上不快感を生じさせること等の欠点が
ある。
そこで、この発明は、複数の入力信号の選択を
電子的に制御して回路構成の簡略化、小型化及び
信頼性の向上を図つた入力切換増幅器回路の提供
を目的とする。
〔問題点を解決するための手段〕
この発明の入力切換増幅回路は、第2図及び第
3図に示すように、複数の信号源毎に設置されて
各信号源からの入力信号を個別に増幅する複数の
増幅器(入力段増幅器22A,22B)と、これ
ら増幅器毎に設置されたトランジスタ76,78
のエミツタを抵抗80,82を介して共通化する
ことにより差動スイツチ回路を構成し、前記各増
幅器の動作電流を選択的に切り換えることにより
動作を切り換える動作切換回路24と、この動作
切換回路24の前記差動スイツチ回路を成す一方
の前記トランジスタ76のベースに一定のバイア
ス電圧を設定するとともに、前記各信号源に基準
電位を設定するバイアス回路32と、このバイア
ス回路32の前記各信号源に対する基準電位点と
前記各増幅器の帰還点との間を抵抗93を介して
接続し、前記各増幅器の入力点及び前記帰還点を
同電位に設定する電位平衡回路(ポツプ音防止回
路30)と、前記差動スイツチ回路を成す他方の
前記トランジスタ78のベースに、前記バイアス
電圧に対抗して前記差動スイツチ回路の動作を切
り換える制御電圧を加える切換制御回路60とを
備えたものである。
〔作 用〕 この発明の入力切換増幅回路では、動作切換回
路が各増幅器毎に設置したトランジスタのエミツ
タを抵抗を介して共通化してなる差動スイツチ回
路で構成され、差動スイツチ回路を構成する一方
のトランジスタのベースにバイアス回路からバイ
アス電圧を加え、このバイアス電圧に対抗して他
方のトランジスタのベースに切換制御回路から制
御電圧を加えることにより、差動スイツチ回路の
トランジスタの動作を切り換えて増幅器の任意の
ものに選択的に動作電流を流して動作させ、動作
させた増幅器によつて任意の入力信号の増幅出力
を取り出している。
そして、動作切換回路を構成する差動スイツチ
回路は、増幅器毎に設けたトランジスタのエミツ
タを抵抗を介して結合しているため、スイツチン
グ動作が緩慢になり、動作切換えを緩やかに行う
ことができるので、その動作切換えに伴う急激な
電位変動を抑えることができ、切換えノイズの発
生を防止できる。
また、差動スイツチ回路の動作切換えについ
て、差動スイツチ回路に対してバイアス回路から
一定のバイアス電圧を与え、このバイアス電圧に
対抗して切換制御回路から単一の制御電圧を加え
て動作切換えを行うので、切換制御回路は簡単な
ものでよく、また、制御電圧を加えるための制御
入力端子が単一化でき、端子数の削減によつて入
力切換増幅器側のIC化が容易になる。
そして、前記入力信号が加えられる各増幅器の
入力点にバイアス回路の出力電圧を基準電位とし
て設定するとともに、各増幅器の入力点と帰還点
との間を抵抗を介して接続することにより、各増
幅器の入力点及び帰還点間が直流的に同電位とな
つて電位差の発生が抑えられ、外乱ノイズの影響
が回避されるとともに、電源投入時のポツプ音の
発生が防止できる。
〔実施例〕
以下、この発明を図面に示した実施例に基づき
詳細に説明する。
第2図は、この発明の入力切換増幅回路の実施
例を示し、この実施例は、オートリバースデツキ
用プリアンプ部の構成を示す。
第2図において、複数の信号源からの入力信号
から特定のものを選択する入力切換増幅器20
は、複数の入力信号毎に入力段増幅器22A,2
2Bを設置し、これら増幅器22A,22Bの動
作を動作電流の切換えによつて制御する動作切換
回路24を設置している。
動作切換回路24によつて動作状態に切り換え
られた増幅器22A又は22Bの出力は、中段増
幅器26に加えられて増幅され、その増幅出力は
出力段増幅器28に加えられて増幅される。
増幅器22A,22Bの入力側には、電源投入
時の電位変動を抑えてポツプ音の発生を防止する
ポツプ音防止回路30が設置されているととも
に、各増幅器22A,22Bに対して一定のバイ
アスを加えるバイアス回路32が設置されてい
る。
そして、一点鎖線で囲まれた入力切換増幅器2
0の回路部分は、基板を共通にした一つの半導体
集積回路で構成されており、入力端子34A,3
4Bには信号源としての磁気ヘツド36A,36
Bの一方の端子が個別に接続され、これら磁気ヘ
ツド36A,36Bの他方の端子は一括されてバ
イアス回路32のバイアス出力端子38に接続さ
れている。すなわち、バイアス出力端子38に発
生する出力直流電圧は、信号源としての磁気ヘツ
ド36A、36Bに対して基準電位として設定さ
れている。
また、増幅器22A,22Bの入力側に設けら
れた帰還端子40とバイアス出力端子38との間
には利得決定素子42が接続され、帰還端子40
と出力端子44との間にはイコライザ素子46が
接続されている。利得決定素子42は抵抗48及
びコンデンサ50の直列回路で構成され、またイ
コライザ素子46は抵抗52,54及びコンデン
サ56の直並列回路で構成されている。
そして、動作切換回路24の制御入力端子58
には、切換制御回路60から切換制御信号が加え
られ、出力端子44から取り出された出力信号
は、トーンコントロール回路62に加えられる。
以上のように構成したので、制御入力端子58
に切換制御回路60より制御入力信号が与えられ
ると、この制御入力レベルに基づいて動作切換回
路24で各増幅器22A,22Bの駆動電流が制
御され、何れか一方の増幅器22A又は22Bが
動作状態に切り換えられる。例えば、切換制御回
路60がデツキ部のオートリバーススイツチで構
成される場合には、このスイツチのオン、オフ切
換えにより反転信号を作り、この反転信号の直流
レベルで動作切換回路24を制御する。従つて、
この制御入力で、例えば増幅器22Aから増幅器
22Bに動作が切り換えられた場合、磁気ヘツド
36Bの再生出力は増幅器22Bで増幅した後、
中段増幅器26でさらに増幅し、この増幅出力は
増幅器28から出力端子44に出力され、トーン
コントロール回路62に入力される。また、増幅
器22Bから増幅器22Aに動作が切り換えられ
る場合も同様である。
このように複数の入力信号を増幅する複数の入
力段増幅器22A,22Bが専用の制御入力端子
58に与えられる制御信号に基づく動作切換回路
24の選択動作により電子的に切り換えられるの
で、従来回路で必要としていたリレーが不要にな
り外付け部品を減少させてコスト低減を図り、回
路構成の簡略化とともに、切換え動作の信頼性を
向上させ、リレーを用いた場合の切換え時の磁気
洩れに伴う雑音の発生等が未然に防止できる。
また、バイアス回路32の出力は、磁気ヘツド
36A,36B及び帰還端子40に与えられてい
ることから、入力系及び帰還系が同電位でフロー
テイング状態に置かれ、この結果、ノイズ混入が
防止できるとともに、カツプリングコンデンサが
不要になり、入力切換増幅器20の低減時定数の
改善が図られる。
次に、第3図は、入力切換増幅器20をICで
構成した場合の具体的な回路構成例を示す。
第3図において、入力段増幅器22A,22B
は、トランジスタ64,66からなるカレントミ
ラー回路と、定電流源としてのトランジスタ68
及び抵抗70を含み、トランジスタ72A,74
A及び72B,74Bからなる差動増幅器で構成
されている。
そして、動作切換回路24は、これら入力段増
幅器22A,22B毎にトランジスタ76,78
を設置し、各トランジスタ76,78のエミツタ
を各トランジスタ76,78毎に設置した抵抗8
0,82を介して結合するとともに、トランジス
タ78のベース側に抵抗83を置して差動スイツ
チ回路を構成している。各抵抗80,82は、ト
ランジスタ76,78の差動回路の増幅利得を低
下させ、スイツチング動作を緩やかにする。
中段増幅器26はトランジスタ84、抵抗86
及び高域位相補正用のコンデンサ88から構成さ
れ、また、出力段増幅器28は、トランジスタ9
0及び抵抗92からなるエミツタフオロワ回路で
バツフア回路として構成されている。
ポツプ音防止回路30は、バイアス出力端子3
8及び帰還端子40に接続した抵抗93により電
位平衡回路で構成されている。すなわち、ポツプ
音防止回路30は、信号源としての磁気ヘツド3
6A,36Bに対する基準電位点と各増幅器22
A,22Bの帰還点とを抵抗93を介して接続す
ることにより、各増幅器22A,22Bの入力点
及び帰還点を同電位に設定する回路を成している
のである。また、バイアス回路32はトランジス
タ94,96、ダイオード98及び抵抗100,
102からなる定電流源と、定電圧ダイオード1
04,106,108,110,112,114
からなる定電圧源と、トランジスタ116及び抵
抗118,120からなる出力回路とから構成さ
れている。
そして、電源供給用端子122にはコレクタ供
給用直流電圧Vccが印加され、接地用端子124
は接地用(GND)共通線に接続される。その他
の各端子34A,34B,38,40,44,5
8には前記実施例と同様の素子又は回路が接続さ
れている。
以上のように構成したので、電源の投入により
電源供給用端子122に直流電圧Vccが印加さ
れ、磁気ヘツド36Aから入力端子34Aに第4
図のAに示すような入力信号が与えられるととも
に、磁気ヘツド36Bから入力端子34Bに第4
図のBに示すような入力信号が与えられるものと
する。
また、切換制御回路60がデツキ部に設けられ
たオートリバーススイツチ126で構成され、こ
のスイツチ126を介してトランジスタ78のベ
ースに直流電圧Vccが印加されているものとす
る。
そして、スイツチ126が開いている場合、ト
ランジスタ78のベース電位は、第4図のDに示
すd1のように零電位に維持されることになる。こ
のとき、トランジスタ78の動作は停止状態とな
り、また、トランジスタ76のベースには、バイ
アス回路32のダイオード110,112,11
4の順方向電圧VFの加算値3VFによつて一定の
バイアス電位が設定されているので、トランジス
タ76は動作状態となつている。このため、トラ
ンジスタ72A,74Aは動作を停止し、また、
トランジスタ72B,74Bはトランジスタ76
を通して駆動電流が流れるため動作状態となつ
て、磁気ヘツド36Bからの入力信号が増幅器2
2Bに加えられて増幅され、この増幅出力が出力
段増幅器28で増幅された後、その増幅出力が出
力端子44から取り出される。第4図のCにおい
て、C1はこの出力状態を表わす。
また、スイツチ126がテープの反転を検出し
てオン状態となると、トランジスタ78のベース
電位は直流電圧Vccに従つて上昇することにな
る。この場合、第4図のDのd2のように時間tの
経過に従つてランプ関数的に上昇するものとすれ
ば、トランジスタ76のベース電位が3VFにある
ことから、トランジスタ78のベース電位が3
VFに近いV1に成ると、トランジスタ78に電流
が流れ、両トランジスタ76,78は共に動作状
態に成る。
トランジスタ78のベース電位がV2(=3VF
に成ると、両トランジスタ76,78の電流は同
一と成る。このため、第4図のCのC2に示すよ
うに、出力端子44には両入力信号の合成値が現
れる。
そして、トランジスタ78のベース電位がトラ
ンジスタ76のベース電位より高い値V3に移行
すると、トランジスタ78のみが動作状態に成
り、トランジスタ72A,74Aはトランジスタ
72B,74Bに代わつて駆動電流が流れるため
動作状態に移行し、第4図のCに示すC3のよう
に、第4図のAの入力信号が選択されて増幅され
る。
このように切換制御入力の直流レベルに基づく
動作切換回路24の切換え動作により入力段増幅
器22A,22Bの駆動電流が制御されて信頼性
の高い切換え動作が得られ、所定の入力信号出力
を増幅して出力することができる。特に、動作切
換回路24はリレー等の外部回路としてではな
く、増幅器22A,22Bとともに、ICの内部
回路として構成されるので、極めて小型でしかも
リレー回路のように配線に手数を要することな
く、しかも、磁気発生等を伴うことなく、各増幅
器と同一条件下で同時に構成できる。このため、
部品点数の削減によるコスト低減、磁気による雑
音の防止、リレー用電源の不要化、切換えのスピ
ード化等の優れた効果が得られる。
また、バイアス回路32の出力がバイアス出力
端子38から各磁気ヘツド36A,36B及び帰
還端子40に供給され、入力系及び帰還系が同相
同電位でフローテイング状態に置かれていること
と、各入力段増幅器22A,22Bが差動増幅器
で構成されているため、外乱ノイズの影響が効果
的に防止されている。特に、抵抗93により利得
決定素子42における電源投入時の電位差の発生
が防止され、ポツプ音の発生が効果的に阻止され
ている。
〔発明の効果〕
以上説明したように、この発明によれば、入力
信号毎に設置した増幅器の動作を選択的に緩やか
に切り換えて任意の入力信号を取り出すので、リ
レーを用いた場合の動作切換えの信頼性低下や磁
気漏れによるノイズ発生等の不都合を解消でき、
回路構成の簡略化、装置の小型化を図ることがで
きるとともに、増幅器の動作切換えを単一の制御
入力によつて容易に行うことができ、制御の入力
側の単純化およびIC化が容易になり、しかも、
増幅器の動作切換えを緩やかに行うので、動作切
換え時の電位変動を抑え、切換え時のノイズの発
生を防止して信頼性の高い信号切換えを実現で
き、また、信号源に対してバイアス回路を以て基
準電位を設定するとともに、各増幅器の入力点と
帰還点を電位平衡回路を通してバイアス回路の出
力電圧によつて同電位に設定したことにより、外
乱ノイズや電源投入時の過渡的な電位変化による
異常音の発生を防止できる。
【図面の簡単な説明】
第1図は従来のオートリバースデツキ用プリア
ンプの構成を示す回路図、第2図はこの発明の入
力切換増幅回路の実施例を示すブロツク図、第3
図は第2図に示した入力切換増幅回路の具体的な
回路構成例を示す回路図、第4図は第3図に示し
た入力切換増幅回路の動作を示す図である。 20…入力切換増幅器、22A,22B…入力
段増幅器、24…動作切換回路、76,78…ト
ランジスタ、80,82…抵抗。

Claims (1)

  1. 【特許請求の範囲】 1 複数の信号源毎に設置されて各信号源からの
    入力信号を個別に増幅する複数の増幅器と、 これら増幅器毎に設置されたトランジスタのエ
    ミツタを抵抗を介して共通化することにより差動
    スイツチ回路を構成し、前記各増幅器の動作電流
    を選択的に切り換えることにより動作を切り換え
    る動作切換回路と、 この動作切換回路の前記差動スイツチ回路を成
    す一方の前記トランジスタのベースに一定のバイ
    アス電圧を設定するとともに、前記各信号源に基
    準電位を設定するバイアス回路と、 このバイアス回路の前記各信号源に対する基準
    電位点と前記各増幅器の帰還点との間を抵抗を介
    して接続し、前記各増幅器の入力点及び前記帰還
    点を同電位に設定する電位平衡回路と、 前記差動スイツチ回路を成す他方の前記トラン
    ジスタのベースに、前記バイアス電圧に対抗して
    前記差動スイツチ回路の動作を切り換える制御電
    圧を加える切換制御回路と、 を備えた入力切換増幅回路。
JP55157874A 1980-11-10 1980-11-10 Input switching amplifier Granted JPS5781708A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP55157874A JPS5781708A (en) 1980-11-10 1980-11-10 Input switching amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP55157874A JPS5781708A (en) 1980-11-10 1980-11-10 Input switching amplifier

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP3212793A Division JPH05121966A (ja) 1991-07-30 1991-07-30 入力切換増幅回路

Publications (2)

Publication Number Publication Date
JPS5781708A JPS5781708A (en) 1982-05-21
JPH0247123B2 true JPH0247123B2 (ja) 1990-10-18

Family

ID=15659289

Family Applications (1)

Application Number Title Priority Date Filing Date
JP55157874A Granted JPS5781708A (en) 1980-11-10 1980-11-10 Input switching amplifier

Country Status (1)

Country Link
JP (1) JPS5781708A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59148411A (ja) * 1983-02-14 1984-08-25 Rohm Co Ltd 増幅回路

Also Published As

Publication number Publication date
JPS5781708A (en) 1982-05-21

Similar Documents

Publication Publication Date Title
JP2749729B2 (ja) 磁気記録再生回路
US5270882A (en) Low-voltage, low-power amplifier for magnetoresistive sensor
US5300892A (en) Audio signal amplifier circuit
JPH0247123B2 (ja)
US4354209A (en) Recording/playing circuit
JPH05136634A (ja) 入力切換増幅回路
JPH0247124B2 (ja)
US3995315A (en) Audio circuit with noise muting feature
JPH05121966A (ja) 入力切換増幅回路
US5995311A (en) Head switch sequence to protect magneto-resistive (MR) head
EP0501412B1 (en) Signal line changeover circuit
JP2923830B2 (ja) 録音再生装置
JPH0743807Y2 (ja) テーププレーヤ
US5367412A (en) Recording/reproducing circuit and recording/reproducing apparatus having the same circuit
JP4143636B2 (ja) ビデオアンプ
JPH0416243Y2 (ja)
JPH0135534B2 (ja)
JPH024504Y2 (ja)
JP2534791B2 (ja) 磁気ヘッド用増幅回路
JPH0145252B2 (ja)
JPS6123850Y2 (ja)
JPH042502Y2 (ja)
JPH0426966Y2 (ja)
JP2603647Y2 (ja) 記録再生切換回路
JPS6229308A (ja) 入力切換増幅回路