JPH0257635U - - Google Patents

Info

Publication number
JPH0257635U
JPH0257635U JP11978489U JP11978489U JPH0257635U JP H0257635 U JPH0257635 U JP H0257635U JP 11978489 U JP11978489 U JP 11978489U JP 11978489 U JP11978489 U JP 11978489U JP H0257635 U JPH0257635 U JP H0257635U
Authority
JP
Japan
Prior art keywords
analog
power
circuit
digital converter
converter circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11978489U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP11978489U priority Critical patent/JPH0257635U/ja
Publication of JPH0257635U publication Critical patent/JPH0257635U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

【図面の簡単な説明】
単一の図は、本発明に基づき自動ゼロループを
使用したCODECのアナログ・デジタル部分を
示した回路図である。

Claims (1)

  1. 【実用新案登録請求の範囲】 1 アナログ入力信号の極性を表す出力符号ビツ
    トを有する前記アナログ入力信号のデジタル表示
    を与えると共にパワーアツプモードか又は通常の
    アナログ・デジタル変換モードのいずれかで動作
    可能なアナログ・デジタル変換器回路において、
    変換されるべきアナログ入力信号を受け取るべく
    接続されている第1入力リードを具備すると共に
    第2入力リードを具備するオペアンプ、自動ゼロ
    ループ、本アナログ・デジタル変換器回路の現在
    の動作モードを表す出力信号を供給するパワーア
    ツプ/パワーダウン論理回路、本アナログ・デジ
    タル変換器回路によつて発生されたD.C.オフ
    セツトを消去する為に前記オペアンプの第2入力
    リードへフイードバツク信号を供給すべく前記パ
    ワーアツプ/パワーダウン論理回路によつて制御
    される複帯域幅副回路、を有しており、前記複帯
    域副回路は、短期間のパワーアツプ期間中は回路
    オフセツトを相殺するのに十分な比較的小さな時
    定数で動作し且つ本アナログ・デジタル変換器回
    路の前記通常のアナログ・デジタル変換モード期
    間中は本アナログ・デジタル変換器回路の通常動
    作を中断することを必要とすることなしに可変回
    路オフセツトを連続的に相殺すべく比較的大きな
    時定数で動作し、前記フイードバツク信号は前記
    複帯域幅副回路が前記出力符号ビツトの値に対応
    する選択した電圧を時間に関して積分することに
    よつて得られることを特徴とするアナログ・デジ
    タル変換器回路。 2 実用新案登録請求の範囲第1項において、前
    記複帯域幅幅回路は可変インピーダンスのRC回
    路網を有しており、前記可変インピーダンスは前
    記パワーアツプ/パワーダウン論理回路によつて
    制御されることを特徴とするアナログ・デジタル
    変換器回路。
JP11978489U 1989-10-16 1989-10-16 Pending JPH0257635U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11978489U JPH0257635U (ja) 1989-10-16 1989-10-16

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11978489U JPH0257635U (ja) 1989-10-16 1989-10-16

Publications (1)

Publication Number Publication Date
JPH0257635U true JPH0257635U (ja) 1990-04-25

Family

ID=31365318

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11978489U Pending JPH0257635U (ja) 1989-10-16 1989-10-16

Country Status (1)

Country Link
JP (1) JPH0257635U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4143361A (en) * 1975-11-04 1979-03-06 Hollandse Signaalapparaten B.V. Analog-to-digital converter with gain correction and offset correction

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4143361A (en) * 1975-11-04 1979-03-06 Hollandse Signaalapparaten B.V. Analog-to-digital converter with gain correction and offset correction

Similar Documents

Publication Publication Date Title
JPH0284442U (ja)
JPH0357635U (ja)
JPH0257635U (ja)
JPS58116343U (ja) Ad変換器
JPH09205366A5 (ja)
JPH0197634U (ja)
JPH0377531U (ja)
JPH028235U (ja)
JPH0336230U (ja)
JPS60114443U (ja) アナログ・デイジタル変換装置
JPS61171309U (ja)
JPH0157825U (ja)
JPS6452321U (ja)
JPS60163839U (ja) デジタル−アナログ変換回路
JPH01159547U (ja)
JPS61136641U (ja)
JPS62146215U (ja)
JPS61140639U (ja)
JPH0228133U (ja)
JPH0269767U (ja)
JPS63102326U (ja)
JPS6338409U (ja)
JPS6331625U (ja)
JPH01143528U (ja)
JPS6320262U (ja)