JPH026995A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPH026995A
JPH026995A JP63157793A JP15779388A JPH026995A JP H026995 A JPH026995 A JP H026995A JP 63157793 A JP63157793 A JP 63157793A JP 15779388 A JP15779388 A JP 15779388A JP H026995 A JPH026995 A JP H026995A
Authority
JP
Japan
Prior art keywords
data
character
storage means
character data
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63157793A
Other languages
English (en)
Inventor
Hiroshi Niiya
新舎 洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP63157793A priority Critical patent/JPH026995A/ja
Publication of JPH026995A publication Critical patent/JPH026995A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、文字などのキャラクタの表示に用い背景技術 液晶、プラズマ、L E D (Ligl+t Emi
ttingD i ode )などを用いた表示装置で
は、文字などのキャラクタを各キャラクタごとにフォン
トデータとしてメモリにストアしておき、それらのキャ
ラクタデータをメモリから選択的に読出すことによって
所望のキャラクタを表示するようにしたものが周知であ
る。このようにキャラクタを表示する表示装置の1%き
、従来はデータ用ROM (ReadOn l y M
e+aory 、通常はキャラクタジェネレータと称さ
れる)にストアされた種型のキャラクタデータをそのま
ま読出して、文字などのキャラクタを表示していたため
、標準的な字形などしか表示できなか′)な。
二のような欠点を改善するために、近年においてはデー
タ用ROMにストアされた標準のキャラクタデータを読
出したあと、そのデータに修正を施して元の標準的な文
字を太文字、斜め文字あるいは彰付き文字などに変更し
て個性的なキャラク夕を表示できるようにした表示装置
も開発されている。
第7図は、キャラクタ修正機能を有する従来の表示装置
の概略の構成を示すブロック図である。
第7図において、データ用ROM 1は複数のキャラク
タデータがストアされているメモリであり、またデータ
用RA M (Random^ccess 5enso
ry ) 2は、データ用ROM 1から読出されたキ
ャラクタデータを修正などのために一時的にストアし、
また修正後のキャラクタデータをストアしておくための
メモリである。データ用RA M 2の記+f!領域は
、データ用ROM 1から読出されたキャラクタデータ
の修正後のキャラクタデータを保存するデータ傾城と、
データ用ROM 1のキャラクタデータを読出して一時
的に記憶し、修正作業などを行うワークi1¥域とを含
む。データ領域またはワーク傾城にストアされているキ
ャラクタデータに応じたキャラクタフォントが、表示部
3で表示される。
CP U (Central Processing 
Unit)4は、データ用ROM 1にストアされてい
るキャラクタデータを、選択的にデータ用RAM2のワ
ーク領域に読出す機能や、ワーク領域に読出されたキャ
ラクタデータを所望の形状に修正する機能や、修正され
たキャラクタデータをデータ用RAM2のデータ領域に
書込む機能などを有する中央処理装置である。CP U
 4の上記した各機能は、入力手段であるキーボード5
から与えられる指令と、プログラムROM6にストアさ
れているプログラムに基づいて働く。
上記した表示装置は以下の手順によ−)で動作する。
キーボード5から所定のキャラクタを修正すべき旨の指
令が入力されると、CPU4はデータ用ROM lから
m定されたキャラクタデータを読出し、データ用RA 
M 2のワーク領域にストアし、同時にそのキャラクタ
データを表示部3へも出力する0表示部3では、そのキ
ャラクタデータを受けて、それに応じたキャラクタを表
示する6表示部3に表示されているキャラクタを見なが
らそのキャラクタの修正指令がキーボード5から与えら
れるのに応じて、CPU4はデータ用RAM2のワーク
領域にストアされているキャラクタデータの修正を行う
この修正処理に伴って、表示部3に表示されているキャ
ラクタも修正される。修正処理が終了すると、キーボー
ド5から入力される指令に基づき、CPU4は修正した
キャラクタデータにファイル名などを付けてこれをデー
タ用RAM2のデータ領域にストアする。以後、この修
正済みキャラクタを表示する場合は、上記したファイル
名を入力して同RAM2のデータ領域からワーク領域へ
所望の修正済みキャラクタデータを呼出すことによって
表示が行われる。
発明が解決しようとする課題 上記した従来の表示装置では、データ用RAM2のワー
ク傾城で修正処理したキャラクタデータごとにファイル
名を付けて、データ用RAM2のデータ傾城にストアし
ている。その修正済みキャラクタを表示する場合には、
そのキャラクタに対応するキャラクタデータを、それぞ
れファイル名を入力してデータ用RA M 2のデータ
領域からワーク領域に呼出さなければならないので、デ
ータ用ROM 1にストアされている全キャラクタデー
タについて修正するような場きには、それらのキャラク
タデータを修正するたびにファイル名を付け、また表示
のさいにそのファイル名でそれぞれ呼出すことになり、
操作が非常に複雑になるという問題点があった。
したがって、本発明の目的は、キャラクタデータの修正
・保存および修正済みキャラクタデータの呼出し操作を
簡単に行うことができ、操作性が格段に向上された表示
装置を提供することである。
課題を解決するための手段 本発明は、複数のキャラクタデータがストアされている
第1記憶手段と、 少なくとも第1記憶手段以上の記憶容量を有し、第1記
憶手段にストアされている全キャラクタデータが読出し
/書込み自在にストアされる第2記憶手段と、 第1記憶手段における各キャラクタデータがスドアされ
ているアドレスと対応するアドレスを第2記憶手段に割
1寸けて、各キャラクタデータを転送し記憶させる転送
手段と、 第2記憶手段の各キャラクタデータをキャラクタデータ
1へにて表示する表示手段とを含むことを特徴とする表
示装置である。
作  用 本発明に1足えば、転送手段によって、第】記情手「q
にストアされている全キャラクタデータが、第2記憶手
段に、第1記憶手段におけるアドレスと対応するアドレ
スを割付けて転送される7すなわt“)従宋、第1記憶
手段から表示に必要なキャラクタデータを読出していた
操作と同じ操作て゛、第2記憶手段から表示に−i要な
キャラクタデータが読出される。第2記憎手段で修正さ
れたキャラクタデータを保存する場きには、そのデータ
は第2記憶手段の元のアドレスにストアされる。したが
′)て、1じ正されているか否かに関係なく、すべての
キャラクタデータは第1記憶手段におけるアドレスに対
応するアドレスが割付けられた第2記憶手段にストアさ
れる。
実施例 第1図は本発明の一実施例である表示装置の概略の構成
を示すブロック図であり、第2図はその表示装置のより
具体的な構成を示すブロック図である。第1図および第
2図において、第1記憶手段であるデータ用ROM 1
1は複数のキャラクタデータがストアされている通常キ
ャラクタジェネレータと称されるメモリであり、また第
2記憶手段であるデータ用RA M 12はデータ用R
OM 11から続出されたキャラクタデータを後述する
ようにストアしておくためのメモリである。表示手段で
ある入水部13はたとえばプラズマ表示装置からなり、
キャラクタデータに応じたキャラクタと表示する機能を
持つ。
第3r7!は上記したデータ用RA M 12の記憶領
域を示す図である。この記憶領域はデータ用ROM1l
にストアされている全キャラクタデータをストアするこ
とのできるデータ領域12aと、このデータ領域L2a
から続出されたキャラクタデータをストアし、表示する
ためのワーク領域12bとを含む。表示部13の画面が
NXM個のキャラクタを表示できるものとすると、デー
タ用RAM12のワーク領域12bには、少なくともN
×M IINのキャラクタに相当するキャラクタデータ
以上のデータをストアすることのできる容量が与えられ
ている。
第1図および第2図において、転送手段である転送部1
4はデータ用ROMIIから全キャラクタデータを読出
し、データ用RAM12のデータ領域12aに転送する
機能を持つ。CPU15は、データ用RAM12のデー
タvA域12aに転送されストアされているキャラクタ
データを選択的にデータ用RAM 12のワーク領域1
2bに読出す機能や、そのワーク領域12bに読出され
たキャラクタデータを修正する機能や、修正されたキャ
ラクタデータをデータ用r(AM12のデータ領域12
aの元のアドレスに書込む機能などを有する中央処理装
置である。このCP IJ 15には、上記した各機能
の動作手順についてのプログラムがストアされているプ
ログラムROM 16と、上記した各機能を働かせるた
めの指令を入力する入力部17とが接続されている。こ
の入力部17は例えばキーボードによって構成されてい
る。
上記転送部14は、第2図に示すように転送動作を指令
するためのスイッチ18と、転送のさいにデータ用RO
MIIおよびデータ用RAM 12にアドレス信号を与
えるカウンタ1つと、このカウンタ1つの動作の基本と
なるクロック信号を発生する発振器20などによって構
成されている。
」二足スイッチ18の一方の端子は接地され、他方の端
子は電源Vccに接続され、さらにその他方の端子はカ
ウンタ19のリセツ1〜端子Rと、データ用ROM 1
1のチップセレクト端子C8と、セレクタ21.22の
セレクト端子SELにそれぞれ接続されている。
一方のセレクタ21はCPU15から送られてくるアド
レスデータと転送部14から送られてくるアドレスデー
タとをセレクト端子SELのレベルに従−)で適宜選択
してデータ用RAM12に入カスる。他方のセレクタ2
2は、CPU15から送られてくるチップセレクト信号
C8、ライト信号(書込みを可能にする信号)WR、リ
ード信号(読出しを可能にする信号)RDと、転送部1
4のチップセレクト信号C8、ライト信号WR、リード
信号RDとを適宜選択して、データ用RAM12のチッ
プセレクト端子C3、ライト端子WR、リード端子RD
に入力する。
セレクタ22において、転送部14側のチップセレクト
信号C8の入力端子C3は接地され、リード信号RDを
受入れる入力端子RDは電源VcCに接続されている。
すなわち、転送部14側のチップセレクト信号C8とし
て、常時ローレベルの信号が与えられる一方、リード信
号RDとしてはハイレベルの信号が与えられていて、転
送部14からはデータ用RAM12に対してデータの読
出しを行わない構成とされている。
CPU15から送り出されるアドレスデータのたとえば
最下位ビットは、デコーダ23で変換されてチップセレ
クト信号C3としてセレクタ22に与えられる。また、
転送部14の一部構成要素となるカウンタ19は、たと
えば複数ビットの2進カウンタからなり、その最下位ビ
ットの出力信号D1を反転回路24で反転した信号D1
が、データ用ROM11のアウトプットイネーブル端子
OEにアウトプットイネーブル信号として与えられ、さ
らにはセレクタ22のライト信号入力端子WRにライト
信号として与えられる。カウンタ19の最下位以外のビ
ットの出力信号D2.D3・・・はアドレス信号として
セレクタ21およびデータ用RoM11に与えられる。
第4図は上記した表示装置の動作を示すタイミング・チ
ャートであり、第5図はその動作手順を示すフロー図で
ある。このタイミング・チャートとフロー図を9照して
、以下にその動作を説明する。
先ず、転送部14のスイッチ18をオンにする(ステッ
プs1)、これによって、カウンタ19のリセット端子
Rに入力される信号は、それまでのハイレベルからロー
レベルに反転して、カウンタ19がカウントアツプを開
始する。またデータ用ROM11のチップセレクト端子
C8にはローレベルのイネーブル信号が入力され、さら
にセレクタ21.22のセレクト端子SELにはローレ
ベルのセレクト信号が入力されて、各セレクタ21.2
2では、A側つまりCPU15側からの信号を選択して
データ用RAM12に入力する状態から、B側つまり転
送部14側からの信号を選択してデータ用RAM12に
入力する状態に切り替わる(ステップs2)。
カウントアツプ動作を開始したカウンタ19では、その
最下位ビットの出力信号D1は、第4図(2)に示すよ
うに発振器20から与えられるクロック信号に同層して
ハイレベル/ローレベルを繰返し、その出力信号D1を
反転回路24で反転した第4図(3)に示す信号D1が
データ用ROM1lのアウト1フトイネーブル端子OE
およびセレクタ22のライト入力端子WRにそれぞれ入
力される。
また、第4図(4)に示すようにカウンタ19の次位の
ビットの出力信号D2は、最下位ビットの出力信号D1
を2分周した波形となり、さらにその1ビツト上位の出
力信号D3は出力信号D2を2分周した波形となり、さ
らにその1ビツト上位の出力信号D4は出力信号D3を
2分周した波形となって、これらの出力信号D2〜D4
がアドレス信号としてデータ用ROMIIに与えられ、
さらにセレクタ21を経てデータ用RAM12に与えら
れる(ステップs3)。
これによって、データ用ROM11のキャラクタデータ
のうち、上記アドレスデータによって指定されたアドレ
スにストアされているキャラクタデータが読出され、同
じく上記アドレス信号によってアドレス指定されたデー
タ用RAM12のデータ領域12aの対応するアドレス
に、そのキャラクタデータがストアされる(ステップs
4)。
以上の動作はカウンタ19の値が1だけカウントアツプ
されるごとに繰返され、データ用ROM11の全キャラ
クタデータが、データ用RAM 12のデータ領域12
aに転送されるまで続けられる(ステップs5.s6)
、全キャラクタデータの転送が終了して、転送部14の
スイッチ18をオフに切り替えるとくステップS7)、
データ用ROMIIのチップセレクト端子C8に入力さ
れる信号はハイレベルに切り替わって、データ用ROM
IIの動作が停止する。セレクタ21.22のセレクト
端子SELに入力されるセレクト信号もローレベルから
ハイレベルに切り替わって、各セレクタ21.22はA
側つまりCPU15側からの信号を選択してデータ用R
AM12に入力する状態に切り替えられる(ステップs
8)。
つぎに、入力部17から所望のキャラクタデータの呼出
し指令をCPU15側入力するとくステップS9)、そ
のキャラクタデータに対応するアドレスデータが、CP
U15からセレクタ21を経てデータ用RAM12に与
えられ、これによってデータ用RAM12のデータ領域
12 aから、指定されたキャラクタデータが同じデー
タ用RAM12のワーク領域12bに呼出され、同時に
その呼出されたキャラクタデータに応じたキャラクタが
表示部13に表示される(ステップs 10 ) *こ
のとき、データ用RAM12のデータ領域12aからの
キャラクタデータの呼出しは、そのデータ類1’A12
aに全キャラクタデータがストアされ、しかもデータ用
ROMIIにおけるアドレスと同一のアドレスでストア
されていることから、従来の表示装置においてデータ用
ROMから所望のキャラクタデータを選択的に呼出す動
作と全く同様にして行われる。
表示部13に表示されたキャラクタを参照しながら、入
力部17から所望の修正指令がCPUl5に入力される
と、CPU15からセレクタ21を経てデータ用RAM
12に修正データが与えられ、データ用RAM 12の
ワーク領域12bに読出されているキャラクタデータが
修正される。それに伴って、表示部13に表示されてい
るキャラクタも変化する(ステップall)。
例えば1つのキャラクタが16X16ドツトで表示され
る場き、データ用RAM12のデータ領域12aから標
準字形のキャラクタ「1」に相当するキャラクタデータ
が、ワーク領域12bに呼出された状態に即して説明す
る。表示部13には第6図(1)に示すようにキャラク
タ「1」が表示される。このキャラクタデータを太字の
字形のキャラクタ「1」に相当するキャラクタデータに
修正したものとすると、表示部13に表示されるキャラ
クタは、第6図(2)に示すように変わる。
修正されたキャラクタデータを、以後、標準のキャラク
タデータとして使用する場きには、入力部17からCP
LI l 5に対して書込み指令を与えることによって
、CPU15はその修正済みキャラクタデータが修正さ
れる前にストアされていたデータ用RA M l 2の
データ領域12aの元のアドレスを指定し、これによっ
て修正済みキャラクタデータがそのアドレスにストアさ
れる(ステップ512)。
このように処理した場会、次回からは例えば入力部17
からキャラクタとして文字「1」を表示すべき旨の指令
がCPU15に入力されると、表示部13には大字の字
形の文字’IJが表示されることになる。
なお、上記実施例では、転送部14をカウンタ19など
によって構成した場きについて示したが、これに限らず
CPU15などのプログラム制御によって同等の機能を
与えるようにしてもよい。また、上記実施例ではデータ
用RAM12が1つの場りについて説明したが、これに
限らず複数のデータ用のRAM12を用意して1つの標
準キャラクタデータに対して複数種類の修正キャラクタ
データを保存しておけるようにしてもよい。
発明の効果 以上のように、本発明の表示装置によれば、修正したキ
ャラクタデータの保存に特別なファイル名を1寸ける必
要がなく、また修正されているか否かに関係なくすべて
のキャラクタデータをファイル名を用いないで呼出すこ
とができるので、保存や呼出しの操作を極めて簡単に行
うことができる。
【図面の簡単な説明】
第1図は本発明の一実施例である表示装置の概略の構成
を示すブロック図、第2図はその表示装置のより具体的
な構成を示すブロック図、第3r2はそのデータ用RA
Mの記憶領域の構成を示す図、第4図はその表示装置の
動作を示すタイミング・チャート、第5図はその表示装
置の動作手順を示すフローチャート図、第6図はキャラ
クタの修正の一例を示す図、第7図は従来の表示装置の
概略の構成を示すブロック図である。 11・・・データ用ROM、12・・・データ用RAM
、12 iL・・・第1の記憶領域、12b・・・第2
の記+1!頭域、13・・・表示部、14・・・データ
コピ一部、15・・・CPU、16・・−プログラムR
OM、】7・・・入力部 代理人  弁理士 西教 圭一部 第 3図 第 図 第 5図

Claims (1)

  1. 【特許請求の範囲】 複数のキャラクタデータがストアされている第1記憶手
    段と、 少なくとも第1記憶手段以上の記憶容量を有し、第1記
    憶手段にストアされている全キャラクタデータが読出し
    /書込み自在にストアされる第2記憶手段と、 第1記憶手段における各キャラクタデータがストアされ
    ているアドレスと対応するアドレスを第2記憶手段に割
    付けて、各キャラクタデータを転送し記憶させる転送手
    段と、 第2記憶手段の各キャラクタデータをキャラクタフォン
    トにて表示する表示手段とを含むことを特徴とする表示
    装置。
JP63157793A 1988-06-25 1988-06-25 表示装置 Pending JPH026995A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63157793A JPH026995A (ja) 1988-06-25 1988-06-25 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63157793A JPH026995A (ja) 1988-06-25 1988-06-25 表示装置

Publications (1)

Publication Number Publication Date
JPH026995A true JPH026995A (ja) 1990-01-11

Family

ID=15657411

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63157793A Pending JPH026995A (ja) 1988-06-25 1988-06-25 表示装置

Country Status (1)

Country Link
JP (1) JPH026995A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102020118357B4 (de) 2019-07-19 2025-03-20 Fanuc Corporation Steuerung für werkzeugmaschine und steuersystem

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102020118357B4 (de) 2019-07-19 2025-03-20 Fanuc Corporation Steuerung für werkzeugmaschine und steuersystem

Similar Documents

Publication Publication Date Title
US4414545A (en) Memory circuit for generating liquid crystal display characters
JPH03196188A (ja) 情報処理装置の表示方式
JPH06118942A (ja) 液晶表示制御装置および液晶表示システム
JPH026995A (ja) 表示装置
JPS6144317B2 (ja)
JPH05143575A (ja) 拡大文字による入力文字表示方法
US5566131A (en) Memory circuit for display apparatus
JPH026996A (ja) 表示装置
JPH0445875B2 (ja)
JPS61158384A (ja) 文字処理装置
KR100262014B1 (ko) 비트 조작이 가능한 입/출력 포트
JPS648337B2 (ja)
JPH03152796A (ja) Icメモリ
JPS60133494A (ja) 情報処理装置
JPS6230053A (ja) ドツト字形拡大縮小方式
JPH0462590B2 (ja)
JPH03179491A (ja) 表示用メモリアクセス方式
JPH03192294A (ja) 表示制御装置
JPH0264874A (ja) 画像メモリ制御回路
JPS63235985A (ja) 文字パタ−ン発生装置
JPS6175388A (ja) 表示処理装置
JPH03237491A (ja) フォントメモリ制御装置
JPS61198274A (ja) 文字パタ−ン記憶方式
JPS60221865A (ja) 文書処理装置
JPH02269388A (ja) 文字描画方式