JPH0287635A - セラミック・パッケージ型半導体装置 - Google Patents
セラミック・パッケージ型半導体装置Info
- Publication number
- JPH0287635A JPH0287635A JP63241479A JP24147988A JPH0287635A JP H0287635 A JPH0287635 A JP H0287635A JP 63241479 A JP63241479 A JP 63241479A JP 24147988 A JP24147988 A JP 24147988A JP H0287635 A JPH0287635 A JP H0287635A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- ceramic package
- bonding
- chips
- package semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/68—Shapes or dispositions thereof
- H10W70/682—Shapes or dispositions thereof comprising holes having chips therein
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/073—Connecting or disconnecting of die-attach connectors
- H10W72/07351—Connecting or disconnecting of die-attach connectors characterised by changes in properties of the die-attach connectors during connecting
- H10W72/07355—Connecting or disconnecting of die-attach connectors characterised by changes in properties of the die-attach connectors during connecting changes in materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/075—Connecting or disconnecting of bond wires
- H10W72/07541—Controlling the environment, e.g. atmosphere composition or temperature
- H10W72/07554—Controlling the environment, e.g. atmosphere composition or temperature changes in dispositions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/30—Die-attach connectors
- H10W72/351—Materials of die-attach connectors
- H10W72/352—Materials of die-attach connectors comprising metals or metalloids, e.g. solders
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/30—Die-attach connectors
- H10W72/351—Materials of die-attach connectors
- H10W72/352—Materials of die-attach connectors comprising metals or metalloids, e.g. solders
- H10W72/3524—Eutectic alloys
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/541—Dispositions of bond wires
- H10W72/5445—Dispositions of bond wires being orthogonal to a side surface of the chip, e.g. parallel arrangements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/50—Bond wires
- H10W72/541—Dispositions of bond wires
- H10W72/547—Dispositions of multiple bond wires
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/931—Shapes of bond pads
- H10W72/932—Plan-view shape, i.e. in top view
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/731—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
- H10W90/732—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between stacked chips
Landscapes
- Wire Bonding (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はセラミック・パッケージ型半導体装置に関し、
特に半導体チップの搭載構造に関する。
特に半導体チップの搭載構造に関する。
第4図および第5図はそれぞれ従来のセラミック・パッ
ケージ型半導体装置の部分断面図およびボンディング部
の部分平面図で、従来の半導体装置は、通常、パッケー
ジ2のキャビティ上に半導体チップ1が一個のみ搭載さ
れて、パッケージのリード端子6とボンディング・ワイ
ヤ5によって接続されている。ここで、3はマウント材
、7および8はキャップおよび外部リードをそれぞれ示
す。
ケージ型半導体装置の部分断面図およびボンディング部
の部分平面図で、従来の半導体装置は、通常、パッケー
ジ2のキャビティ上に半導体チップ1が一個のみ搭載さ
れて、パッケージのリード端子6とボンディング・ワイ
ヤ5によって接続されている。ここで、3はマウント材
、7および8はキャップおよび外部リードをそれぞれ示
す。
しかしながら、最近急速に進展するLSI素子の高集積
化に伴い、半導体チップは面積が増加し、またワイヤ・
ボンディング数も増加して来ている。従って、上述した
従来の半導体装置では、限られたスペース内で半導体チ
ップの専有面積を増加させ、またボンディング・ワイヤ
数を増やさなければならなくなって来ている。この結果
、ボンディング・ワイヤ間のショートの危険性が増し、
半導体素子を保護するパッケージ設計にますます困難度
が高まっている。
化に伴い、半導体チップは面積が増加し、またワイヤ・
ボンディング数も増加して来ている。従って、上述した
従来の半導体装置では、限られたスペース内で半導体チ
ップの専有面積を増加させ、またボンディング・ワイヤ
数を増やさなければならなくなって来ている。この結果
、ボンディング・ワイヤ間のショートの危険性が増し、
半導体素子を保護するパッケージ設計にますます困難度
が高まっている。
本発明の目的は、上記の情況に鑑み、半導体チツブの高
密度実装を可能としたセラミック・パッケージ型半導体
装置を提供することである。
密度実装を可能としたセラミック・パッケージ型半導体
装置を提供することである。
本発明によれば、セラミック・パッケージ型半導体装置
は、複数個のリード端子をキャビティ内に段階状に形成
するセラミック・パッケージと、前記セラミック・パッ
ケージのキャビティ内に段重ねで搭載される複数個の半
導体チップと、前記半導体チップと段階状のリード端子
をそれぞれ接続する複数個のボンディング・ワイヤとを
含んで構成される。
は、複数個のリード端子をキャビティ内に段階状に形成
するセラミック・パッケージと、前記セラミック・パッ
ケージのキャビティ内に段重ねで搭載される複数個の半
導体チップと、前記半導体チップと段階状のリード端子
をそれぞれ接続する複数個のボンディング・ワイヤとを
含んで構成される。
次に、本発明について図面を参照して説゛明する。
第1図および第2図はそれぞれ本発明の一実施例を示す
セラミック・パッケージ型半導体装置の部分断面図およ
びボンディング部の部分平面図である。本実施例によれ
ば、2つの半導体チップla、lbがパッケージ2のキ
ャビティ部に2段重ねに搭載され、階段状に設けられた
それぞれのパッケージのリード端子6とボンディング・
ワイヤ5で接続される。この際、下段のチップ1aはA
u−8i共共晶台や樹脂ペースト接着などのマウント材
3でマウントされ、また、上段のチップ1bは下段のチ
ップla上に樹脂などの非導電性接着剤4で固着される
。ここで、7および8はそれぞれキャップおよび外部リ
ードである。
セラミック・パッケージ型半導体装置の部分断面図およ
びボンディング部の部分平面図である。本実施例によれ
ば、2つの半導体チップla、lbがパッケージ2のキ
ャビティ部に2段重ねに搭載され、階段状に設けられた
それぞれのパッケージのリード端子6とボンディング・
ワイヤ5で接続される。この際、下段のチップ1aはA
u−8i共共晶台や樹脂ペースト接着などのマウント材
3でマウントされ、また、上段のチップ1bは下段のチ
ップla上に樹脂などの非導電性接着剤4で固着される
。ここで、7および8はそれぞれキャップおよび外部リ
ードである。
第3図は本発明の他の実施例を示すセラミック・パッケ
ージ型半導体装置のボンディング部の部分平面図である
。本実施例によれば、2段重ねされた2つの半導体チッ
プla、lb同志がボンディング・ワイヤ5で接続され
るにれによると、2個のチップが互いに接続されるため
回路設計上の応用が拡がるという利点がある。
ージ型半導体装置のボンディング部の部分平面図である
。本実施例によれば、2段重ねされた2つの半導体チッ
プla、lb同志がボンディング・ワイヤ5で接続され
るにれによると、2個のチップが互いに接続されるため
回路設計上の応用が拡がるという利点がある。
以上説明したように、本発明によれば、半導体チップを
段重ねにしてそれぞれをワイヤ・ボンディングするので
、特に二段ボンディングの場合では従来構造と比べると
、ボンディング・ワイヤの高低差が広くなり、ワイヤ・
ショートの危険性が減少する。また、−個のチップの場
合と比べてチップそれぞれのパッド・ピッチは2倍に拡
がり、隣り合うパッドとの間隔も広くなるので、多ピン
、高密度のワイヤ・ボンディングに有効である。またチ
ップを縦方向に重ねるので、チップの専有面積を小さく
することができ、余裕のあるパッケージ設計を可能とす
る効果を有する。
段重ねにしてそれぞれをワイヤ・ボンディングするので
、特に二段ボンディングの場合では従来構造と比べると
、ボンディング・ワイヤの高低差が広くなり、ワイヤ・
ショートの危険性が減少する。また、−個のチップの場
合と比べてチップそれぞれのパッド・ピッチは2倍に拡
がり、隣り合うパッドとの間隔も広くなるので、多ピン
、高密度のワイヤ・ボンディングに有効である。またチ
ップを縦方向に重ねるので、チップの専有面積を小さく
することができ、余裕のあるパッケージ設計を可能とす
る効果を有する。
材、5・・・ボンディング・ワイヤ、6・・・リード端
子、7・・・キャップ、8・・・外部リード。
子、7・・・キャップ、8・・・外部リード。
Claims (1)
- 複数個のリード端子をキャビティ内に段階状に形成する
セラミック・パッケージと、前記セラミック・パッケー
ジのキャビティ内に段重ねで搭載される複数個の半導体
チップと、前記半導体チップと段階状のリード端子をそ
れぞれ接続する複数個のボンディング・ワイヤとを備え
ることを特徴とするセラミック・パッケージ型半導体装
置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63241479A JPH0287635A (ja) | 1988-09-26 | 1988-09-26 | セラミック・パッケージ型半導体装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63241479A JPH0287635A (ja) | 1988-09-26 | 1988-09-26 | セラミック・パッケージ型半導体装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0287635A true JPH0287635A (ja) | 1990-03-28 |
Family
ID=17074926
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63241479A Pending JPH0287635A (ja) | 1988-09-26 | 1988-09-26 | セラミック・パッケージ型半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0287635A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR19990056764A (ko) * | 1997-12-29 | 1999-07-15 | 김영환 | 볼 그리드 어레이 패키지 |
| KR19990061323A (ko) * | 1997-12-31 | 1999-07-26 | 윤종용 | 반도체 패키지 |
| CN117038646A (zh) * | 2023-10-08 | 2023-11-10 | 之江实验室 | 陶瓷封装结构及其设计方法 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5731166A (en) * | 1980-07-31 | 1982-02-19 | Fujitsu Ltd | Semiconductor device |
| JPS6370532A (ja) * | 1986-09-12 | 1988-03-30 | Hitachi Ltd | 半導体装置 |
-
1988
- 1988-09-26 JP JP63241479A patent/JPH0287635A/ja active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5731166A (en) * | 1980-07-31 | 1982-02-19 | Fujitsu Ltd | Semiconductor device |
| JPS6370532A (ja) * | 1986-09-12 | 1988-03-30 | Hitachi Ltd | 半導体装置 |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR19990056764A (ko) * | 1997-12-29 | 1999-07-15 | 김영환 | 볼 그리드 어레이 패키지 |
| KR19990061323A (ko) * | 1997-12-31 | 1999-07-26 | 윤종용 | 반도체 패키지 |
| CN117038646A (zh) * | 2023-10-08 | 2023-11-10 | 之江实验室 | 陶瓷封装结构及其设计方法 |
| CN117038646B (zh) * | 2023-10-08 | 2024-01-26 | 之江实验室 | 陶瓷封装结构及其设计方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100260997B1 (ko) | 반도체패키지 | |
| JP4808408B2 (ja) | マルチチップパッケージ、これに使われる半導体装置及びその製造方法 | |
| US7298033B2 (en) | Stack type ball grid array package and method for manufacturing the same | |
| KR101070913B1 (ko) | 반도체 칩 적층 패키지 | |
| KR100477020B1 (ko) | 멀티 칩 패키지 | |
| US20020096785A1 (en) | Semiconductor device having stacked multi chip module structure | |
| KR20040014156A (ko) | 반도체장치 | |
| US6791166B1 (en) | Stackable lead frame package using exposed internal lead traces | |
| JP2001156251A (ja) | 半導体装置 | |
| KR100652106B1 (ko) | 회로 장치 | |
| KR100788341B1 (ko) | 칩 적층형 반도체 패키지 | |
| KR100808582B1 (ko) | 칩 적층 패키지 | |
| JPH0287635A (ja) | セラミック・パッケージ型半導体装置 | |
| KR20040078807A (ko) | 볼 그리드 어레이 적층 패키지 | |
| JPH04144269A (ja) | 混成集積回路装置 | |
| JPH01137660A (ja) | 半導体装置 | |
| KR20010062929A (ko) | 적층 칩 패키지 | |
| JPS60150660A (ja) | 半導体装置 | |
| KR970005719B1 (ko) | 이중 어태치된 메모리 장치용 반도체 패키지 | |
| JPH0461152A (ja) | 半導体装置 | |
| JPS62158352A (ja) | 樹脂封止半導体装置 | |
| JPS617657A (ja) | マルチチツプパツケ−ジ | |
| JP2001118954A (ja) | 半導体装置 | |
| KR100235108B1 (ko) | 반도체 패키지 | |
| KR19980025890A (ko) | 리드 프레임을 이용한 멀티 칩 패키지 |