JPH03183227A - スタッフ分岐挿入装置 - Google Patents

スタッフ分岐挿入装置

Info

Publication number
JPH03183227A
JPH03183227A JP32323889A JP32323889A JPH03183227A JP H03183227 A JPH03183227 A JP H03183227A JP 32323889 A JP32323889 A JP 32323889A JP 32323889 A JP32323889 A JP 32323889A JP H03183227 A JPH03183227 A JP H03183227A
Authority
JP
Japan
Prior art keywords
circuit
group
order group
signal
interface circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP32323889A
Other languages
English (en)
Inventor
Kanichi Honma
本間 寛一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP32323889A priority Critical patent/JPH03183227A/ja
Publication of JPH03183227A publication Critical patent/JPH03183227A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、スタッフ多重方式TDM (時分割多重)シ
ステムに利用する。特に、多段に多重化されたTDM信
号中から任意の信号のみを分離または多重する装置に関
する。
〔概要〕
本発明は、多段に多重化されたTDM信号から所望の信
号を分離または多重する装置において、各段の接続およ
び上部方および下部方の接続を装置内インタフェースで
行うことにより、装置の小型化を図ることができるよう
にしたものである。
〔従来の技術〕
従来例は、第2図に示すように、上部方および下部方の
各々に各次群の多重化装置100.150.200およ
び250を設け、各次群の接続には分配架50.60お
よび70で行っていた。
〔発明が解決しようとする間嶺点〕
このような従来例では各段ごとの多重化装置を上部方お
よび下部方の各々に必要とする。各装置は、第2図に示
すように、上位次群および下位次群には、各ハイアラー
キに合致した信号に変換または逆変換するインタフェー
ス変換回路を必要とした。さらに、ドロップする信号お
よびパスする信号の接続変更は装置間の配線変更または
分配架での接続変更で行われていた。例えば、4次群T
DM信号中の同一3次群の2次群2本を分岐して同一位
置に別の信号を挿入する場合に、第2図に示すように、
2次群・3次群多重化装置、3次群・4次群多重化装置
が上部方および下部方に必要であり、各多重化装置は入
出力にはBU変換やUB変換などのインタフェース回路
を多数必要とした。
〔問題点を解決するための手段〕
本発明は、N次群上部方入出力が経由する端に接続され
た第一インタフェース回路、この第一インタフェース回
路に接続されN−1次群を生成する第一分離化回路、こ
の第一分離化回路に接続されN−2次群を生成する第二
分離化回路、N−2次群下部方挿入入出力が経由する端
に接続された第二インタフェース回路、N−2次群下部
方挿入入出力が経由する端に接続された第三インタフェ
ース回路、この第三インタフェース回路に接続されN−
1次群を生成する第一多重化回路、この第一多重化回路
に接続されN次群を生成する第二多重化回路およびこの
第二多重化回路をN次群下部方入出力が経由する端に接
続する第四インタフェース回路を備えたスタッフ分岐挿
入装置において、上記第一分離化回路で分離されたN−
1次群の一部を上記第二多重化回路に与え他の部分を上
記第二分離化回路に与える第一接続変更部と、上記第二
分離化回路で分離されたN−2次群の一部を上記第一多
重化回路に与え他の部分を上記第二インタフェース回路
に与える第二接続変更部とを備えたことを特徴とする。
〔作用〕
多段に多重化された信号から一部の信号のみを分岐挿入
する場合に、中間段のインタフェース変換回路および上
部方、下部方をバスする信号を同一装置内で接続し、イ
ンタフェース回路を省くことができる。
〔実施例〕
以下、本発明の一実施例を図面に基づき説明する。この
実施例の構成を第1図に示す。この実施例は、第1図に
示すようにN次群上部方入出力が経由する端に接続され
た第一インタフェース回路であるN次群インタフェース
回路11、この第一インタフェース回路に接続されN−
1次群を生成する第一分離化回路であるN−1次群・N
次群多重化回路12、この第一分離化回路に接続されN
−2次群を生成する第二分離化回路であるN−2次群・
N−1次群多重化回路21、N−2次群下部方挿入入出
力が経由する端に接続された第二インタフェース回路で
あるN−2次群インタフェース回路23、N−2次群下
部方挿入入出力が経由する端に接続された第三インタフ
ェース回路であるN−2次群インタフェース回路43、
この第三インタフェース回路に接続されN−1次群を生
成する第一多重化回路であるN−2次群・N−1次群多
重化回路41、この第一多重化回路に接続されN次群を
生成する第二多重化回路であるN−1次群・N次群多重
回路32およびこの第二多重化回路をN次群下部方入出
力が経由する端に接続する第四インタフェース回路であ
るN次群インタフェース回路31を備え、さらに、本発
明の特徴とする手段として、上記第一分離化回路で分離
されたN−1次群の一部を上記第二多重化回路に与え他
の部分を上記第二分離化回路に与える接続変更部13と
、上記第二分離化回路で分離されたN−2次群の一部を
上記第−多重化回路に与え他の部分を上記第二インタフ
ェース回路に与える接続変更部22とを備える。
次に、この実施例の動作を説明する。
N次群上部刃入出力10を経由する信号はN次群インタ
フェース回路11でユニポーラ信号に変換される。N−
1次群・N次群多重化回路12でN−1次群に分離され
る。この状態ではまだユニポーラ信号のままであり、バ
イポーラ信号に変換されることなく接続変更部13でパ
スする信号および分離する信号が選択される。分離する
信号はN−2次群・N−1次群多重化回路21で分離さ
れる。接続変更部22で選択され、パスする信号は直接
下部回路に送られ、分岐される信号はN−2次群インタ
フェース回路23に送られる。N−2次群インタフェー
ス回路23は分岐する信号にのみ設けられ、N−2次群
上部方分岐入出力24に接続される。同様に、下部方へ
の挿入信号はN−2次群インタフェース回路43から入
力され、N次群インタフェース回路31を経由してN次
群下部方入出力30から出力される。
〔発明の効果〕
本発明は以上説明したように、多投多重化装置のインタ
フェース回路を省き、各段の接続および上部刃・下部方
の接続を装置内インタフェースで行うので、装置をより
小型にすることができる効果がある。システム全体でも
何種類も装置が必要でなくなり、装置間の接続変更のた
めの分配架も不必要になり、機器のフロアスペースを小
さくする効果がある。すなわち、小型化、省スペース化
および経済化が図れる効果がある。
【図面の簡単な説明】
第1図は、本発明実施例の構成を示すブロック図。 第2図は、従来例の構成を示すブロック図。 lO・・・N次群上部万人出力、11.31・・・N次
群インタフェース回路(N次IF回路)、12.32・
・・N1次群・N次群多重化回路、13.22.33.
42・・・接続変更部、14.25.34.45・・・
N−1次群インタフェース回路(N−1次IF回路)、
15.20・・・N−1次群入出力、21.41・・・
N−2次群・N−1次群多重化回路、23.43・・・
N−2次群インタフェース回路(N−2次IF回路)、
24・・・N−2次群上部方分岐入出力、30・・・N
次群下部方入出力、44・・・N2次群下部方挿入人出
力、50.60.70・・・分配架、100.150.
200.250・・・多重化装置。

Claims (1)

  1. 【特許請求の範囲】 1、N次群上部方入出力が経由する端に接続された第一
    インタフェース回路、この第一インタフェース回路に接
    続されN−1次群を生成する第一分離化回路、この第一
    分離化回路に接続されN−2次群を生成する第二分離化
    回路、N−2次群下部方挿入入出力が経由する端に接続
    された第二インタフェース回路、N−2次群下部方挿入
    入出力が経由する端に接続された第三インタフェース回
    路、この第三インタフェース回路に接続されN−1次群
    を生成する第一多重化回路、この第一多重化回路に接続
    されN次群を生成する第二多重化回路およびこの第二多
    重化回路をN次群下部方入出力が経由する端に接続する
    第四インタフェース回路を備えたスタッフ分岐挿入装置
    において、 上記第一分離化回路で分離されたN−1次群の一部を上
    記第二多重化回路に与え他の部分を上記第二分離化回路
    に与える第一接続変更部と、上記第二分離化回路で分離
    されたN−2次群の一部を上記第一多重化回路に与え他
    の部分を上記第二インタフェース回路に与える第二接続
    変更部と を備えたことを特徴とするスタッフ分岐挿入装置。
JP32323889A 1989-12-12 1989-12-12 スタッフ分岐挿入装置 Pending JPH03183227A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32323889A JPH03183227A (ja) 1989-12-12 1989-12-12 スタッフ分岐挿入装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32323889A JPH03183227A (ja) 1989-12-12 1989-12-12 スタッフ分岐挿入装置

Publications (1)

Publication Number Publication Date
JPH03183227A true JPH03183227A (ja) 1991-08-09

Family

ID=18152548

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32323889A Pending JPH03183227A (ja) 1989-12-12 1989-12-12 スタッフ分岐挿入装置

Country Status (1)

Country Link
JP (1) JPH03183227A (ja)

Similar Documents

Publication Publication Date Title
JPH07123067A (ja) 多重化装置
US6487223B1 (en) SDH transmission apparatus with flexible system configuration
US5032837A (en) Method for expanding N×N three-stage switching network to 2N×2N three-stage switching network
JPH03183227A (ja) スタッフ分岐挿入装置
US5079769A (en) Flexible multiplexer
JP3099955B2 (ja) 多重化装置
JP2679184B2 (ja) ループ形多重化装置
JP3005997B2 (ja) 同期多重方式
JPH01114295A (ja) ディジタル・クロスコネクト方式
JP2504443B2 (ja) 時分割多重化信号処理回路
JPH01101747A (ja) ディジタルクロスコネクト用dsiインタフェース回路
JPS63287128A (ja) ディジタル・クロスコネクト用ds3インタ−フェ−ス回路
KR940017470A (ko) 시분할과 공간분할을 혼합한 혼성상호접속망
JPS6318900A (ja) バ−スト多重端局装置
JP2513931B2 (ja) 回線切替方式
JP2000022723A (ja) 伝送装置、デ−タ多重分離装置及びクロスコネクト装置
JPS6220438A (ja) 並列動作型フレ−ム同期回路
JP2000013350A (ja) アッド・ドロップ共用回路及びアッド・ドロップ回路
JPH02125548A (ja) マルチドロップ通信装置
JPH03154535A (ja) 予備回路監視装置
KR840002784A (ko) 시분할 다중 전송 시스템에 사용하기 위한 스위칭 회로
JPH02101893A (ja) 時分割スイッチ回路
JPH0250640A (ja) Ais送出回路
JPS6386700A (ja) 多重分離スイツチ
JPH07131836A (ja) 時分割スイッチモジュール