JPH0320162U - - Google Patents

Info

Publication number
JPH0320162U
JPH0320162U JP7932889U JP7932889U JPH0320162U JP H0320162 U JPH0320162 U JP H0320162U JP 7932889 U JP7932889 U JP 7932889U JP 7932889 U JP7932889 U JP 7932889U JP H0320162 U JPH0320162 U JP H0320162U
Authority
JP
Japan
Prior art keywords
data
flag
bytes
storage means
itself
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7932889U
Other languages
English (en)
Other versions
JPH0755073Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP7932889U priority Critical patent/JPH0755073Y2/ja
Publication of JPH0320162U publication Critical patent/JPH0320162U/ja
Application granted granted Critical
Publication of JPH0755073Y2 publication Critical patent/JPH0755073Y2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Record Information Processing For Printing (AREA)

Description

【図面の簡単な説明】
第1図は本考案によるプリセツトメモリ装置を
実施したラベルプリンタの1実施例のPLUフオ
マツトモードのフローチヤート、第2図は同実施
例の空きエリアサーチのフローチヤート、第3図
は同実施例のPLU読み出しのフローチヤート、
第4図は同実施例のPLU分配のフローチヤート
、第5図は同実施例のブロツク図、第6図は同実
施例のPLUメモリの記憶状態を示す図、第7図
は同実施例で用いる選択フラグ部の詳細を示す図
、第8図は同実施例の表示部での表示の一例を示
す図、第9図は従来のプリセツトメモリ装置の記
憶状態を示す図である。 2……CPU(読み出し手段、走査手段、分配
手段)、14……PLUメモリ(記憶手段)、1
乃至16……フラグ手段、16……合計
バイト数記憶手段。

Claims (1)

    【実用新案登録請求の範囲】
  1. 予め定めた複数のそれぞれ異なる種類のデータ
    に対応しかつ予め定めた順序に配列され上記各デ
    ータのうち選択されたデータに対応するものには
    フラグが立つているフラグ手段と、上記選択され
    たデータの合計バイト数を記憶している合計バイ
    ト数記憶手段と、上記選択されたデータを上記予
    め定めた順序のうち選択されなかつたデータの部
    分をつめた配列とした1組のデータをそれぞれ基
    準データを先頭として複数組連続して記憶してい
    る記憶手段と、上記基準データに基いて選択した
    1組のデータの先頭アドレスから上記合計バイト
    数分だけ上記記憶手段から読み出す読み出し手段
    と、上記フラグ手段をその配列に従つて走査し立
    つている上記フラグを見つける走査手段と、この
    走査手段が上記立つているフラグを見つけるごと
    にそのとき自己が指定しているアドレスから上記
    フラグが立つているデータのバイト数分だけデー
    タを上記分配用記憶手段から読み出すと共に自己
    が指定しているアドレスを上記フラグが立つてい
    るデータのバイト数分だけ進める分配手段とを、
    具備するプリセツトメモリ装置。
JP7932889U 1989-07-04 1989-07-04 プリセットメモリ装置 Expired - Fee Related JPH0755073Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7932889U JPH0755073Y2 (ja) 1989-07-04 1989-07-04 プリセットメモリ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7932889U JPH0755073Y2 (ja) 1989-07-04 1989-07-04 プリセットメモリ装置

Publications (2)

Publication Number Publication Date
JPH0320162U true JPH0320162U (ja) 1991-02-27
JPH0755073Y2 JPH0755073Y2 (ja) 1995-12-20

Family

ID=31623387

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7932889U Expired - Fee Related JPH0755073Y2 (ja) 1989-07-04 1989-07-04 プリセットメモリ装置

Country Status (1)

Country Link
JP (1) JPH0755073Y2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5882050A (en) 1997-04-15 1999-03-16 Williams; Peter C. Ferrule with relief to reduce galling

Also Published As

Publication number Publication date
JPH0755073Y2 (ja) 1995-12-20

Similar Documents

Publication Publication Date Title
JPH0320162U (ja)
JP3478696B2 (ja) 画像処理装置及びその制御方法
US5675722A (en) Pattern output apparatus
JPS645510B2 (ja)
JPS59114655A (ja) デ−タ転送装置
JP2919001B2 (ja) 半導体集積回路装置
JPS6110775U (ja) グリ−ン表示装置
JPS61198351A (ja) ダイレクト・メモリ・アクセス制御回路
JPH0461362B2 (ja)
JP3118850B2 (ja) 画像出力装置
JPH0344972U (ja)
JPS63222864A (ja) ページプリンタ制御装置
JPS6349771Y2 (ja)
JPH022761U (ja)
JPS6211753B2 (ja)
JPS61264864A (ja) 画像出力方式
JPS62258553A (ja) 長尺センサのレジストレ−シヨン調整装置
JPS62196465U (ja)
JPS63165694U (ja)
JPS62162760U (ja)
JPH0188565U (ja)
JPS61128750U (ja)
JPS62105563U (ja)
JPS6339061B2 (ja)
JPH0190065U (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees