JPH0410100B2 - - Google Patents

Info

Publication number
JPH0410100B2
JPH0410100B2 JP57144116A JP14411682A JPH0410100B2 JP H0410100 B2 JPH0410100 B2 JP H0410100B2 JP 57144116 A JP57144116 A JP 57144116A JP 14411682 A JP14411682 A JP 14411682A JP H0410100 B2 JPH0410100 B2 JP H0410100B2
Authority
JP
Japan
Prior art keywords
circuit
information
instruction
signal
computer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57144116A
Other languages
English (en)
Other versions
JPS5933561A (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP57144116A priority Critical patent/JPS5933561A/ja
Publication of JPS5933561A publication Critical patent/JPS5933561A/ja
Publication of JPH0410100B2 publication Critical patent/JPH0410100B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0721Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Description

【発明の詳細な説明】 (1) 発明の技術分野 本発明は情報処理装置に係り、業務実行時、論
理回路の診断を同時に実行していく診断装置に関
する。
(2) 従来技術及び問題点 計算機の診断方式には種々の方法があるが、従
来技術は計算機のステイタス情報、データ情報の
オン/オフを、あるタイミングで読み取り、記録
し、障害発生時に、記録された情報をプリントア
ウトし、障害探索の一助として使用するものであ
る。
ところがプリントアウトした内容から障害箇所
を発見する必要があり、診断に手間がかかつてい
た。
(3) 発明の目的 本発明は、この様な点に鑑みてなされたもの
で、ハード命令の実行毎に診断を行なうことによ
り、障害発生箇所の発見を容易にした診断装置を
提供することを目的とする。
(4) 発明の構成 上記目的は、本発明によれば、計算機の論理回
路内の任意信号を、計算機の各命令を実行してい
る時に、該命令毎の実行時間内のオン/オフの反
転回数を記憶する論理回路3,4,5,6,7
と、 前記各命令毎の前記任意信号の反転回数情報が
予め記憶された信号比較情報メモリ11と、 該信号比較情報メモリ11より実行中の命令に
対応した反転回数情報を読み出す回路9,10,
12と、 前記論理回路が記憶したオン/オフの反転回数
と、前記読み出された反転回数情報とを比較する
回路8と、 該比較回路8が不一致を検出したときには、前
記論理回路が記憶した前記任意信号の反転回数を
メモリ15に記憶する回路13,14とを設けて
構成したことを特徴とする計算機の診断装置によ
つて達成される。
(5) 発明の実施例 以下本発明を実施例に基づいて説明する。
図は本発明の実施例を示す図で、1は計算機論
理回路、2は命令発生回路、3は命令オン/オフ
検出回路、4は信号オン/オフ検出回路、5,6
は反転検出カウンター、7は信号記録レジスタ
ー、8は比較回路、9は比較情報レジスタ、10
は命令/アドレス変換回路、11は信号比較情報
メモリ、12はアドレス選択回路、13は判定回
路、14はメモリアドレス回路、15はメモリで
ある。
以下動作について説明する。
計算機論理回路1から、障害診断に必要と考え
た任意の信号N0、N1、N2…Nnを信号オン/オ
フ検出回路4で各信号のオン/オフの反転を検出
する。この任意の信号は計算機の設計時に選定し
ておく。この検出時間は、命令発生回路2からの
命令オン/オフ検出回路3に導いた命令オン時間
により決めている。信号オン/オフ検出回路4で
検出された反転検出信号DN0、DN1、…DNnに
より反転検出カウンター5、反転検出カウンター
6を動作させ、カウントする。
カウントされた値CN0、CN1…C1Nn、C2N0
C2N1…C2Nnを信号記録レジスター7にセツトす
る。
一方、あらかじめ記録されている信号比転情報
メモリ11より(命令/アドレス変換回路10に
より選択されたアドレス)比較情報レジスター9
に反転回数をセツトする。そして比較回路8にお
いて信号記録レジスター7と比較情報レジスター
9の情報を比較する。比較情報を判定回路13で
判断し不一致の特メモリに反転検出カウンター6
の情報を記録する。これにより異常と考えられる
信号情報の記録ができる。
(6) 発明の効果 以上の如く本発明によれば、命令実行時に並行
して診断を行ないストアする様にしているので、
障害箇所の発見がきわめて容易である。
【図面の簡単な説明】
図は本発明の実施例を示す図で、1は計算機論
理回路、2は命令発生回路、3は命令オン/オフ
検出回路、4は信号オン/オフ検出回路、5,6
は反転検出カウンター、7は信号記録レジスタ
ー、8は比較回路、9は比較情報レジスタ、10
は命令/アドレス変換回路、11は信号比較情報
メモリ、12はアドレス選択回路、13は判定回
路、14はメモリアドレス回路、15はメモリで
ある。

Claims (1)

  1. 【特許請求の範囲】 1 計算機の論理回路内の任意信号を、計算機の
    各命令を実行している時に、該命令毎の実行時間
    内のオン/オフの反転回数を記憶する論理回路
    3,4,5,6,7と、 前記各命令毎の前記任意信号の反転回数情報が
    予め記憶された信号比較情報メモリ11と、 該信号比較情報メモリ11より実行中の命令に
    対応した反転回数情報を読み出す回路9,10,
    12と、 前記論理回路が記憶したオン/オフの反転回数
    と、前記読み出された反転回数情報とを比較する
    回路8と、 該比較回路8が不一致を検出したときには、前
    記論理回路が記憶した前記任意信号の反転回数を
    メモリ15に記憶する回路13,14とを設けて
    構成したことを特徴とする計算機の診断装置。
JP57144116A 1982-08-20 1982-08-20 計算機の診断装置 Granted JPS5933561A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57144116A JPS5933561A (ja) 1982-08-20 1982-08-20 計算機の診断装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57144116A JPS5933561A (ja) 1982-08-20 1982-08-20 計算機の診断装置

Publications (2)

Publication Number Publication Date
JPS5933561A JPS5933561A (ja) 1984-02-23
JPH0410100B2 true JPH0410100B2 (ja) 1992-02-24

Family

ID=15354557

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57144116A Granted JPS5933561A (ja) 1982-08-20 1982-08-20 計算機の診断装置

Country Status (1)

Country Link
JP (1) JPS5933561A (ja)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5147509A (en) * 1974-10-23 1976-04-23 Sumitomo Light Metal Ind Seikeisei nosugureta kanetsukokagataaruminiumugokin
JPS5449040A (en) * 1977-09-26 1979-04-18 Nec Corp Check unit for logic circuit

Also Published As

Publication number Publication date
JPS5933561A (ja) 1984-02-23

Similar Documents

Publication Publication Date Title
EP0032957A1 (en) Information processing system for error processing, and error processing method
RU2421782C2 (ru) Схема управления сигналами шины и схема обработки сигналов, имеющая схему управления сигналами шины
JPH0410100B2 (ja)
JP2580558B2 (ja) インタフェース装置
JP2820016B2 (ja) 電子回路
JPS5840772B2 (ja) デ−タ比較一致表示方式
JPH0410096B2 (ja)
JP2788810B2 (ja) リフレッシュタイミングチェック回路
JPS62248050A (ja) 記憶素子の診断方式
JPS6158063A (ja) デ−タ処理装置
JPH11219323A (ja) データパス故障検出方法及び情報処理装置
JP2510663B2 (ja) エラ―制御方式
JPS6252340B2 (ja)
JP2716284B2 (ja) 半導体集積回路
SU552608A1 (ru) Устройство дл устранени последствий сбоев
JPS63174141A (ja) 情報処理装置の試験診断方式
JPS5931800B2 (ja) 制御メモリ診断方式
JPH0331953A (ja) 情報処理装置
JPS6370954A (ja) 磁気テ−プの記録速度判別装置
JPH0535455B2 (ja)
JPS5847798B2 (ja) 記憶装置
JPH0553929A (ja) 障害情報保存機能付き中央処理装置
JPS62166449A (ja) 論理装置の履歴記憶装置
JPS6227422B2 (ja)
JPS6142299B2 (ja)