JPH04237352A - メモリ装置の障害処理方式 - Google Patents
メモリ装置の障害処理方式Info
- Publication number
- JPH04237352A JPH04237352A JP3005540A JP554091A JPH04237352A JP H04237352 A JPH04237352 A JP H04237352A JP 3005540 A JP3005540 A JP 3005540A JP 554091 A JP554091 A JP 554091A JP H04237352 A JPH04237352 A JP H04237352A
- Authority
- JP
- Japan
- Prior art keywords
- fault
- address
- idle time
- memory
- processing system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012544 monitoring process Methods 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 9
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明はメモリ装置の障害処理方
式に関する。
式に関する。
【0002】
【従来の技術】従来のメモリ装置の障害処理方式につい
て図面を参照して説明する。図2は、従来の一例を示す
ブロック図である。図2に示すメモリ装置の障害処理方
式は、読み出しレジスタ2で障害を検出していた。
て図面を参照して説明する。図2は、従来の一例を示す
ブロック図である。図2に示すメモリ装置の障害処理方
式は、読み出しレジスタ2で障害を検出していた。
【0003】
【発明が解決しようとする課題】上述した従来のメモリ
装置の障害処理方式は、メモリを使用する時にはじめて
障害が発見されるという欠点があった。メモリアクセス
を少なくするキャシュ方式では、キャシュ容量が大きく
なる程、メモリアクセス回数が少なくなり、メモリ障害
を早期に発見できなくなるという欠点があった。
装置の障害処理方式は、メモリを使用する時にはじめて
障害が発見されるという欠点があった。メモリアクセス
を少なくするキャシュ方式では、キャシュ容量が大きく
なる程、メモリアクセス回数が少なくなり、メモリ障害
を早期に発見できなくなるという欠点があった。
【0004】
【課題を解決するための手段】本発明のメモリ装置の障
害処理方式は、メモリ空時間を監視する空時間監視回路
と、前記メモリ空時間を利用して記憶部の障害をチェッ
クする障害チェックアドレスとを含んで構成される。
害処理方式は、メモリ空時間を監視する空時間監視回路
と、前記メモリ空時間を利用して記憶部の障害をチェッ
クする障害チェックアドレスとを含んで構成される。
【0005】
【実施例】次に、本発明について図面を参照して詳細に
説明する。
説明する。
【0006】図1は、本発明の一実施例を示すブロック
図である。図1に示すメモリ装置の障害処理方式は、メ
モリ空時間を監視する空時間監視回路6と、前記メモリ
空時間を利用して記憶部1の障害をチェックする障害チ
ェックアドレス5とを含んで構成される。記憶部1は、
書き込みデータを保持するものであり、アドレス系回路
3は、読み出したいアドレスを生成する。
図である。図1に示すメモリ装置の障害処理方式は、メ
モリ空時間を監視する空時間監視回路6と、前記メモリ
空時間を利用して記憶部1の障害をチェックする障害チ
ェックアドレス5とを含んで構成される。記憶部1は、
書き込みデータを保持するものであり、アドレス系回路
3は、読み出したいアドレスを生成する。
【0007】こうすることにより、アドレス0番地から
最終番地までを空時間にチェックできる。
最終番地までを空時間にチェックできる。
【0008】
【発明の効果】本発明のメモリ装置の障害処理方式は、
使用前にメモリの障害がチェックできるので、2ビット
障害の発生を回避できるできるという効果がある。
使用前にメモリの障害がチェックできるので、2ビット
障害の発生を回避できるできるという効果がある。
【図1】本発明の一実施例を示すブロック図である。
【図2】従来の一例を示すブロック図である。
1 記憶部
2 読み出しレジスタ
3 アドレス系回路
4 タイミング系回路
5 障害チェックアドレス
6 空時間監視回路
Claims (1)
- 【請求項1】メモリ空時間を監視する空時間監視回路と
、前記メモリ空時間を利用して記憶部の障害をチェック
する障害チェックアドレスとを含むことを特徴とするメ
モリ装置の障害処理方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3005540A JPH04237352A (ja) | 1991-01-22 | 1991-01-22 | メモリ装置の障害処理方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3005540A JPH04237352A (ja) | 1991-01-22 | 1991-01-22 | メモリ装置の障害処理方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH04237352A true JPH04237352A (ja) | 1992-08-25 |
Family
ID=11614025
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP3005540A Pending JPH04237352A (ja) | 1991-01-22 | 1991-01-22 | メモリ装置の障害処理方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH04237352A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007249343A (ja) * | 2006-03-14 | 2007-09-27 | Nec Corp | 障害監視装置、クラスタシステム及び障害監視方法 |
-
1991
- 1991-01-22 JP JP3005540A patent/JPH04237352A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2007249343A (ja) * | 2006-03-14 | 2007-09-27 | Nec Corp | 障害監視装置、クラスタシステム及び障害監視方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7908530B2 (en) | Memory module and on-line build-in self-test method thereof for enhancing memory system reliability | |
| JP2002366444A (ja) | ランダムアクセスメモリ装置におけるソフトエラーを補正するシステム及び方法 | |
| JPH04237352A (ja) | メモリ装置の障害処理方式 | |
| JPH07211066A (ja) | バックアップ機能付き記憶システム | |
| JPS62299000A (ja) | 半導体メモリ | |
| JP3341738B2 (ja) | メモリのエラー検出方式 | |
| JPS60549A (ja) | メモリ試験方式 | |
| JPH07129476A (ja) | 記憶体検査器 | |
| JP3196094B2 (ja) | メモリ監視装置 | |
| JP3106448B2 (ja) | プロセッサ装置 | |
| JPS61134856A (ja) | Ramチエツク回路 | |
| JPS6110215Y2 (ja) | ||
| JPH01233642A (ja) | メモリプリント板 | |
| JPH0323587A (ja) | Dramのパリティ生成・チェック方式 | |
| JPS641817B2 (ja) | ||
| JPH04369711A (ja) | 電子ディスクサブシステム | |
| JPH02113648A (ja) | エラー情報格納装置 | |
| JPH01222351A (ja) | キャッシュメモリのチェック方式 | |
| JPH0214741B2 (ja) | ||
| JPH09198274A (ja) | プロセッサとramを有する装置のテスト方法 | |
| JPH08305636A (ja) | メモリ装置 | |
| JPS62205456A (ja) | 記憶装置 | |
| JPH04266143A (ja) | メモリリフレッシュ回路 | |
| JPH04309877A (ja) | 半導体装置の測定装置 | |
| JPH04336643A (ja) | 情報処理装置 |