JPH0452031B2 - - Google Patents
Info
- Publication number
- JPH0452031B2 JPH0452031B2 JP56089213A JP8921381A JPH0452031B2 JP H0452031 B2 JPH0452031 B2 JP H0452031B2 JP 56089213 A JP56089213 A JP 56089213A JP 8921381 A JP8921381 A JP 8921381A JP H0452031 B2 JPH0452031 B2 JP H0452031B2
- Authority
- JP
- Japan
- Prior art keywords
- dropout
- signal
- switch
- compensation
- switching pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000001514 detection method Methods 0.000 claims description 16
- 230000007547 defect Effects 0.000 claims description 10
- 230000003111 delayed effect Effects 0.000 claims description 9
- 238000007493 shaping process Methods 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000001788 irregular Effects 0.000 description 1
- 230000002688 persistence Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/94—Signal drop-out compensation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
Description
【発明の詳細な説明】
本発明はビデオデイスク再生装置における再生
時の信号欠陥(ドロツプアウト)を補償する装置
に関するものである。
時の信号欠陥(ドロツプアウト)を補償する装置
に関するものである。
一般にビデオデイスクの映像信号記録方式は、
FM搬送波記録方式である。映像再生するこの種
のビデオデイスク再生装置の再生映像に見られる
問題点のひとつには、一定しない位置に、正規の
映像情報に代わつて、黒及び白の点、あるいは筋
の妨害が間歇的に現われることである。この映像
情報の欠陥は、出現の長さ、濃さ及び持続性が
様々であり、映像情報を全体として破壊するもの
ではないにしても、このような映像の欠陥が間歇
的に現われることは、著しく画質を損なうもので
ある。
FM搬送波記録方式である。映像再生するこの種
のビデオデイスク再生装置の再生映像に見られる
問題点のひとつには、一定しない位置に、正規の
映像情報に代わつて、黒及び白の点、あるいは筋
の妨害が間歇的に現われることである。この映像
情報の欠陥は、出現の長さ、濃さ及び持続性が
様々であり、映像情報を全体として破壊するもの
ではないにしても、このような映像の欠陥が間歇
的に現われることは、著しく画質を損なうもので
ある。
そこで従来からこの映像欠陥の不快さを除去す
るために種々のドロツプアウト補償回路が提案さ
れているが、従来のドロツプアウト補償回路は、
ドロツプアウト検出パルスをドロツプアウト補償
スイツチのドロツプアウト切替パルスとして用い
ていたために、すなわち、正規信号と1H遅延代
替信号との切替えを同一パルスを用いていたため
に、ドロツプアウト補償スイツチがオンからオフ
又はオフからオンまでの数μsec程度は、ドロツプ
アウト補償スイツチにフリー状態(オフあるいは
オン状態)が生じ、あるいはスイツチング素子の
スレツシヨルドのバラツキ等に起因してタイミン
グのズレが生じて映像信号に欠けが生じ、切替パ
ルスの立上がり、立下りの鈍りによるスイツチン
グノイズが補償後の信号に残り、画面上でも約
0.1〜0.2μsec程度の黒い点がドロツプアウトの前
後に残ることがあつた。
るために種々のドロツプアウト補償回路が提案さ
れているが、従来のドロツプアウト補償回路は、
ドロツプアウト検出パルスをドロツプアウト補償
スイツチのドロツプアウト切替パルスとして用い
ていたために、すなわち、正規信号と1H遅延代
替信号との切替えを同一パルスを用いていたため
に、ドロツプアウト補償スイツチがオンからオフ
又はオフからオンまでの数μsec程度は、ドロツプ
アウト補償スイツチにフリー状態(オフあるいは
オン状態)が生じ、あるいはスイツチング素子の
スレツシヨルドのバラツキ等に起因してタイミン
グのズレが生じて映像信号に欠けが生じ、切替パ
ルスの立上がり、立下りの鈍りによるスイツチン
グノイズが補償後の信号に残り、画面上でも約
0.1〜0.2μsec程度の黒い点がドロツプアウトの前
後に残ることがあつた。
これは、ビデオデイスク再生装置の場合、短い
ドロツプアウト(約1〜2μsec)が、数多く発生
することを考慮すると無視できないものである。
ドロツプアウト(約1〜2μsec)が、数多く発生
することを考慮すると無視できないものである。
本発明はこのような点に鑑みてなされたもので
あり、ビデオデイスク再生装置に用いるに好適な
信号欠陥補償装置に関し、特にドロツプアウト検
出時にスイツチングノイズの影響を受けない信号
欠陥補償装置を提供するものである。
あり、ビデオデイスク再生装置に用いるに好適な
信号欠陥補償装置に関し、特にドロツプアウト検
出時にスイツチングノイズの影響を受けない信号
欠陥補償装置を提供するものである。
以下図面に示す本発明の実施例に従つて説明す
る。第1図は本発明の一実施例の回路構成図を示
し、ここで1は入力端子、2はFM復調回路、3
はデイエンフアシスアンプ、4,4′は例えば半
導体スイツチング素子よりなるアナログスイツチ
にて形成するドロツプアウト補償スイツチ、5は
1H遅延回路、6は出力端子、7は2個のリトリ
ガワンシヨツトマルチバイブレータM1,M2とそ
の他抵抗、コンデンサ、ダイオードから構成され
るドロツプアウト検出回路、8は2個のトランジ
スタQ1,Q2とその他抵抗、コンデンサ、ダイオ
ードから構成されるスイツチングパルス整形回路
である。
る。第1図は本発明の一実施例の回路構成図を示
し、ここで1は入力端子、2はFM復調回路、3
はデイエンフアシスアンプ、4,4′は例えば半
導体スイツチング素子よりなるアナログスイツチ
にて形成するドロツプアウト補償スイツチ、5は
1H遅延回路、6は出力端子、7は2個のリトリ
ガワンシヨツトマルチバイブレータM1,M2とそ
の他抵抗、コンデンサ、ダイオードから構成され
るドロツプアウト検出回路、8は2個のトランジ
スタQ1,Q2とその他抵抗、コンデンサ、ダイオ
ードから構成されるスイツチングパルス整形回路
である。
ここで入力端子1にはピツクアツプ装置(図示
せず)により検出されたFM信号がプリアンプ
(図示せず)を経て供給される。これはFM復調
回路2、デイエンフアシスアンプ3にて検波・増
幅処理された後、2つのドロツプアウト補償スイ
ツチ4,4′により、ドロツプアウト補償されて
出力端子6から出力される。
せず)により検出されたFM信号がプリアンプ
(図示せず)を経て供給される。これはFM復調
回路2、デイエンフアシスアンプ3にて検波・増
幅処理された後、2つのドロツプアウト補償スイ
ツチ4,4′により、ドロツプアウト補償されて
出力端子6から出力される。
すなわち通常のドロツプアウトのない場合には
ドロツプアウト補償スイツチ4,4′の各スイツ
チ制御端子にはスイツチングパルス整形回路8よ
り各々“H”、“L”のコントロール信号が供給さ
れ、このスイツチ4,4′は各々オン・オフの状
態にあり、このとき正規の映像信号がスイツチ4
を介して出力端子6に導出される。
ドロツプアウト補償スイツチ4,4′の各スイツ
チ制御端子にはスイツチングパルス整形回路8よ
り各々“H”、“L”のコントロール信号が供給さ
れ、このスイツチ4,4′は各々オン・オフの状
態にあり、このとき正規の映像信号がスイツチ4
を介して出力端子6に導出される。
ところがいま何らかの原因でドロツプアウトが
発生し、入力端子1に第2図aに示すようなFM
信号(第2図aの左右の四角の図形の部分が正規
信号で、その正規信号の中間に記載された波形は
ドロツプアウトを示す)が供給されたときには、
2個のリトリガワンシヨツトマルチバイブレータ
M1,M2等で構成されたドロツプアウト検出回路
7より第2図bに示すような検出パルス(ある一
定時間を経て正規の信号を検出する分立下がりが
遅れる波形)が出力され、これに基いてパルス整
形回路8からスイツチ4,4′の各制御端子にい
ままでとは逆の“L”、“H”のコントロール信号
がそれぞれ供給され、スイツチ4はオフ状態に、
またスイツチ4′はオン状態に切替えられる。従
つてこのとき1H遅延回路5で1H遅延された代替
信号fがスイツチ4′を介して出力端子6に導出
され、こうしてドロツプアウト補償が行なわれ
る。
発生し、入力端子1に第2図aに示すようなFM
信号(第2図aの左右の四角の図形の部分が正規
信号で、その正規信号の中間に記載された波形は
ドロツプアウトを示す)が供給されたときには、
2個のリトリガワンシヨツトマルチバイブレータ
M1,M2等で構成されたドロツプアウト検出回路
7より第2図bに示すような検出パルス(ある一
定時間を経て正規の信号を検出する分立下がりが
遅れる波形)が出力され、これに基いてパルス整
形回路8からスイツチ4,4′の各制御端子にい
ままでとは逆の“L”、“H”のコントロール信号
がそれぞれ供給され、スイツチ4はオフ状態に、
またスイツチ4′はオン状態に切替えられる。従
つてこのとき1H遅延回路5で1H遅延された代替
信号fがスイツチ4′を介して出力端子6に導出
され、こうしてドロツプアウト補償が行なわれ
る。
なお本実施例において特に重要なことは、ドロ
ツプアウト検出回路7より第2図bに示すような
正極性の検出パルスが導出されたとき、スイツチ
ングパルス整形回路8においてトランジスタQ1
のコレクタから立下りの鈍つた逆に立上りの比較
的急峻な第2図cに示すような負極性のスイツチ
ングパルスがドロツプアウト補償スイツチ4の制
御端子に供給され、一方トランジスタQ2のコレ
クタから立上りの急峻な且つ立下りの鈍つた第2
図dに示すような正極性のスイツチングパルスが
スイツチ4′の制御端子に供給されることである。
これによりドロツプアウト発生時には、半導体ス
イツチング素子のインピーダンスが変化する速度
のように、スイツチ4はゆつくりと遅れてオフ状
態となるのに対しスイツチ4′は素早くオン状態
となり、またドロツプアウト終了時にはスイツチ
4は素早くオン状態になるのに対しスイツチ4′
はゆつくりと遅れてオフ状態となる。スイツチ4
又はスイツチ4′の通常信号(通常はスイツチ4
の正規信号、ドロツプアウト時はスイツチ4′の
1H遅延代替信号)のオフはゆつくりとし、逆に
オン(置換)は素早く切替えることにより、信号
が欠けることがなくスイツチ回路でのコントロー
ル信号入力から信号切替までの遅延に起因したス
イツチングノイズの影響を除去することができ
る。この場合、1H遅延代替信号がスイツチ4′で
切替つた後で、スイツチ4を切替えるタイミング
構成としているのでスイツチングノイズを除去す
ることができる。この結果出力端子6にはデイエ
ンフアシスアンプ3から得られる第2図eに示す
ような正規の映像信号(ドロツプアウト箇所を含
む)と1H遅延回路5より得られる遅延代替信号
fとつなぎ合わされて第2図gに示すようなスイ
ツチングノイズの存在しない映像信号が導出され
ることになる。
ツプアウト検出回路7より第2図bに示すような
正極性の検出パルスが導出されたとき、スイツチ
ングパルス整形回路8においてトランジスタQ1
のコレクタから立下りの鈍つた逆に立上りの比較
的急峻な第2図cに示すような負極性のスイツチ
ングパルスがドロツプアウト補償スイツチ4の制
御端子に供給され、一方トランジスタQ2のコレ
クタから立上りの急峻な且つ立下りの鈍つた第2
図dに示すような正極性のスイツチングパルスが
スイツチ4′の制御端子に供給されることである。
これによりドロツプアウト発生時には、半導体ス
イツチング素子のインピーダンスが変化する速度
のように、スイツチ4はゆつくりと遅れてオフ状
態となるのに対しスイツチ4′は素早くオン状態
となり、またドロツプアウト終了時にはスイツチ
4は素早くオン状態になるのに対しスイツチ4′
はゆつくりと遅れてオフ状態となる。スイツチ4
又はスイツチ4′の通常信号(通常はスイツチ4
の正規信号、ドロツプアウト時はスイツチ4′の
1H遅延代替信号)のオフはゆつくりとし、逆に
オン(置換)は素早く切替えることにより、信号
が欠けることがなくスイツチ回路でのコントロー
ル信号入力から信号切替までの遅延に起因したス
イツチングノイズの影響を除去することができ
る。この場合、1H遅延代替信号がスイツチ4′で
切替つた後で、スイツチ4を切替えるタイミング
構成としているのでスイツチングノイズを除去す
ることができる。この結果出力端子6にはデイエ
ンフアシスアンプ3から得られる第2図eに示す
ような正規の映像信号(ドロツプアウト箇所を含
む)と1H遅延回路5より得られる遅延代替信号
fとつなぎ合わされて第2図gに示すようなスイ
ツチングノイズの存在しない映像信号が導出され
ることになる。
なお、上記実施例において、ドロツプアウト検
出回路7は2個のリトリガワンシヨツトマルチバ
イブレータM1,M2を用いて構成し、ピツクアツ
プしたFM信号がドロツプアウトにより所定の偏
移範囲以下にまでシフトしたことを検出する方法
をとつているが、他のFM波レベルによる検出或
いは周波数とレベルの両者による検出方法により
ドロツプアウト検出を行なつてもよい。またスイ
ツチングパルス整形回路8についても同様で第1
図に示す回路構成に限定されず、ドロツプアウト
検出パルスに基いて互いに立上り、立下りのタイ
ミングの異なる2つのコントロールパルスを作成
するようにすればよい。
出回路7は2個のリトリガワンシヨツトマルチバ
イブレータM1,M2を用いて構成し、ピツクアツ
プしたFM信号がドロツプアウトにより所定の偏
移範囲以下にまでシフトしたことを検出する方法
をとつているが、他のFM波レベルによる検出或
いは周波数とレベルの両者による検出方法により
ドロツプアウト検出を行なつてもよい。またスイ
ツチングパルス整形回路8についても同様で第1
図に示す回路構成に限定されず、ドロツプアウト
検出パルスに基いて互いに立上り、立下りのタイ
ミングの異なる2つのコントロールパルスを作成
するようにすればよい。
以上のように本発明の信号欠陥補償装置によれ
ば正規の信号と1H遅延代替信号とを切替える2
つのドロツプアウト補償スイツチをドロツプアウ
ト発生時及び復帰時に立下りの鈍つた逆に立上り
の比較的急峻な負極性のスイツチングパルスと立
上りの急峻な且つ立下りの鈍つた正極性のスイツ
チングパルスよりなる立上り、立下りのタイミン
グの異なるコントロール信号によつて切替制御し
これによりドロツプアウト発生時には一方のスイ
ツチはゆつくりと遅れてオフ状態になるのに対し
他方のスイツチは素早くオン状態となり、またド
ロツプアウト終了時には一方のスイツチは素早く
オン状態になるのに対し、他方のスイツチはゆつ
くりと遅れてオン状態となる。一方のスイツチ又
は他方のスイツチの通常信号(通常はスイツチ4
の正規信号、ドロツプアウト時はスイツチ4′の
1H遅延代替信号)のオフはゆつくりとし、逆に
オン(置換)は素早く切替えることにより映像信
号が欠けることがなく、スイツチ回路でのコント
ロール信号入力から信号切替までの遅延に起因し
たスイツチングノイズの影響を除去することがで
きるためスイツチングノイズの影響を除去し再生
画面上で識別できない程度にまで抑えることがで
きる。
ば正規の信号と1H遅延代替信号とを切替える2
つのドロツプアウト補償スイツチをドロツプアウ
ト発生時及び復帰時に立下りの鈍つた逆に立上り
の比較的急峻な負極性のスイツチングパルスと立
上りの急峻な且つ立下りの鈍つた正極性のスイツ
チングパルスよりなる立上り、立下りのタイミン
グの異なるコントロール信号によつて切替制御し
これによりドロツプアウト発生時には一方のスイ
ツチはゆつくりと遅れてオフ状態になるのに対し
他方のスイツチは素早くオン状態となり、またド
ロツプアウト終了時には一方のスイツチは素早く
オン状態になるのに対し、他方のスイツチはゆつ
くりと遅れてオン状態となる。一方のスイツチ又
は他方のスイツチの通常信号(通常はスイツチ4
の正規信号、ドロツプアウト時はスイツチ4′の
1H遅延代替信号)のオフはゆつくりとし、逆に
オン(置換)は素早く切替えることにより映像信
号が欠けることがなく、スイツチ回路でのコント
ロール信号入力から信号切替までの遅延に起因し
たスイツチングノイズの影響を除去することがで
きるためスイツチングノイズの影響を除去し再生
画面上で識別できない程度にまで抑えることがで
きる。
第1図は本発明の一実施例の回路構成図、第2
図は同実施例における各部波形図である。 4,4′……ドロツプアウト補償スイツチ、5
……1H遅延回路、7……ドロツプアウト検出回
路、8……スイツチングパルス整形回路。
図は同実施例における各部波形図である。 4,4′……ドロツプアウト補償スイツチ、5
……1H遅延回路、7……ドロツプアウト検出回
路、8……スイツチングパルス整形回路。
Claims (1)
- 1 正規信号と1H遅延回路で1H遅延された1H
遅延代替信号とをコントロール信号に基いて切替
える半導体スイツチング素子よりなる2つのドロ
ツプアウト補償スイツチを備え、通常のドロツプ
アウトのない場合は一方のドロツプアウトの補償
スイツチを介して正規信号を出力端子に導出する
とともにドロツプアウトの発生時には他方のドロ
ツプアウト補償スイツチを介して1H遅延代替信
号を出力端子に導出してドロツプアウト補償を行
なう信号欠陥補償装置において、信号欠陥を検出
し検出パルスを発生するドロツプアウト検出回路
と、この検出パルスに基いて、立下りの鈍つた逆
に立上りの比較的急峻な負極性のスイツチングパ
ルスと立上りの急峻な且つ立下りの鈍つた正極性
のスイツチングパルスよりなる立上り、立下りの
タイミングの異なる2つのコントロール信号を生
成するスイツチングパルス整形回路と、このスイ
ツチングパルス整形回路にて生成された2つのコ
ントロール信号の中の負極性のスイツチングパル
スを上記一方のドロツプアウト補償スイツチに印
加するとともに正極性のスイツチングパルスを上
記他方のドロツプアウト補償スイツチに印加する
印加回路とからなる信号欠陥補償装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP56089213A JPS57203382A (en) | 1981-06-08 | 1981-06-08 | Signal dropout compensating device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP56089213A JPS57203382A (en) | 1981-06-08 | 1981-06-08 | Signal dropout compensating device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS57203382A JPS57203382A (en) | 1982-12-13 |
| JPH0452031B2 true JPH0452031B2 (ja) | 1992-08-20 |
Family
ID=13964433
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP56089213A Granted JPS57203382A (en) | 1981-06-08 | 1981-06-08 | Signal dropout compensating device |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS57203382A (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0787013B2 (ja) * | 1988-10-26 | 1995-09-20 | ティアツク株式会社 | ドロップアウト検出回路 |
-
1981
- 1981-06-08 JP JP56089213A patent/JPS57203382A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS57203382A (en) | 1982-12-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3989893A (en) | Reproducing apparatus with drop out suppression circuit for audio and video signals | |
| US4119812A (en) | Signal defect detection and compensation with signal de-emphasis | |
| US4017895A (en) | Method of detecting defects in read out signals, and apparatus for implementing the same | |
| US4509078A (en) | Dropout compensation circuit | |
| US4323934A (en) | Dropout compensation circuitry | |
| US4361813A (en) | FM Audio demodulator with dropout noise elimination circuit | |
| JPH0452031B2 (ja) | ||
| EP0398372B1 (en) | Drop out compensation circuit | |
| US4786988A (en) | Method and device for recording control signals for high-speed contact printing | |
| JP2617019B2 (ja) | 磁気記録再生装置 | |
| KR870001477Y1 (ko) | 비데오 신호의 연속 보정회로 | |
| US6185361B1 (en) | Information signal processing apparatus for detecting both dropout of information signals and absence thereof | |
| JPS63104584A (ja) | ビデオ信号再生装置 | |
| JPS58222682A (ja) | ドロツプアウト補償回路 | |
| JPH0445174Y2 (ja) | ||
| JPH0552588B2 (ja) | ||
| JPH0725901Y2 (ja) | Fm音声信号再生装置 | |
| JPH027603A (ja) | ピークホールド回路 | |
| JPS6042671B2 (ja) | 欠落信号補償回路 | |
| JPS6247868A (ja) | 音声ドロツプアウト補償装置 | |
| JPH0342557B2 (ja) | ||
| JPH0435828B2 (ja) | ||
| JPH0573317B2 (ja) | ||
| JPS63182983A (ja) | ドロツプアウト補償装置 | |
| JPS63200361A (ja) | ノイズ除去回路 |