JPH0454059A - ファクシミリアダプタ装置 - Google Patents

ファクシミリアダプタ装置

Info

Publication number
JPH0454059A
JPH0454059A JP2135188A JP13518890A JPH0454059A JP H0454059 A JPH0454059 A JP H0454059A JP 2135188 A JP2135188 A JP 2135188A JP 13518890 A JP13518890 A JP 13518890A JP H0454059 A JPH0454059 A JP H0454059A
Authority
JP
Japan
Prior art keywords
image information
facsimile adapter
facsimile
speed
adapter device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2135188A
Other languages
English (en)
Inventor
Akinobu Sugino
彰信 杉野
Kazunobu Yamanaka
山中 一伸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2135188A priority Critical patent/JPH0454059A/ja
Publication of JPH0454059A publication Critical patent/JPH0454059A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Facsimiles In General (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、データ処理装置の伝送の間に介在しデータ処
理装置にファクシミリ伝送機能を付加するだめのファク
シミリアダプタ装置に関する。
[従来の技術] 従来より、パーソナルコンピュータなどのデータ処理装
置に、ファクシミリ伝送機能を付加するファクシミリア
ダプタ装置が実用されている。
このファクシミリアダプタ装置は、例えば、シリアルイ
ンタフェース回路などのインタフェース回路を介してデ
ータ処理装置と接続されており、データ処理装置で形成
された送信画情報は、このインタフェース回路を介して
ファクシミリアダプタ装置に転送され、また、ファクシ
ミリアダプタ装置で受信した受信画情報は、インタフェ
ース回路を介してデータ処理装置に転送される。
また、通常、インタフェース回路におけるデータ転送速
度と、ファクシミリアダプタ装置が画情報伝送時に相手
端末装置との間で設定する高速モデムのデータ伝送速度
が一致しないので、これらのデータ速度の相違を吸収す
るために、ファクシミリアダプタ装置には大容量のバッ
ファメモリが装備されている。
[発明が解決しようとする課題] このような従来装置では、上述したように、大容量のバ
ッファメモリが必要なので、装置コストが高いという不
都合を生じていた。
なお、バッファメモリの必要量を減少する方法の1つと
しては、インタフェース回路にフロー制御機能を付加す
ることが考えられるが、かかる機能を付加するためには
、インタフェース回路を接続する信号ケーブルの信号線
を増設必要があるとともに、制御プログラムを追加する
必要があるので、この場合も装置コストが高くなる。
本発明は、かかる実情に鑑みてなされたものであり、装
置コストを低減できるファクシミリアダプタ装置を提供
することを目的としている。
[課題を解決するための手段] 本発明は、画情報送信時、データ処理装置からの送信情
報の転送速度よりも1段階小さいモデム速度に送信速度
を設定する制御手段を備えたものである。また、この制
御手段は1画情報受信時、データ処理装置へのデータ転
送速度を、少なくとも設定されたモデム速度よりも大き
な値に設定するようにしている。
[作用コ したがって、画情報送信時には、データ処理装置からの
データ転送速度が、相手端末に送信するモデム速度より
も1段階大きいだけなので、データ処理装置から転送さ
れてくる送信画情報を蓄積するために必要なデータバッ
ファの容量を削減することができる。また、画情報受信
時には、受信画情報の受信速度よりも、データ処理装置
への転送速度の方が大きいので、このときに必要となる
データバッファの容量が非常に小さくなり、データバッ
ファの容量を大幅に削減することができる。
[実施例] 以下、添付図面を参照しながら1本発明の実施例を詳細
に説明する。
第1図は、本発明の一実施例にかかるファクシミリシス
テムを示している。
このファクシミリ装置は、ファクシミリ文書を形成する
データ処理機能を備えたパーソナルコンピュータシステ
ムなどからなるホスト装RH5Tと、ファクシミリ伝送
機能を実現するファクシミリアダプタ装置!FXAから
なる。
また、ホスト装置fH5Tには、画像読み取りのための
スキャナ、および、受信原稿を記録出力するためのペー
ジプリンタ(例えば、レーザビームプリンタなど)を付
設することもできる。
第2図は、ファクシミリアダプタ装置1FXAの一例を
示している。
同図において、CPU(中央処理装置)■は、このファ
クシミリアダプタ装置FX^の各部の制御処理、および
、ファクシミリ伝送制御手順処理を行うものであり、R
OM(リード・オンリ・メモリ)2は、CPUIが実行
する制御処理プログラム、および、処理プログラムを実
行するときに必要な各種データなどを記憶するものであ
り、RAM(ランダム・アクセス・メモリ)3は、CP
UIのワークエリアを構成するためのものである。
ホストインタフェース回14は、ホスト装置ff(ST
との間でデータをやりとりするためのものであり、操作
表示部5は、このファクシミリアダプタ装置FXAを操
作するためのもので、各種の操作キー、および、各種の
表示器からなる。
復号化部6は、符号化圧縮されている画情報を元の両信
号に復号化するためのものであり、主に、受信画情報の
受信エラー検出のために用いられる。
グループ3フアクシミリモデム7は、グループ3フアク
シミリのモデム機能を実現するためのものであり、伝送
手順信号をやりとりするための低速モデム機能(V、2
1モデム)、および、おもに画情報をやりとりするため
の高速モデム機能(V、29モデム、V、27terモ
デム)を備えている。
網制御装置18は、このファクシミリアダプタ装置FX
Aを公衆電話回線網に接続するためのものであり、自動
発着信機能を備えている。
これらの、CPUI、ROM2、RAM3、ホストイン
タフェース回J14、操作表示部5、復号化部6、グル
ープ3フアクシミリモデム7、および、網制御袋M8は
、システムバス9に接続されており、これらの各要素間
でのデータのやりとりは、主としてこのシステムバス9
を介して行われている。
また、網制御装置8とグループ3フアクシミリモデム7
との間のデータのやりとりは、直接行なわれている。
また、ホストインタフェース回路4は、ホスト装置H5
T側のインタフェース回路(図示略)と、送信データ線
、受信データ線、および、接地線を介して接続されるい
わゆる3線ハンドシエークの最も簡単な構成のものであ
る。また、このホストインタフェース回路4は、例えば
、 19200bps、9600bps、7200bp
s、4800bpsの複数のデータ転送速度を選択的に
設定できる。
以上の構成で、画情報送信を行うとき、ホスト装置11
1sTでは、第3図に示すように、オペレータは、あら
かじめホスト装[ISTを操作して送信画情報を作成し
、ホスト装置111sTの外部記憶装置(図示略)など
に保存しておく(処理101)、そして、宛先の電話番
号などを指定し、画情報送信の開始を指令入力する。
これにより、ホスト装置11sTでは、ファクシミリア
ダプタ装置FXAに、指定された宛先を通知した状態で
、送信開始を指令する(処理102)。
この後、ホスト装置11sTは、ファクシミリアダプタ
装置FXAからの応答を待ち(処理103)、ファクシ
ミリアダプタ装置FXAより応答信号を受信すると、そ
れが速度設定をあられすものであるかどうかを調べる(
判断104)。
判断104の結果が’/ESになるときには、そのとき
に指定された速度をファクシミリアダプタ装置1FXA
とのインタフェース回路に設定しく処理105)、処理
103に戻って、次の応答信号を待つ。
ファクシミリアダプタ装置1FXAより受信した応答信
号が、送信画情報の転送要求をあられすものであり、判
断104の結果がNoになるときには、外部記憶装置に
記憶されている1ペ一ジ分の送信画情報を読み出して、
順次ファクシミリアダプタ装置FXAに転送しく処理1
06)、1ペ一ジ分の転送を終了すると1次ページの送
信画情報が記憶されているかどうかを調べる(判断10
7)。
判断107の結果がYESになるときには、ファクシミ
リアダプタ装置FXAに対して次ページがあることを通
知したのちに(処理108)、処理103に戻って、フ
ァクシミリアダプタ装[FXAからの応答信号を待つ。
また、後続のページがなくて1判断107の結果がNO
になるときには、ファクシミリアダプタ装置FXAに対
して次ページ無しを通知して(処理109) 。
この処理を終了する。
一方、ファクシミリアダプタ装置FXAは、ホスト装置
1H3Tより送信動作の開始が指令されると、第4図の
処理を実行する。
すなわち、そのときにホスト装置1)ISTより指定さ
れた宛先を発呼しく処理201)、その受信側より送出
されるデジタル識別信号DISを受信する(処理202
)。
そして、そのデジタル識別信号DISに設定されている
伝送機能を参照して、そのときに使用するモデム速度や
符号化方式などの伝送機能を決定し、その決定内容をあ
られすデジタル命令信号DC3を受信側に対して送出す
る(処理203)。
次いで、そのときに設定したモデム速度でモデムトレー
ニング手順を実行して、実際に使用可能なモデム速度を
決定する(処理204)。
そして、そのときに決定されたモデム速度に応じて、ホ
ストインタフェース回路4のデータ転送速度を決定し、
その決定内容をホスト装[)1sTに通知するとともに
(処理205)、その決定したデータ転送速度をホスト
インタフェース回路4に設定する(処理206)。
このモデム速度とデータ転送速度との関係は、例えば、
次表のように決定されている。
表 このようにして、ホスト装WH5Tとの間でのデータ転
送速度を設定すると、ホスト装置H3Tに対して1ペ一
ジ分の画情報を転送するように要求する(処理2G?)
これにより、ホスト装flusTから転送されてくる1
ペ一ジ分の送信画情報を入力すると、その送信画情報を
順欣宛先へと送信する(処理208)。
1ペ一ジ分の画情報送信を終了すると、ホスト装置1(
STから次ページありか通知されるか、あるいは、次ペ
ージありか通知されるかを調べる(判断209)。
判断209の結果がYESになるときには、後続ページ
があることをしめすマルチページ信号MPSを受信側に
送出しく処理210)、受信側からの応答信号を受信し
たのちに(処理211)、処理207に戻って、次のペ
ージの送信画情報の転送をホスト装!1usrに要求す
る。
また、判断209の結果がNOになるときには、画情報
送信を終了することをあられす手順終了信号EOPを受
信側に送出しく処理212)、受信側からの応答信号を
受信したのちに(処理213)、切断命令信号を受信側
に送出して(処理214)、回線を復旧しく処理215
)、一連の画情報送信動作を終了する。
このようにして、画情報送信時には、ホスト装置H3T
との間のデータ転送速度を、受信側との間で設定された
モデム速度よりも大きく、かつ、その速度差が最も小さ
くなるように設定しているので、ファクシミリアダプタ
族[FXAに必要なデータバッファの容量を削減するこ
とができる。
ところで、網制御装置8が着信検出すると、ファクシミ
リアダプタ装置FXAは、第5図に示した処理を実行す
る。
まず、ホスト装置H3Tに着信検出を通知して(処理3
01)、ホストインタフェース回路4のデータ転送速度
をその最大値である19200bpsに設定しく処理3
02)、被呼局識別信号CEDおよびデジタル識別信号
DISを発呼側に応答する(処理303)。
これにより、発呼側よりデジタル命令信号DC5が送出
されてくると、それを受信して(処理304)、そのと
きに指定されたモデム速度でモデムトレーニング手順を
実行して(処理305)、実際に使用するモデム速度を
決定する。
このようにして、画情報受信の室備が整うと、ホスト装
置H3Tに1ペ一ジ分の画情報の受信開始を通知したの
ちに(処理306)、発呼側より送られてくる画情軸を
受信し、その受信した画情報を順次ホスト装!)1sT
に転送する(処理307)。また、このとき、受信画情
報を符号化部6にも転送して、受信エラーの検出動作を
行わせる。
1ペ一ジ分の画情軸の受信を終了して、メツセージ後の
命令信号を受信すると(処理308)、その内容がマル
チページ信号肝Sであるがどうかを調べる(判断309
)、 判断309の結果がYESになるときには、そのときの
受信結果を通知するための応答信号を発呼側に送出しく
処理310)、ホスト装[85丁に次ページがあること
を通知して(処理311)、処理306に戻り1次ペー
ジの画情報受信を行う。
メツセージ後の命令信号が手順終了信号EOPであり、
判断309の結果がNOになるときには、そのときの受
信結果を通知するための応答信号を発呼側に送出しく処
理312) 、ホスト装置H5Tに次ページがないこと
を通知して(処理313) 1発呼側より送信される切
断命令信号DCNを受信しく処理314)、回線を復旧
して(処理315)、一連の画情報受信動作を終了する
また、ホスト装置 1(STは、ファクシミリアダプタ
族!!FXAより着信検出が通知されると、第6図に示
す処理を行う。
まず、ファクシミリアダプタ装置1FX^とのインタフ
ェース回路のデータ転送速度を19200bpsに設定
したのちに(処理401)、ファクシミリアダプタ装置
FXAより受信開始が指令されるまで待機する(判断4
02のNoループ)。
ファクシミリアダプタ装置fFXAより受信開始が指令
されて、判断402の結果が’/ESになると、それ以
降ファクシミリアダプタ装置FXAより転送されてくる
受信画情報を順次入力して、外部記憶装置に蓄積する(
処理403)。
1ペ一ジ分の受信画情報の転送が終了すると、ファクシ
ミリアダプタ装置!FX^より次ページありか通知され
るかどうかを調べて(判断4o4)、判断404の結果
がYESになるときには、判断402に戻って、次ペー
ジの受信画情報の入力を行う。
また、ファクシミリアダプタ装置FXAより次ページな
しが通知されて、判断404の結果がNOになるときに
は、この処理を終了する。
このようにして、画情報受信時には、ホスト装@ II
 S Tとファクシミリアダプタ装置FXAの間のデー
タ転送速度が、ファクシミリアダプタ装置FXAと発呼
側端末との間のモデム速度の最大値である9600bp
sよりも大きい19200bpsに設定されるので、フ
ァクシミリアダプタ装置FXAで受信した受信画情報は
、即座にホスト装置H3Tに転送されるので、ファクシ
ミリアダプタ装置FXAに必要なデータバッファの容量
は、ごく小さい値となる。
以上のように、本実施例では、ファクシミリアダプタ装
置FXAとホスト装置)1sTとの間のデータ転送速度
を適宜に設定しているので、ファクシミリアダプタ装置
FX^に必要なデータバッファの容量を大幅に削減でき
、装置コストを大幅に低下することができる。
ところで、上述した実施例では、ホスト装置とファクシ
ミリアダプタ装置との間のデータ転送速度を19200
bps、9600bps、7200bps、4800b
psのいずれかに設定できるようにしているが、このデ
ータ転送速度は、これに限ることはない。
[発明の効果] 以上説明したように、本発明によれば、画情報送信時に
は、データ処理装置からのデータ転送速度が、相手端末
に送信するモデム速度よりも1段階大きいだけなので、
データ処理装置から転送されてくる送信画情報を蓄積す
るために必要なデータバッファの容量を削減することが
できる。また、画情報受信時には、受信画情報の受信速
度よりも。
データ処理装置への転送速度の方が大きいので、このと
きに必要となるデータバッファの容量が非常に小さくな
り、データバッファの容量を大幅に削減することができ
るという効果を得る。
【図面の簡単な説明】
第1図は本発明の一実施例にかかるファクシミリシステ
ムを示す概略図、第2図はファクシミリアダプタ装置の
一例を示すブロック図、第3図はホスト装置の送信時の
処理例を示すフローチャート、第4図はファクシミリア
ダプタ装置の送信時の処理例を示すフローチャート、第
5図はファクシミリアダプタ装置の受信時の処理例を示
すフローチャート、第6図はホスト装置の受信時の処理
例を示すフローチャートである。 l・・・CPU(中央処理装置)、2・・・ROM(リ
ード・オンリ・メモリ)、3・・・RAM(ランダム・
アクセス・メモリ)、4・・・ホストインタフェース回
路。 第1図 ST 第2図 代理人 弁理士  紋 1) 誠 第 図 第 図

Claims (2)

    【特許請求の範囲】
  1. (1)データ処理装置の伝送の間に介在しデータ処理装
    置にファクシミリ伝送機能を付加するためのファクシミ
    リアダプタ装置において、画情報送信時、データ処理装
    置からの送信情報の転送速度よりも1段階小さいモデム
    速度に送信速度を設定する制御手段を備えたことを特徴
    とするファクシミリアダプタ装置。
  2. (2)前記制御手段は、画情報受信時、データ処理装置
    へのデータ転送速度を、少なくとも設定されたモデム速
    度よりも大きい値に設定することを特徴とする請求項1
    記載のファクシミリアダプタ装置。
JP2135188A 1990-05-28 1990-05-28 ファクシミリアダプタ装置 Pending JPH0454059A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2135188A JPH0454059A (ja) 1990-05-28 1990-05-28 ファクシミリアダプタ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2135188A JPH0454059A (ja) 1990-05-28 1990-05-28 ファクシミリアダプタ装置

Publications (1)

Publication Number Publication Date
JPH0454059A true JPH0454059A (ja) 1992-02-21

Family

ID=15145896

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2135188A Pending JPH0454059A (ja) 1990-05-28 1990-05-28 ファクシミリアダプタ装置

Country Status (1)

Country Link
JP (1) JPH0454059A (ja)

Similar Documents

Publication Publication Date Title
JPH08297528A (ja) データ通信装置
JPH04289943A (ja) Faxプロトコルを用いたasciiからasciiへの転送システム
EP0337772B1 (en) Multi-address calling system
KR930006826B1 (ko) 레이저 프린터 겸용 레이저 팩시밀리 시스템
JP2755157B2 (ja) ファクシミリ装置
JPH0454059A (ja) ファクシミリアダプタ装置
JPH03254565A (ja) ファクシミリアダプタ装置
KR940005254B1 (ko) 컴퓨터-팩시밀리 접속 시스템에서의 화상 데이타 수신을 위한 팩시밀리측 제어 방법
JPH04273653A (ja) Faxを利用する遠隔印字システム
JPH0131342B2 (ja)
JP3032241B2 (ja) ファクシミリ装置の制御方法
JP3229666B2 (ja) 光学的マーク読取方法および光学的マーク読取手段を備えたファクシミリ装置の制御方法
JP2711681B2 (ja) ファクシミリ交換蓄積装置
JPH07336471A (ja) ファクシミリ装置
JP3129906B2 (ja) ファクシミリ装置
JP2752976B2 (ja) 通信装置
KR940005253B1 (ko) 컴퓨터-팩시밀리 접속 시스템에서의 컴퓨터 화일 송신을 위한 팩시밀리측 제어방법
JPS6276860A (ja) ファクシミリ装置
JPS6156656B2 (ja)
JP3212305B2 (ja) ファクシミリ装置の制御方法
JPH04369972A (ja) 符号化復号化方式
JPH0413368A (ja) ファクシミリ装置の伝送制御方法
KR20000021826A (ko) 팩시밀리의 팩스 데이터 전송 속도 제어 방법
JP2005117422A (ja) 通信装置
JPH01120171A (ja) ファクシミリアダプタにおける画データ受信方式