JPH0456367U - - Google Patents
Info
- Publication number
- JPH0456367U JPH0456367U JP9920490U JP9920490U JPH0456367U JP H0456367 U JPH0456367 U JP H0456367U JP 9920490 U JP9920490 U JP 9920490U JP 9920490 U JP9920490 U JP 9920490U JP H0456367 U JPH0456367 U JP H0456367U
- Authority
- JP
- Japan
- Prior art keywords
- pattern
- integrated circuit
- signal line
- hybrid integrated
- elements
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 4
- 239000000758 substrate Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
- 238000006073 displacement reaction Methods 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
Landscapes
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Structure Of Printed Boards (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Description
第1図は、本考案による混成集積回路の一実施
例で、インピーダンス整合用受動素子のみを裏面
のアースパターン側に載置した部品実装図で、第
1図aは表面側、第1図bは裏面側を示す。第2
図も本考案の他の実施例であり、実装部品を基板
裏面に載置した部品実装図で、第2図aは表面側
、第2図bは裏面側を示す。第3図は、従来の部
品実装図を示し、破線8aはコンデンサ8のずれ
を表し、第3図aは表面側、第3図bは裏面側で
ある。 1……基板、2……信号ラインパターン、3…
…スルーホール、4……トランジスタ、5……半
田、6……端子、7……アースパターン、8,8
a……コンデンサ、9……半田付けランド。
例で、インピーダンス整合用受動素子のみを裏面
のアースパターン側に載置した部品実装図で、第
1図aは表面側、第1図bは裏面側を示す。第2
図も本考案の他の実施例であり、実装部品を基板
裏面に載置した部品実装図で、第2図aは表面側
、第2図bは裏面側を示す。第3図は、従来の部
品実装図を示し、破線8aはコンデンサ8のずれ
を表し、第3図aは表面側、第3図bは裏面側で
ある。 1……基板、2……信号ラインパターン、3…
…スルーホール、4……トランジスタ、5……半
田、6……端子、7……アースパターン、8,8
a……コンデンサ、9……半田付けランド。
Claims (1)
- 【実用新案登録請求の範囲】 1 基板表面にチツプコンデンサ等の受動素子と
、トランジスタ等の能動素子を載置し形成した高
周波混成集積回路において、能動素子と受動素子
間をつなぐ信号ラインパターンは基板表面に配線
し、インピーダンス整合用のコンデンサ等の素子
は基板裏面のアースパターン面に載置し、基板表
面パターンとアースパターン面を接続するスルー
ホールの基板裏面のランドとアースパターン間に
、前記インピーダンス整合素子を載置したことを
特徴とする混成集積回路。 2 基板表面に信号ラインパターンを配線し、基
板裏面のアースパターン面と信号ラインパターン
間をスルーホールで接続し、アースパターン面に
能動素子と受動素子のすべてを実装し、インピー
ダンス整合素子は信号ラインパターンと接続する
スルーホールのランドとアースパターンとの間に
接続するように形成したことを特徴とする請求項
1記載の混成集積回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9920490U JPH0456367U (ja) | 1990-09-21 | 1990-09-21 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9920490U JPH0456367U (ja) | 1990-09-21 | 1990-09-21 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0456367U true JPH0456367U (ja) | 1992-05-14 |
Family
ID=31840963
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9920490U Pending JPH0456367U (ja) | 1990-09-21 | 1990-09-21 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0456367U (ja) |
-
1990
- 1990-09-21 JP JP9920490U patent/JPH0456367U/ja active Pending