JPH0564498B2 - - Google Patents
Info
- Publication number
- JPH0564498B2 JPH0564498B2 JP59040860A JP4086084A JPH0564498B2 JP H0564498 B2 JPH0564498 B2 JP H0564498B2 JP 59040860 A JP59040860 A JP 59040860A JP 4086084 A JP4086084 A JP 4086084A JP H0564498 B2 JPH0564498 B2 JP H0564498B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- signal line
- short
- signal
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/46—Monitoring; Testing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Small-Scale Networks (AREA)
Description
【発明の詳細な説明】
〔技術分野〕
本発明は端末器間で信号線を介してデータをベ
ースバンド伝送するようにした情報伝送装置に関
するものである。
ースバンド伝送するようにした情報伝送装置に関
するものである。
従来、この種の情報伝送装置は第1図および第
2図に示すように構成されており、各端末器1は
1対の信号線2間に直流電圧Vccを印加するプル
アツプ抵抗3と、信号線2間を送信すべきデータ
に基いて短絡自在とするスイツチング用トランジ
スタQ0よりなる送信手段4と、信号線2間の電
圧が所定電圧以上かどうかを判別するインバータ
回路Iよりなるデータ受信手段5と、送信すべき
データを作成するとともに受信されたデータの信
号処理を行なうインターフエース用ロジツク回路
6とで構成されている。DOは送信データ出力端
子、DIは受信データ入力端子、7,8は信号線
接続端子であり、各端末器1間を接続する信号線
2として同軸ケーブルが用いられており、この信
号線2を介して各端末器1間でデータを送受信す
るようになつている。この場合、信号線2は各端
末器1にて共通利用されるバス方式となつてお
り、各端末器1間の送信データが干渉し合うのを
防止するためCSMA/CDのようなプロトコルが
用いられる。
2図に示すように構成されており、各端末器1は
1対の信号線2間に直流電圧Vccを印加するプル
アツプ抵抗3と、信号線2間を送信すべきデータ
に基いて短絡自在とするスイツチング用トランジ
スタQ0よりなる送信手段4と、信号線2間の電
圧が所定電圧以上かどうかを判別するインバータ
回路Iよりなるデータ受信手段5と、送信すべき
データを作成するとともに受信されたデータの信
号処理を行なうインターフエース用ロジツク回路
6とで構成されている。DOは送信データ出力端
子、DIは受信データ入力端子、7,8は信号線
接続端子であり、各端末器1間を接続する信号線
2として同軸ケーブルが用いられており、この信
号線2を介して各端末器1間でデータを送受信す
るようになつている。この場合、信号線2は各端
末器1にて共通利用されるバス方式となつてお
り、各端末器1間の送信データが干渉し合うのを
防止するためCSMA/CDのようなプロトコルが
用いられる。
いま、一端末器1の送信手段4を構成するトラ
ンジスタQ0がオフされているとき、信号線2間
にはプルアツプ抵抗3を介して直流電圧Vccが印
加されており、各端末器1の受信手段5を構成す
るインバータ回路IにHレベルが入力され、イン
バータ回路I出力はLレベル(例えばデータ
「0」)となる。一方、送信データに基いてトラン
ジスタQ0がオンされると、信号線2間がトラン
ジスタQ0によつて短絡されてLレベル(OV)と
なり、各端末器1のインバータ回路IにLレベル
が入力されインバータ回路I出力はHレベル(例
えばデータ「1」)となる。
ンジスタQ0がオフされているとき、信号線2間
にはプルアツプ抵抗3を介して直流電圧Vccが印
加されており、各端末器1の受信手段5を構成す
るインバータ回路IにHレベルが入力され、イン
バータ回路I出力はLレベル(例えばデータ
「0」)となる。一方、送信データに基いてトラン
ジスタQ0がオンされると、信号線2間がトラン
ジスタQ0によつて短絡されてLレベル(OV)と
なり、各端末器1のインバータ回路IにLレベル
が入力されインバータ回路I出力はHレベル(例
えばデータ「1」)となる。
ところで、このような従来例において、何らか
の事故で信号線2間が短絡された場合、信号線2
間電圧が常にLレベルとなつて信号線2を共用し
ているすべての端末器1間のデータ伝送が不可能
になつてしまうという問題があつた。
の事故で信号線2間が短絡された場合、信号線2
間電圧が常にLレベルとなつて信号線2を共用し
ているすべての端末器1間のデータ伝送が不可能
になつてしまうという問題があつた。
本発明は上記の点に鑑みて為されたものであ
り、その目的とするところは、信号線の短絡事故
発生時におけるデータの伝送不能範囲を最小限に
することができる情報伝送装置を提供することに
ある。
り、その目的とするところは、信号線の短絡事故
発生時におけるデータの伝送不能範囲を最小限に
することができる情報伝送装置を提供することに
ある。
実施例
第3図乃至第5図は本発明一実施例を示すもの
で、従来と同様の情報伝送装置において、各端末
器1に設けられた複数の信号線接続端子7,8と
データ送信手段4およびデータ受信手段5との間
にリレーR1,R2の接点r1,r2よりなるスイツチ手
段14を設け、信号線2間の信号レベルがNビツ
ト分(実施例では9ビツト)以上連続してLレベ
ルにならないような所定の伝送フオーマツトでデ
ータ伝送を行うとともにに、Nビツト分以上信号
線の信号レベルがLレベルのとき短絡検出信号
Vsを出力する短絡検出回路10出力に基いて上
記スイツチ手段14を制御していずれかの接点
r1,r2をオフすることにより短絡されている信号
線2を切離すようにしてある。ここに、ロジツク
回路6は第4図に示すようにシリアルデータより
なる送信データ、受信データを送受信するシリア
ルインターフエース11、短絡検出回路10、信
号処理用CPU12、リレー制御信号を出力端子
RC1,RC2に出力する出力ポート13とで構成さ
れ、短絡検出回路10は第5図に示すようにDフ
リツプフロツプF1,F2,F4,F5、S−Rフリツ
プフロツプF3,F6およびアンド回路A1〜A3にて
形成されている。
で、従来と同様の情報伝送装置において、各端末
器1に設けられた複数の信号線接続端子7,8と
データ送信手段4およびデータ受信手段5との間
にリレーR1,R2の接点r1,r2よりなるスイツチ手
段14を設け、信号線2間の信号レベルがNビツ
ト分(実施例では9ビツト)以上連続してLレベ
ルにならないような所定の伝送フオーマツトでデ
ータ伝送を行うとともにに、Nビツト分以上信号
線の信号レベルがLレベルのとき短絡検出信号
Vsを出力する短絡検出回路10出力に基いて上
記スイツチ手段14を制御していずれかの接点
r1,r2をオフすることにより短絡されている信号
線2を切離すようにしてある。ここに、ロジツク
回路6は第4図に示すようにシリアルデータより
なる送信データ、受信データを送受信するシリア
ルインターフエース11、短絡検出回路10、信
号処理用CPU12、リレー制御信号を出力端子
RC1,RC2に出力する出力ポート13とで構成さ
れ、短絡検出回路10は第5図に示すようにDフ
リツプフロツプF1,F2,F4,F5、S−Rフリツ
プフロツプF3,F6およびアンド回路A1〜A3にて
形成されている。
以下、実施例の動作について具体的に説明す
る。いま、信号線2の短絡事故が発生していない
場合において、リレーR1,R2の接点r1,r2は共に
オンされており、各端末器1間のデータ伝送は従
来例と全く同様に行なわれる。第6図は信号線2
を介して伝送されるデータ信号の一例を示すもの
で、スタートビツトSaのLレベルに続いて8ビ
ツトのデータビツトD0〜D7が続き、ストツプビ
ツトSbのHレベルが続くようになつている。次
に信号線2のいずれかの箇所で短絡事故が発生す
ると、信号線2間の電圧は常にLレベルとなり、
全端末器1間のデータ伝送が不可能となる。この
場合、短絡検出回路10では受信データ入力端子
DIに入力されるデータが一定期間(例えば9ビ
ツト)以上Hレベルのときすなわち信号線2間の
電圧がLレベルのとき信号線2が短絡されている
ものと判定して短絡検出信号Vsを出力する。こ
こで、使用されるデータ伝送のフオーマツトは第
6図に示すようになつており、スタートビツト1
ビツト、データビツト8ビツト、パリテイビツト
なし、ストツプビツト1ビトとした場合、NRZ
符号を使用していればデータ0の場合が最もLレ
ベルが長くなり、9ビツト分となる。したがつ
て、データ伝送が正常に行われている場合には、
9ビツト分より長いLレベル期間が続くことがな
いため、9ビツト分以上Lレベルが続いたとき短
絡故障と判定できる。なお、短絡検出回路10の
前半部10aはノイズ除去部を形成しており、短
かい周期のクロツクφ1を用いてクロツクφ1の周
期以下のパルス巾を有するノイズパルスを除去す
るようになつており、後半部10bは受信データ
入力端子DIのHレベル期間がクロツクφ2の周期
以上(例えばデータ信号の9ビツト以上)のとき
に短絡とみなして短絡検出信号Vsを出力する短
絡判別部である。ところで、短絡検出回路10か
ら短絡検出信号Vsが出力されると、CPU12で
は信号線接続端子7,8のうちいずれに接続され
ている信号線2が短絡されているかを判定し、短
絡されている方の接点r1あるいはr2をオフしてそ
の信号線2を切離すとともに他方をオンにする。
すなわち第3図において右側の信号線接続端子8
に接続されている信号線2に短絡事故が発生して
いる場合、接点r1がオンでr2がオフのときにデー
タ伝送が可能で,r1がオフでr2がオンのときにデ
ータ伝送が不可能となるので、右側の信号線2に
短絡事故が生じていると判断して出力ポート13
からリレーR1,R2を制御するリレー制御信号を
出力し、リレーR1,R2を駆動して接点r2をオフ
にするとともに接点r1をオンにする。同様にして
各端末器1にて短絡検出および短絡されている側
の信号線2の切離しが行なわれ、信号線2の短絡
部分のみが伝送路から切離され、信号線2の残り
の部分を介して各端末器1間でデータの送受信が
行なわれる。なお、この場合、当然のことながら
信号線2の短絡部分を越えてデータ伝送を行なう
ことはできないが短絡部分の両側でそれぞれ独立
にデータ伝送が行なえることになる。したがつ
て、信号線2の短絡事故発生時におけるデータの
伝送不能範囲を最小限にすることができるように
なつている。
る。いま、信号線2の短絡事故が発生していない
場合において、リレーR1,R2の接点r1,r2は共に
オンされており、各端末器1間のデータ伝送は従
来例と全く同様に行なわれる。第6図は信号線2
を介して伝送されるデータ信号の一例を示すもの
で、スタートビツトSaのLレベルに続いて8ビ
ツトのデータビツトD0〜D7が続き、ストツプビ
ツトSbのHレベルが続くようになつている。次
に信号線2のいずれかの箇所で短絡事故が発生す
ると、信号線2間の電圧は常にLレベルとなり、
全端末器1間のデータ伝送が不可能となる。この
場合、短絡検出回路10では受信データ入力端子
DIに入力されるデータが一定期間(例えば9ビ
ツト)以上Hレベルのときすなわち信号線2間の
電圧がLレベルのとき信号線2が短絡されている
ものと判定して短絡検出信号Vsを出力する。こ
こで、使用されるデータ伝送のフオーマツトは第
6図に示すようになつており、スタートビツト1
ビツト、データビツト8ビツト、パリテイビツト
なし、ストツプビツト1ビトとした場合、NRZ
符号を使用していればデータ0の場合が最もLレ
ベルが長くなり、9ビツト分となる。したがつ
て、データ伝送が正常に行われている場合には、
9ビツト分より長いLレベル期間が続くことがな
いため、9ビツト分以上Lレベルが続いたとき短
絡故障と判定できる。なお、短絡検出回路10の
前半部10aはノイズ除去部を形成しており、短
かい周期のクロツクφ1を用いてクロツクφ1の周
期以下のパルス巾を有するノイズパルスを除去す
るようになつており、後半部10bは受信データ
入力端子DIのHレベル期間がクロツクφ2の周期
以上(例えばデータ信号の9ビツト以上)のとき
に短絡とみなして短絡検出信号Vsを出力する短
絡判別部である。ところで、短絡検出回路10か
ら短絡検出信号Vsが出力されると、CPU12で
は信号線接続端子7,8のうちいずれに接続され
ている信号線2が短絡されているかを判定し、短
絡されている方の接点r1あるいはr2をオフしてそ
の信号線2を切離すとともに他方をオンにする。
すなわち第3図において右側の信号線接続端子8
に接続されている信号線2に短絡事故が発生して
いる場合、接点r1がオンでr2がオフのときにデー
タ伝送が可能で,r1がオフでr2がオンのときにデ
ータ伝送が不可能となるので、右側の信号線2に
短絡事故が生じていると判断して出力ポート13
からリレーR1,R2を制御するリレー制御信号を
出力し、リレーR1,R2を駆動して接点r2をオフ
にするとともに接点r1をオンにする。同様にして
各端末器1にて短絡検出および短絡されている側
の信号線2の切離しが行なわれ、信号線2の短絡
部分のみが伝送路から切離され、信号線2の残り
の部分を介して各端末器1間でデータの送受信が
行なわれる。なお、この場合、当然のことながら
信号線2の短絡部分を越えてデータ伝送を行なう
ことはできないが短絡部分の両側でそれぞれ独立
にデータ伝送が行なえることになる。したがつ
て、信号線2の短絡事故発生時におけるデータの
伝送不能範囲を最小限にすることができるように
なつている。
ところで、実施例にあつては、各端末器1にて
信号線2の短絡部分の切離しを上述のようにして
行なうとともに、各端末器1に割当られた期間に
自己の固有アドレスを送信データとして送信する
ことにより、短絡発生箇所をすべての端末器1で
判別できるようにしてあり、以下短絡発生箇所の
判別動作について第7図を用いて概説する。い
ま、X点で短絡事故が発生して各端末器1の短絡
検出回路10から短絡検出信号Vsが出力される
と、まず最初にすべての端末器1の接点r1,r2が
オフされ、続いて端末器11,12,13,14…1
Nのスイツチ手段14が順次動作して各端末器1
1〜1Nの短絡されている側の信号線2を切離す。
この場合、各端末器11〜1Nにおける短絡され
ている側の信号線2の検出およびスイツチ手段1
4の動作タイミングすなわち短絡されている信号
線2の切離し動作期間は適当に(a秒)設定され
ており、短絡検出信号Vsが出力された直後に端
の端末器11から順に上記切離し動作を行なうよ
うになつており、n番目の端末器1nではa×n
秒後に切離し動作が行なわれる。例えば、第7図
のように端末器13と端末器14との間で短絡事故
が発生している場合、第1、端末器11および12
においては両側の信号線1が共に短絡されていな
いので、接点r1,r2が順次オンされてゆく。一
方、端末器13においては右側の信号線2に短絡
事故が発生しているので、接点r1がオンされるが
接点r2はオフされる。同様にして端末器14にお
いては左側の信号線2に短絡事故が発生している
ので、接点r1がオフされ、接点r2がオンされる。
また、端末器14〜1Nにおいては、両側の信号
線2が共に短絡されていないので、接点r1,r2が
順次オンされてゆく。ここに、各端末器11〜1
Nにおいて、信号線2の選択接続動作の完了した
時点で自己の固有アドレスを送信データとして送
信するようになつている。したがつて、短絡事故
発生箇所(X点)の左側では端末器11〜13の固
有アドレスが順次伝送され、各端末器11〜13で
は最後に伝送された固有アドレスに基いて端末器
13の右側の信号線2において短絡事故が発生し
たことを判別できるようになつている。一方、短
絡事故発生箇所の右側では端末器14〜1Nの固
有アドレスが順次伝送され、各端末器14〜1N
では最初に伝送された固有アドレスに基いて端末
器14の左側の信号線2において短絡事故が発生
したことを判別できることになる。したがつて、
短絡事故により部分的にデータ伝送が不可能な部
分が生じても各端末器11〜1Nではデータ伝送
が可能な範囲を常に認識してデータ伝送を行なう
ことができ、データの伝送ミスが発生しないよう
になつている。
信号線2の短絡部分の切離しを上述のようにして
行なうとともに、各端末器1に割当られた期間に
自己の固有アドレスを送信データとして送信する
ことにより、短絡発生箇所をすべての端末器1で
判別できるようにしてあり、以下短絡発生箇所の
判別動作について第7図を用いて概説する。い
ま、X点で短絡事故が発生して各端末器1の短絡
検出回路10から短絡検出信号Vsが出力される
と、まず最初にすべての端末器1の接点r1,r2が
オフされ、続いて端末器11,12,13,14…1
Nのスイツチ手段14が順次動作して各端末器1
1〜1Nの短絡されている側の信号線2を切離す。
この場合、各端末器11〜1Nにおける短絡され
ている側の信号線2の検出およびスイツチ手段1
4の動作タイミングすなわち短絡されている信号
線2の切離し動作期間は適当に(a秒)設定され
ており、短絡検出信号Vsが出力された直後に端
の端末器11から順に上記切離し動作を行なうよ
うになつており、n番目の端末器1nではa×n
秒後に切離し動作が行なわれる。例えば、第7図
のように端末器13と端末器14との間で短絡事故
が発生している場合、第1、端末器11および12
においては両側の信号線1が共に短絡されていな
いので、接点r1,r2が順次オンされてゆく。一
方、端末器13においては右側の信号線2に短絡
事故が発生しているので、接点r1がオンされるが
接点r2はオフされる。同様にして端末器14にお
いては左側の信号線2に短絡事故が発生している
ので、接点r1がオフされ、接点r2がオンされる。
また、端末器14〜1Nにおいては、両側の信号
線2が共に短絡されていないので、接点r1,r2が
順次オンされてゆく。ここに、各端末器11〜1
Nにおいて、信号線2の選択接続動作の完了した
時点で自己の固有アドレスを送信データとして送
信するようになつている。したがつて、短絡事故
発生箇所(X点)の左側では端末器11〜13の固
有アドレスが順次伝送され、各端末器11〜13で
は最後に伝送された固有アドレスに基いて端末器
13の右側の信号線2において短絡事故が発生し
たことを判別できるようになつている。一方、短
絡事故発生箇所の右側では端末器14〜1Nの固
有アドレスが順次伝送され、各端末器14〜1N
では最初に伝送された固有アドレスに基いて端末
器14の左側の信号線2において短絡事故が発生
したことを判別できることになる。したがつて、
短絡事故により部分的にデータ伝送が不可能な部
分が生じても各端末器11〜1Nではデータ伝送
が可能な範囲を常に認識してデータ伝送を行なう
ことができ、データの伝送ミスが発生しないよう
になつている。
本発明は上述のように構成されており、端末器
間で信号線を介してデータをベースバンド伝送す
るようにした情報伝送装置において、各端末器設
けられた複数の信号線接続端子とデータ送信手段
およびデータ受信手段との間にスイツチ手段を設
け、信号線間の電圧が予め設定された時間以上L
レベルのとき短絡検出信号を出力する短絡検出回
路出力に基いて上記スイツチ手段を制御して短絡
されている側の信号線の切離すようにしたもので
あり、信号線の短絡事故発生を検出して信号線の
短絡発生部分を端末器の信号線接続端子から切離
すことにより、信号線の残りの部分にてデータ伝
送を行なえるようにしているので、信号線の短絡
事故発生時におけるデータの伝送不能範囲を最小
限にすることができるという効果がある。また、
信号線の信号レベルがNビツト分以上連続してL
レベルにならないような所定の伝送フオーマツト
でデータ伝送を行うとともに、Nビツト分以上信
号線の信号レベルがLレベルのとき短絡検出信号
を出力するように短絡検出回路を構成しており、
信号線上の信号のフオーマツトを変更することな
く簡単な構成で短絡検出が行えるという効果があ
る。
間で信号線を介してデータをベースバンド伝送す
るようにした情報伝送装置において、各端末器設
けられた複数の信号線接続端子とデータ送信手段
およびデータ受信手段との間にスイツチ手段を設
け、信号線間の電圧が予め設定された時間以上L
レベルのとき短絡検出信号を出力する短絡検出回
路出力に基いて上記スイツチ手段を制御して短絡
されている側の信号線の切離すようにしたもので
あり、信号線の短絡事故発生を検出して信号線の
短絡発生部分を端末器の信号線接続端子から切離
すことにより、信号線の残りの部分にてデータ伝
送を行なえるようにしているので、信号線の短絡
事故発生時におけるデータの伝送不能範囲を最小
限にすることができるという効果がある。また、
信号線の信号レベルがNビツト分以上連続してL
レベルにならないような所定の伝送フオーマツト
でデータ伝送を行うとともに、Nビツト分以上信
号線の信号レベルがLレベルのとき短絡検出信号
を出力するように短絡検出回路を構成しており、
信号線上の信号のフオーマツトを変更することな
く簡単な構成で短絡検出が行えるという効果があ
る。
第1図は従来例の概略構成図、第2図は同上の
要部回路図、第3図乃至第5図は本発明一実施例
の要部回路図、第6図および第7図は同上の動作
説明図である。 1は端末器、2は信号線、3はプルアツプ抵
抗、4はデータ送信手段、5はデータ受信手段、
10は短絡検出回路、14はスイツチ手段であ
る。
要部回路図、第3図乃至第5図は本発明一実施例
の要部回路図、第6図および第7図は同上の動作
説明図である。 1は端末器、2は信号線、3はプルアツプ抵
抗、4はデータ送信手段、5はデータ受信手段、
10は短絡検出回路、14はスイツチ手段であ
る。
Claims (1)
- 1 1対の信号線間にプルアツプ抵抗を介して直
流電圧を印加し、信号線間を送信すべきデータに
基いて短絡自在としたデータ送信手段を設けると
ともに信号線間の電圧が所定電圧以上かどうかを
判別してデータを受信するデータ受信手段を設け
ることにより端末器を形成し、複数の端末器を同
一の信号線に接続して各端末器間でデータを送受
信せしめて成る情報伝送装置において、各端末器
に設けられた複数の信号線接続端子とデータ送信
手段およびデータ受信手段との間にそれぞれスイ
ツチ手段を設け、信号線の信号レベルがNビツト
分以上連続してLレベルにならないような所定の
伝送フオーマツトでデータ伝送を行うとともに、
Nビツト分以上信号線の信号レベルがLレベルの
とき短絡検出信号を出力する短絡検出回路出力に
基いて上記スイツチ手段を制御して短絡されてい
る側の信号線を切離すようにしたことを特徴とす
る情報伝送装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59040860A JPS60185449A (ja) | 1984-03-02 | 1984-03-02 | 情報伝送装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59040860A JPS60185449A (ja) | 1984-03-02 | 1984-03-02 | 情報伝送装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS60185449A JPS60185449A (ja) | 1985-09-20 |
| JPH0564498B2 true JPH0564498B2 (ja) | 1993-09-14 |
Family
ID=12592293
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP59040860A Granted JPS60185449A (ja) | 1984-03-02 | 1984-03-02 | 情報伝送装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS60185449A (ja) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0659054B2 (ja) * | 1987-07-17 | 1994-08-03 | 株式会社日立製作所 | デ−タ伝送装置 |
| EP0569600A4 (en) * | 1991-12-02 | 1995-01-18 | Furukawa Electric Co Ltd | METHOD FOR REMOVING A DISTURBED TRANSMISSION LINE. |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5919869B2 (ja) * | 1979-08-16 | 1984-05-09 | マツダ株式会社 | テイルトキヤビン車のテイルトロツク装置 |
-
1984
- 1984-03-02 JP JP59040860A patent/JPS60185449A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS60185449A (ja) | 1985-09-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3631791B2 (ja) | 少なくとも2つのステーション間でのデータの直列伝送装置 | |
| EP2754057B1 (en) | Circuit and electronic module for automatic addressing | |
| US5357518A (en) | Network interface | |
| EP0295897B1 (en) | Multiplex wiring system | |
| JP2851124B2 (ja) | 多重伝送方式 | |
| US5719509A (en) | Method of controlling transmission of binary pulses on a transmission line | |
| JPH08317018A (ja) | デイジタル2導体母線データ通信システム用の故障許容出力段 | |
| US6633935B1 (en) | Automatic bus termination readjustment | |
| US4819225A (en) | Redundant and fault tolerant communication link | |
| US5436887A (en) | Digital full-duplex transceiver | |
| US6744810B1 (en) | Signal repeater for voltage intolerant components used in a serial data line | |
| JPH0564498B2 (ja) | ||
| US5034966A (en) | Redundant and fault tolerant communication link | |
| EP0199338B1 (en) | Repeater circuit | |
| JP3201666B2 (ja) | 半2重シリアル伝送用インターフェース変換回路 | |
| US5834949A (en) | Bus driver failure detection system | |
| JPS60117843A (ja) | デ−タ伝送システムの信号出力方式 | |
| JP3550442B2 (ja) | エンコーダ信号通信方法 | |
| JPH023342B2 (ja) | ||
| JPH0314259B2 (ja) | ||
| JPH06181591A (ja) | 多重伝送装置 | |
| JPH0450680Y2 (ja) | ||
| JPS61267428A (ja) | 情報通信システム | |
| JP2655687B2 (ja) | 回線切替方式 | |
| SU1319064A1 (ru) | Устройство дл приема и передачи цифровой информации |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |