JPS582884A - デイスプレイ装置 - Google Patents

デイスプレイ装置

Info

Publication number
JPS582884A
JPS582884A JP10110281A JP10110281A JPS582884A JP S582884 A JPS582884 A JP S582884A JP 10110281 A JP10110281 A JP 10110281A JP 10110281 A JP10110281 A JP 10110281A JP S582884 A JPS582884 A JP S582884A
Authority
JP
Japan
Prior art keywords
character
display
memory
displayed
graphic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10110281A
Other languages
English (en)
Inventor
努 安藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP10110281A priority Critical patent/JPS582884A/ja
Publication of JPS582884A publication Critical patent/JPS582884A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発Wi4紘−jI1表示中に発生される文字パメーン
の発生に、文字表示に供される文字発生器を、用いるデ
ィスプレイ装置KIlする。
従来、この種ディスプレイ襞置においてその表示面に表
示される図形中に文字も表示する方法として、ディスプ
レイ制御をするプーダラムから送られて来るストσ−タ
デーメにより表示せんとする文字パターンtIIIi形
メモリに書込み、このメモリに記憶され九図形パ!−ン
及び文字パl−ンを読出して表示面に表示する第1の方
法と、文字表示制御側とは別個に、a形表示制御側にも
それ専用の文字発生器を設け、この文字発生器で発生さ
れ丸文字パメーンを、図形パメーンを記憶する図形メモ
9に書込み、図形メモリからそζに記憶され九IEI形
パターン及び文字パターンを読出して表示面に表示する
第2の方法とがある。
上記第1の方法におけるlI形表示でそこに表示される
文字パメーンが文字表示における文字バメーンと異なる
という欠点があり、を九、第2の方法では高価な文字発
生器例えば漢字発生器を設けねばならないという欠点が
ある。
本発明は上述したようlk@来装置の欠点に鏝みて創案
され良もので、その目的は文字表水制@側の文字発生器
を図形表示制御側にも共用させるようにし、以って図形
中に文字を表示する場合においても文字発生St−別途
設けず、しかも文字パターンは文字表示でも@形表示で
4岡−にしうるディスプレイ装置を提供することKある
以下、添付l1lIit参照しなから本発明の一実施@
tWR−する。
第1図は本発明のディスプレイ装置を示す。1は1示し
ない電子計算機の中央演算装置に接続されるインターフ
ェイス制御装置であり、これは共通パス2に接続されて
いる。寡は共通パス2に*絖され命令形式1イy′丁7
”イ8餉l′l装置lを経て送られて来島文事表示情報
の内の文字コードを、文字表示情報に応答して表示制御
ブーグラム訳出し専用メモリ4かも読出されるマイク冒
プログラムOII御の下に1文字表示情報O内のアドレ
スによって指1’される位置に記憶する文字ブードバッ
フ丁で、このバッファ3の各記憶位置紘後述するツスメ
一式表示昏5の表示11CI各文字位置に対応している
。6は表示制御プ曹グラム訳出し専用メモリ40制御の
下にある文字表示制御装置で、文字コードバッファ3か
ら遂次に文字コードを読出しその表示制御を行うもので
ある。文字表示制御装置60文字コード出力は−7を経
て!ルナプレタナ802人力の内の一方の入力へ接続さ
れている。マルチプレクサ8の他方の入力は文字;−ド
レジス!9の出力へ接続されている。マルチプレクサ7
はまえ、ラスタ一式表示器iのラスターの水平帰一期間
を示す信号を文字表示制御装置6から線10を経て受け
る切換制御入力を有する。
!ルチプレク+8の出力は文字発生m1ll(例えば禦
出し専用メモリ、ランダムアクセスメモリ)の入力へ接
続されてお勤、その並列ビット(文字パターンが例えば
24ビツト×24ビツトである場合には並列24ビツト
)出力ti並列−直列化器12の入力へ接続されている
。並列−直列化器12の出力はラスタ一式表示器器へ接
続されている。
文字フードレジスタ9は共通パス2Kil続され、命令
形式でインターフェイス制御回路lを経て送られて来九
図形表示情−の内の文字コードをメモリ4から読出され
るマイタープ■グラム0111J御の下に受取)、壕良
−形表示情報の内の、図形データ及び上記文字コードレ
ジスメに置かれる文字コードの喪め0アドレスは表示制
御プロダラム請出し専用メ毫v4から読出されるマイク
ープ冒ダラ□ムの制御の下KIIl形尭生回路13へ送
られるように構成されている。           
   ′この図形発生11111$に紘壕九、共通パス
2を介してパターン格納レジスjj140出力が接続さ
゛れてい為。レジスタ14の入力は文字発生器110出
力へ接続されてい為。
S形尭生[111131の出力はビットパターンの図形
及び文字を記憶する図形メモリ15の入力へ接続されて
か〉、とのメ篭りは表示制御プ■グラム訳出し専用メモ
リ4から読出″されるマイターブー/jAKよってIi
次に一訳出される。メモリls内のビットパターンもラ
スメ一式表示SSO*示画と1対10対応関係を有して
いる。そして、その出力はラスタ一式表示S=の入力へ
接続されている。
次K、本発明装置の動作を説明する。
・本発明のディスプレイ装置において亀その文字のみの
表示は従来と変わるとζろはない。即ち、インターフェ
イス制御回路1を経て文字コードバッフ73に記憶され
丸文字;−ドの各々はメモリ4から読出されるマイター
プ■グラムの制御の下にある文字表示制御装置6によっ
てバッファ3から順次に読mされ、マルチプレクサ8*
介して文字発生器11へ供給される。それ“それの文字
コードは同一ラスター線を形成する文字ビット六メーン
を各文字ビットぶターン毎に並列ビットとして文字発生
器11かち出力する。この並列ピットパメーン祉並列−
盲列化器12で直列ビットへ変換されてラスタ一式表示
器Sへ供給され、その表示面上に各文字は!トリクス形
式のドットバ!−ンで表示される。ζうして、表示され
るドツト形式の文字は上述の如く文字コードバッファの
記憶位置と1対1の対応関係を有し、これらの表示され
ている文字位置はその位置[J!1′る文字を表示□し
得るが、その位置紘固定している。その表示例な第3図
に示しであるわ このよう危表示が行なわれているところへ、インターフ
ェイス制御回1ift経て命令形式の図形表示情報が送
られて来ると、これに応答してメモリ4から訳出される
マイタロプーグツムの制御の下に、上記図形表示情報の
内の文字フードはパターン格納レジスタ14へ記憶され
、また図形情報及び上記文字コードのアドレスが図形発
生回路13へ供給される。
文字コードレジスタコード字ゴードは第2図に示す如き
ラスメ一式表示rIsの水平帰−期関に入ると文字lI
示餉御aSSから−10を経て送られて来る切換制御信
号によって転送路が切換えられたマルチプレクす$を経
て文字発生@11へ与えられ31列ビットの文字パター
ンとして出力される。
この文字パターンはパターン格納レジスタ14に格納さ
れる。
レジスタ14の文字パターンは図形発生回路13で発生
され九ビットバメーンと共に上記図形表示m軸中oアド
レスによって指定される任意の文字表示位置に対応する
メモリ15の記憶位置に記憶される。このようKして配
憶されたビットパターンの図形及び文字は第2rlDK
示す如き水平帰一時間即ちツスメ一式表示器5のラスメ
ー水平帰一時間に読出されラスメ一式表示器5の表示面
に表示される(第4図)。結果として表示1i1iK表
示されるものは第67図に示す如くなる。
このように1本発明Kかいては、文字発生器110共用
が達成され、これによりヒの積形式のディスプレイ装置
のコスト〆クンが図れゐ。また文字発生器11の共用に
より、表示@5に表示される文字7オントの同一化も同
時に得られる。また、本発明においても、図形中K11
l!示される文字位置を従来と同様、任意の位置に表示
しうるという機′能は伺んら損なわれない。
上記の説明から明らかなように、本発明の要部は文字発
生器の共用化にあるから、上記買施例では説明しなかっ
たが、図形中に表示される文字の拡大岬も従来装置と同
様に寮施しうることは蟲弊者の容具になしうるところで
ある。
以上の説明から明らか力ように、本発明によれば、次の
ような効果が得られる。
■ 文字発生器の共用が達成される。
■ これKより表示文字フォントの同一化も同時に得ら
れる。
■ 着た、図形中への文字表示を任意の位置に行えると
いう機能を食〈損うことなく■及び■の効果會得ること
が出来る勢で↓る。
【図面の簡単な説明】
第1図は本発明装置のブ箇ツク図、餉2図はラスメ一式
表示器のラスター−各部の時間関俤を示す図、第aSa
文字表示制御に関してのみの表示状態を示す−、第4図
は図形表示制御に関してのみOII示状llを示す図、
第5図は文字表示制御及び図形表示制御を同時に生せし
められる場合の表示状IIt−示す−である。 図中、8はマルチプレタサ、9F1文字コードレジス!
、11?Ii文字艷生器、14はパターン格納レジスタ
、13#1図形発生回路、!6は図形メモリ、器はラス
メ一式表示器、4社表示制御プ■グラム読出し専用メモ
リである。 特許出−人 富士通株式会社

Claims (1)

  1. 【特許請求の範囲】 l)文字発生器及び図形メモリを有ルて文字及びIO形
    をラスメ一式表示器の表示tiK表示するディスプレイ
    装置KtiPいて%−形−示に際して受けとられる文字
    コードを上記ラスメ一式表示器の水平帰−期関中に上記
    文字発生器で文字パターン化し、その*牢パターンを上
    記図形メモリ内の所箇位置に書込んで上記図形表示中に
    文字を上記1!#謝Ell示させるように構成したこと
    を4I徽とするディスプレイ装置。 2)1紀所望位置は上記画形表示KII[して受けとら
    れるmsメモ讐O11定アドレスで決められることを特
    徴とする特許請求の範−第15記載のディスプレイ装置
JP10110281A 1981-06-29 1981-06-29 デイスプレイ装置 Pending JPS582884A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10110281A JPS582884A (ja) 1981-06-29 1981-06-29 デイスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10110281A JPS582884A (ja) 1981-06-29 1981-06-29 デイスプレイ装置

Publications (1)

Publication Number Publication Date
JPS582884A true JPS582884A (ja) 1983-01-08

Family

ID=14291716

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10110281A Pending JPS582884A (ja) 1981-06-29 1981-06-29 デイスプレイ装置

Country Status (1)

Country Link
JP (1) JPS582884A (ja)

Similar Documents

Publication Publication Date Title
US4591845A (en) Character and graphic signal generating apparatus
JPH04338797A (ja) フォントメモリアクセス方式
JPS582874A (ja) フルグラフィックディスプレイ装置の画面構成変更回路
JPS582884A (ja) デイスプレイ装置
JPS58194090A (ja) デイスプレイ装置
JPH0425555B2 (ja)
JPS6194090A (ja) グラフイツクデイスプレイ装置
JPS59148091A (ja) 文字図形表示装置
JPH03116194A (ja) ディスブレイ制御装置
JPS63136171A (ja) 画像デ−タ処理装置
JPS59162587A (ja) 画像表示装置
JPS62293288A (ja) 文字パタ−ン転送方式
JPS61263764A (ja) プリンタ制御方式
JPS5975285A (ja) 表示画面分割制御方式
JPS6221191A (ja) 表示制御装置
JPS62293291A (ja) 画像表示装置
JPS60129786A (ja) 画像メモリ装置
JPS60173584A (ja) ビツトマツプデイスプレイ制御装置
JPS6011891A (ja) 表示装置制御方式
JPS5866991A (ja) カ−ソル表示制御方式
JPS60175082A (ja) ブラウン管表示におけるフオント配置制御回路
JPH0330873B2 (ja)
JPH09198027A (ja) キャラクタディスプレイ装置
JPS6188292A (ja) デイスプレイ制御装置
JPH03192293A (ja) マルチ画面表示方式