JPS60103475A - デ−タ転送方式 - Google Patents
デ−タ転送方式Info
- Publication number
- JPS60103475A JPS60103475A JP21033083A JP21033083A JPS60103475A JP S60103475 A JPS60103475 A JP S60103475A JP 21033083 A JP21033083 A JP 21033083A JP 21033083 A JP21033083 A JP 21033083A JP S60103475 A JPS60103475 A JP S60103475A
- Authority
- JP
- Japan
- Prior art keywords
- data
- transfer
- signal
- bus
- data processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Multi Processors (AREA)
- Bus Control (AREA)
- Small-Scale Networks (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
く技術分野の説明〉
本発明は、データ要求用のデータリクエスト〔以下、D
RQと称す〕信号と、データ確認用のデータアクノリッ
ジ〔以下、DACKと称す〕信号とによって、データ処
理装置間のデータ転送を行なう方式に関する。
RQと称す〕信号と、データ確認用のデータアクノリッ
ジ〔以下、DACKと称す〕信号とによって、データ処
理装置間のデータ転送を行なう方式に関する。
〈従来技術の説明〉
従来、コ本以上のデータバスを用いて、複数のデータ処
理装置間のデータ転送を行なう場合、制御装置から転層
指示が与えられると、データ処理装置自体が未使用のデ
ータノ(スを探し、未使用のデータバスが存在すれば、
その)くスを用い【デー夕転送を行ない、すべてのデー
タバスが使用中であれば、いずれかのバスの転送が終T
するまで待つ、という方法がとられていた。そのため、
データ処理装置自体でデータバスを管理する必要があり
、データ処理装置内の転送制御回路が複雑になる欠点が
あった。
理装置間のデータ転送を行なう場合、制御装置から転層
指示が与えられると、データ処理装置自体が未使用のデ
ータノ(スを探し、未使用のデータバスが存在すれば、
その)くスを用い【デー夕転送を行ない、すべてのデー
タバスが使用中であれば、いずれかのバスの転送が終T
するまで待つ、という方法がとられていた。そのため、
データ処理装置自体でデータバスを管理する必要があり
、データ処理装置内の転送制御回路が複雑になる欠点が
あった。
〈目的の説″9Jン
本発明は、制御回路が、データバス指定、DRQ信号の
送出指定、DACK信号の送出指定、転送データ設定、
データ転送の開始指示、データ転送の終了信号受信を行
なうことにより、データ処理装置内の転送制御回路が簡
単化され、かつ、制御回路に負担をかけないデータ転送
方式を提供するものである。
送出指定、DACK信号の送出指定、転送データ設定、
データ転送の開始指示、データ転送の終了信号受信を行
なうことにより、データ処理装置内の転送制御回路が簡
単化され、かつ、制御回路に負担をかけないデータ転送
方式を提供するものである。
〈発明の構成〉
本発明は、DRQ信号とDACK信号によってデータ処
理装置間のデータ転送を行なう装置において、DRQ信
号送出回路とDACK信号送出回路を有しデータ転送中
に制御装置の介在を必要としないデータ処理装置と、 データ線とDRQ信号線とDACK信号線とから成り、
該データ処理装置間のデータ転送を行なう2組以上のデ
ータバスと、 上記データ処理装置とデータノ(スの間に挿入されデー
タ処理装置と接続するデータノ(スな選択するデータバ
ス選択回路と、 データ転送を制御する制御装置と、 該制御装置を上記データ処理装置とデータノ(ス選択回
路に接続する制御](ス とから構成される装置 択回路にデータバス指定を行なうと共にデータ処理装置
に対してデータリクエスト信号送出指定、データアクノ
リッジ信号送出指定、転送データ数設定、データ転送開
始指示、データ転送路r受信を行なうことを特徴として
いる。
理装置間のデータ転送を行なう装置において、DRQ信
号送出回路とDACK信号送出回路を有しデータ転送中
に制御装置の介在を必要としないデータ処理装置と、 データ線とDRQ信号線とDACK信号線とから成り、
該データ処理装置間のデータ転送を行なう2組以上のデ
ータバスと、 上記データ処理装置とデータノ(スの間に挿入されデー
タ処理装置と接続するデータノ(スな選択するデータバ
ス選択回路と、 データ転送を制御する制御装置と、 該制御装置を上記データ処理装置とデータノ(ス選択回
路に接続する制御](ス とから構成される装置 択回路にデータバス指定を行なうと共にデータ処理装置
に対してデータリクエスト信号送出指定、データアクノ
リッジ信号送出指定、転送データ数設定、データ転送開
始指示、データ転送路r受信を行なうことを特徴として
いる。
〈実施例の説明〉
次に図面を参照して、本発明の実施例につ(・て説明す
る。第l図はSつのデータ処理装置を2組のデータバス
に接続した場合の構成例である。
る。第l図はSつのデータ処理装置を2組のデータバス
に接続した場合の構成例である。
データ処理袋II(/〜S)は、それぞれデータバスの
選択回路(6〜/θ)を通して2組のデータハ,c(B
,) e (Bt)に接続され、これらのデータ処理装
置(/〜S)、データバスの選択回路(6〜IO)は、
すべて制御バス(lざ)を通して制御装置(7ノ)に接
続されている。ここで、(/2./!;)はデータ線、
(i3.ib>はDRQの信号線、(/ダ./り)はD
ACKの信号線である。
選択回路(6〜/θ)を通して2組のデータハ,c(B
,) e (Bt)に接続され、これらのデータ処理装
置(/〜S)、データバスの選択回路(6〜IO)は、
すべて制御バス(lざ)を通して制御装置(7ノ)に接
続されている。ここで、(/2./!;)はデータ線、
(i3.ib>はDRQの信号線、(/ダ./り)はD
ACKの信号線である。
制御装置(/l)は、データ転送を行なおうとするコつ
のデータ処理装置の一方に対して, DRQ信号の送出
指定、転送データ数.の設定、他方に対してDACK信
号の送出指定、転送データ数の設定を行なうと共に、こ
の2つのデータ処理装置に対応するデータバスの選択回
路に対して、データバスの指定を行ない、その後、デー
タ転送の開始指示を行なう。
のデータ処理装置の一方に対して, DRQ信号の送出
指定、転送データ数.の設定、他方に対してDACK信
号の送出指定、転送データ数の設定を行なうと共に、こ
の2つのデータ処理装置に対応するデータバスの選択回
路に対して、データバスの指定を行ない、その後、デー
タ転送の開始指示を行なう。
データ処理装置は、データ転送の開始指示を受けた後、
データ処理装置内部の転送制御回路によって自動的忙転
送を行い、転送軽r時にデータ転送の終了信号を制御バ
スClg)に出力する。従つて、制御装置(/l)は、
データ転送の開始指示後、データ転送の終r信号を受信
するまで他の処理を行うことができる。
データ処理装置内部の転送制御回路によって自動的忙転
送を行い、転送軽r時にデータ転送の終了信号を制御バ
スClg)に出力する。従つて、制御装置(/l)は、
データ転送の開始指示後、データ転送の終r信号を受信
するまで他の処理を行うことができる。
次に、データ処理装置の動作について説明する。
第2図に第l図のデータ処理装置(/)とデータバスの
選択回路(6)の詳細なブロック図を示もデータバスの
選択回路(6)はデータバスの選択器(60/〜603
)とデータバス指定の保持回路(1,04I)から成り
、制御装置(l/)からのデータバス指定1s)K:従
って、データバス( Bl) 、 ( nt)とデータ
処理装置(/)とを接続する。
選択回路(6)の詳細なブロック図を示もデータバスの
選択回路(6)はデータバスの選択器(60/〜603
)とデータバス指定の保持回路(1,04I)から成り
、制御装置(l/)からのデータバス指定1s)K:従
って、データバス( Bl) 、 ( nt)とデータ
処理装置(/)とを接続する。
データ処理装置(/)は、DRQ−DACK 信号送出
指定の保持回路(/0/)と、データ処理部(/02)
と、DRQ信号の作成回路(/θ3)と、DACK信号
の作成回路C/017)とを含み構成される。
指定の保持回路(/0/)と、データ処理部(/02)
と、DRQ信号の作成回路(/θ3)と、DACK信号
の作成回路C/017)とを含み構成される。
制御装置(//)からDRQ信号の送出指定(drt)
又はDACK信号の送出指定(dat)が行なわれると
、DRQ−DACK信号送出指定の保持回路(ioi>
がその指定を保持して、DRQ信号送出指定の信号線(
/(B; )又はDACK信号送出指定の信号線<io
t、>K出力する。
又はDACK信号の送出指定(dat)が行なわれると
、DRQ−DACK信号送出指定の保持回路(ioi>
がその指定を保持して、DRQ信号送出指定の信号線(
/(B; )又はDACK信号送出指定の信号線<io
t、>K出力する。
データ処理部C102)は、制御装置(//)からの転
送データ数設定(dn )ならびに、データ転送開始指
示(str) を受信した後、データ転送可能となった
状態(dtp) を、データ転送可能指示の信号線(1
07)に出力する。
送データ数設定(dn )ならびに、データ転送開始指
示(str) を受信した後、データ転送可能となった
状態(dtp) を、データ転送可能指示の信号線(1
07)に出力する。
DRQ信号の作成回路(103)はDRQ信号送出指定
の信号線<ios>によってDRQ信号送出指定(ar
t) されている場合に、データ転送可能指示の信号線
(107)からの信号(dtp) K従って、DRQ信
号(dr)をDRQ信号の入出力線C10g)K出力し
、DACK信号(da)をDACK信号の入出力線(/
θq)より入力する。
の信号線<ios>によってDRQ信号送出指定(ar
t) されている場合に、データ転送可能指示の信号線
(107)からの信号(dtp) K従って、DRQ信
号(dr)をDRQ信号の入出力線C10g)K出力し
、DACK信号(da)をDACK信号の入出力線(/
θq)より入力する。
DACK信号の作成回路(10ダ)は、DACK信号送
出指定の信号線(101,>Kよつt: DACK信号
送出指定(dat) されている場合に、DRQ信号の
入出力線<iog>、データ転送可能指示の信号線(1
07”) から入力した各信号(dr/、dtp) K
従つズ、DACKパルス信号(da/) を作成してD
ACK信号の入出力線(10q)K出力する。
出指定の信号線(101,>Kよつt: DACK信号
送出指定(dat) されている場合に、DRQ信号の
入出力線<iog>、データ転送可能指示の信号線(1
07”) から入力した各信号(dr/、dtp) K
従つズ、DACKパルス信号(da/) を作成してD
ACK信号の入出力線(10q)K出力する。
DACK信号(da、da/)は、入力の場合も出力の
場合もデータ処理部C102)に加えられ、DRQ信号
送出指定の信号(drt)、 DACK信号送出指定の
信号(dat) と共に、データの入出力線C/10)
を通してデータ(at)を入出力するタイミング信号と
して用いられる。
場合もデータ処理部C102)に加えられ、DRQ信号
送出指定の信号(drt)、 DACK信号送出指定の
信号(dat) と共に、データの入出力線C/10)
を通してデータ(at)を入出力するタイミング信号と
して用いられる。
データ処理部C102)は、以上の動作に従ってデータ
転送を行ない、制御装置(// )から設定(dn)さ
れたデータ数だけ転送が終了すると、データ転送の終了
信号(end)を制御パス(1g)K出力する。
転送を行ない、制御装置(// )から設定(dn)さ
れたデータ数だけ転送が終了すると、データ転送の終了
信号(end)を制御パス(1g)K出力する。
このように、制御装置がデータバス指定、DRQ信号送
出指定、 DACK信号送出指定を行なうととKより、
データ処理装置の転送制御回路及びデータバス選択回路
の構成が簡単化される。
出指定、 DACK信号送出指定を行なうととKより、
データ処理装置の転送制御回路及びデータバス選択回路
の構成が簡単化される。
く効果の説明〉
本発明によると、制御装置が、データバス選択指定、D
RQ信号送出指定、DACK信号送出指定、転送データ
設定、データ転送開始指示、データ転送終了信号受信を
行なうことKより、データ処理装置内の転送制御回路が
簡単化され、がっ、制御回路に負担をかけないデータ転
送を行なうことができる。
RQ信号送出指定、DACK信号送出指定、転送データ
設定、データ転送開始指示、データ転送終了信号受信を
行なうことKより、データ処理装置内の転送制御回路が
簡単化され、がっ、制御回路に負担をかけないデータ転
送を行なうことができる。
第1図は本発明の構成図、第2図は第1図の要部の詳細
なブロック図である。 /−5:データ処理装置。 6〜10:データバスの選択回路。 //:制御装置。 /、2./k :データバスのデータ線。 ia、ib :データパスのデータリクエストの信号線
。 /’1./7 :データパスのデータアクノリッジの信
号線。 7g=制御バス。 lO7:データリクエスト・データアクノリッジ信号送
出指定の保持回路。 102:データ処理部。 lO3:データリクエスト信号の作成回路。 1oii :データアクノリツジ信号の作成回路。 10S:データリクエスト信号送出指定の信号線。 101、 :データアクノリツジ信号送出指定の信号線
。 107:データ転送可能指示の信号線。 10g:データリクエスト信号の入出力線。 io’y”、データアクノリッジ信号の入出力線。 /10:データの入出力線。 607〜6θ3:データバスの選択器。 60t:データバス指定の保持回路。
なブロック図である。 /−5:データ処理装置。 6〜10:データバスの選択回路。 //:制御装置。 /、2./k :データバスのデータ線。 ia、ib :データパスのデータリクエストの信号線
。 /’1./7 :データパスのデータアクノリッジの信
号線。 7g=制御バス。 lO7:データリクエスト・データアクノリッジ信号送
出指定の保持回路。 102:データ処理部。 lO3:データリクエスト信号の作成回路。 1oii :データアクノリツジ信号の作成回路。 10S:データリクエスト信号送出指定の信号線。 101、 :データアクノリツジ信号送出指定の信号線
。 107:データ転送可能指示の信号線。 10g:データリクエスト信号の入出力線。 io’y”、データアクノリッジ信号の入出力線。 /10:データの入出力線。 607〜6θ3:データバスの選択器。 60t:データバス指定の保持回路。
Claims (1)
- 【特許請求の範囲】 データリクエスト信号とデータアクノリッジ信号によっ
てデータ処理装置間のデータ転送を行う装置において。 データリクエスト信号送受信の回路とデータアクノリッ
ジ信号送受信の回路とを有し、データ転送中に制御装置
の介在を必要としないデータ処理装置と、 データ線とデータリクエスト信号線とデータアクノリッ
ジ信号線とから成り、該データ処理装置間のデータ転送
を行う2組以上のデータバスと、上記データ処理装置と
データバスとの間に挿入されて、データ処理装置と接続
するデータバスを選択するデータバス選択回路と、 データ転送を制御する制御装置と、 該制御装置を上記データ処理装置とデータバス選択回路
とに接続する制御バスと、 から構成され、上記制御装置から、前記データバス選択
回路にデータバス指定を行うと共K、前記データ処理装
置に対してデータリクエスト信号送出指定、データアク
ノリッジ信号送出指定、転送データ数設定、データ転送
開始指示、データ転送終了受信を行うようにしたことを
特徴とするデータ転送方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP21033083A JPS60103475A (ja) | 1983-11-09 | 1983-11-09 | デ−タ転送方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP21033083A JPS60103475A (ja) | 1983-11-09 | 1983-11-09 | デ−タ転送方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS60103475A true JPS60103475A (ja) | 1985-06-07 |
Family
ID=16587629
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP21033083A Pending JPS60103475A (ja) | 1983-11-09 | 1983-11-09 | デ−タ転送方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS60103475A (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0601382A1 (en) * | 1992-11-23 | 1994-06-15 | Brooktree Corporation | Expansible high speed digital multiplexer |
| JP2013207655A (ja) * | 2012-03-29 | 2013-10-07 | Koyo Electronics Ind Co Ltd | ノイズフィルタリング方法 |
-
1983
- 1983-11-09 JP JP21033083A patent/JPS60103475A/ja active Pending
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0601382A1 (en) * | 1992-11-23 | 1994-06-15 | Brooktree Corporation | Expansible high speed digital multiplexer |
| JP2013207655A (ja) * | 2012-03-29 | 2013-10-07 | Koyo Electronics Ind Co Ltd | ノイズフィルタリング方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0278264B1 (en) | Data processing system with overlap bus cycle operations | |
| JPH0475700B2 (ja) | ||
| JPH04346151A (ja) | データ処理装置及びファクシミリ装置 | |
| JPS60103475A (ja) | デ−タ転送方式 | |
| JPH05153192A (ja) | 高速遷移信号通信システム | |
| JPS6320541A (ja) | 仮想計算機間の通信方式 | |
| JPS62204358A (ja) | デ−タ通信処理方式 | |
| JPS61271555A (ja) | ダイレクトメモリアクセス転送方式 | |
| JPS62160561A (ja) | プロセツサ間通信方式 | |
| JPH05324545A (ja) | バス制御装置 | |
| JPH0879225A (ja) | データ通信システム及びデータ通信方法 | |
| JP2636003B2 (ja) | データ転送制御装置 | |
| JPS59198044A (ja) | 情報転送方式 | |
| JPS638506B2 (ja) | ||
| JPH0658655B2 (ja) | シリアルi/o方式 | |
| JPH03265250A (ja) | 通信制御装置 | |
| JPS63206850A (ja) | デ−タ処理方式 | |
| JPH05113838A (ja) | 接続装置 | |
| JPH03137760A (ja) | 情報処理システムのメモリ転送方式 | |
| WO1982000374A1 (en) | Input/output processor and method of communication for data processing system | |
| JPS63759A (ja) | 半導体通信制御装置 | |
| JPH02199574A (ja) | マルチプロセッサシステム | |
| JPS5943427A (ja) | 情報処理装置の入出力制御方式 | |
| JPS60211589A (ja) | パラレル信号切換装置 | |
| JPH0478249A (ja) | 通信制御方法 |