JPS6058736A - 同期制御方式 - Google Patents

同期制御方式

Info

Publication number
JPS6058736A
JPS6058736A JP16708583A JP16708583A JPS6058736A JP S6058736 A JPS6058736 A JP S6058736A JP 16708583 A JP16708583 A JP 16708583A JP 16708583 A JP16708583 A JP 16708583A JP S6058736 A JPS6058736 A JP S6058736A
Authority
JP
Japan
Prior art keywords
clock
width
signal
division multiplex
multiplex communication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16708583A
Other languages
English (en)
Inventor
Jitsuo Sentoda
仙洞田 実夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP16708583A priority Critical patent/JPS6058736A/ja
Publication of JPS6058736A publication Critical patent/JPS6058736A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は時分割多重通信装置における同期制御方式に関
する。
従来、この種の時分割多重通信装置の同期制御方式とし
ては、同期パターンの監視、ならびに送受信機のクロッ
ク切断の検出などによって同期制御を行う方式が採用さ
れていた。しかし、同種の時分割多重通信装置が複数、
同一の方路に設置され、これらの装置のための時分割多
重高速回線に周波数多重装置が共用された場合には次の
よう慶問題がある。す々わち、1対の時分割多重通信装
置の片方に電源の切断による電波の切断が発生した時、
正常な対を形成する時分割多重通信装置の時分割多重高
速回線信号が周波数多重装置を介して電源が切断した時
分割多重通信装置と対を成す高速回線に廻り込むことが
ある。そこで、異常な時分割多重通信装置と対を成す電
源供給中の時分割多重通信装置は、本来、同期の異常を
検知して同期異常状態となるべきである。しかし、実際
には同期が確立されたり、未確立となったりして、不特
定々間隔で同期を繰返し、異った時分割多重通信装置に
対応した高速回線信号を該当する時分割多重通信装置に
収容されている低速回線に送出すると云う欠点があった
本発明の目的は、時分割多重通信装置に上記の異常モー
ドが認められた場合に、送受信機のクロックパルス幅が
異常となることが多重ことに着目し、同期信号に送受信
クロックのクロック幅監視回路を設けることにより上記
欠点を除去し、異常表同期の確立を防ぐと共に安定に動
作することができる時分割多重通信装置の同期制御方式
を提供することにある。
本発明による同期制御方式は複数の低速端末回線と、複
数の時分割多重通信装置と、複数の変復調装置と、共通
高速回線とを具備して実現したものである。複数の低速
端末回線は、低速の端末情報を転送するためのものであ
る。複数の時分割多重通信装置は複数の低速端末回線に
接続してあり、同期制御部を含んでいて時分割多重通信
を行うためのものである。複数の変復調装置はそれぞれ
複数の時分割多重通信装置に接続してあって、変復調を
行うためのものである。共通高速回線は複数の変復調装
置に接続してあって、時分割多重通信を行うだめのもの
である。
本発明においては、上記共通高速回線のために複数の時
分割多重通信装置のそれぞれに設けられた同期制御部が
同期パターン検出回路と、送受信クロック切断検出回路
と、クロック幅監視回路とを具備している。同期パター
ン検出回路は同期を確立させるためのものであり、送受
信クロック切断検出回路はそれぞれの変復調装置からの
送受信クロックの切断を検出するためのものである。ク
ロック幅監視回路は送受信クロックのクロック幅を監視
し、規定時間幅とは異なる異常なりロック幅が検出され
たならば、規定時間以上にわたって正常なりロックを受
信するまでは同期異常と判定するためのものである。
次に図面を参照して本発明の実施例について詳細に説明
する。第1図は本発明を適用して構成した時分割多重装
置の一実施例のシステム構成図である。第1図におりて
、101.102.201゜202は第1〜第4の時分
割多重通信装置、103゜104.203.204は第
1〜第4の変復調装置%105゜205は第1および第
2の周波数多重搬送装置、106、107 、206 
、207は個別高速回線、108は共通高速回線、10
9.110 、209.210は同期制御部である。第
1および第3の時分割多重通信装置101.201の間
、ならびに第2および第4の時分割多重通信装置102
.202がそれぞれ結合してあり、同期制御部110.
210と交換機等の端末(図示してなIA)との間、な
らびに同期制御部111 、211と交換機等の端末(
図示してない)との間は低速回線112 、212、な
らびに113、213で通信するものである。この時、
変復調装置204の電源が切断されたか、または個別高
速回線207に断線が発生した場合には、変復調装置2
04から変復調装置104へ向かう信号がなくなり、変
復調装置203から変復調装置103へ向かう時分割多
重高速信号が周波数多重搬送装置105.205の内部
で変復調装置】04に向かう個別高速回線107に廻り
込む。時分割多重装置101 、201 、102.2
02が同一制御方式のため、この時に時分割多重装置1
02では異常同期が確立し、信号線211 、212上
の信号が正常な信号線111 、112に送信されるば
かりではなく、信号線113.114 Kも異常に送出
される。
このとき、個別高速回線107からの信号が弱小レベル
のために、同期制御部110へ変復調装置104から送
出される信号の送受信機ではクロック幅が変動する場合
が多い。
第2図は本発明による同期制御方式を実現するための実
施例を示すブロック図であり、第3図は、第2図の回路
の動作を示す図である。
第2図に示すブロック図は同期制御を行うための送受信
クロック幅監視回路の一例を示すものである。第2図に
おいては便宜上、クロック幅が90%から110%の範
囲にあれば正常とすることとして、第3図に示すタイミ
ング図に従って説明する。
送受信のクロック幅をカウントするためのカウンタ20
はクロック信号OLKでカウントアツプされる。クロッ
ク幅が110%以上の時には、110%のクロック幅を
検出するための検出回路21から110%の値をロード
端子LK送出し、カウンタ20はこれを保持する。カウ
ンタ20は送受信の微分信号0ROKよりリセットされ
ると共に、レジスタ221.222に対してその内容値
をセットする機能も有する。そこで、比較回路23は、
90%以下か否かを判定することができる。110%以
−トを示す場合には信号線24上に報告信号が送出され
、90%以下を示す場合には信号線25に報告信号が送
出される。110%以上か、あるいは90%以下かが有
意の場合には、異常を表わす上記信号がクロック異常保
持回路26にクロック信号OPIのタイミングで保持さ
れ。
信号線27上の信号により同期異常が報告される。
この時には同時に、クロック信号OPlで規定時間以上
にわたって、正常な送受信クロックを受信したことを検
出するタイマ28が初期状態にセットされる。なお、第
2図および第3図のRTはタイマ28における送信、受
信の区別を示す信号である。
タイマ28は送受信によりカウントアツプされるが、異
常クロックが前以って現実した時間内に検出されなかっ
た場合には、信号線29上にリセット信号をタイマ28
からは出力し、クロック異常保持回路26をリセットし
て同期の確立が可能であることを通知する。なお1本回
路は本発明の一実施例であり、他の回路により実現可能
であることは容易に推測できる。
本発明は以上説明したように、異常なりロック幅を検出
することにより、他の時分割多重高 7− 遠回線信号の廻り込みにより誤った同期が確立されるの
を避け、時分割多重通信装置に収容されている低速端末
、ならびに交換機に誤った情報が送出されるととを防ぐ
ことができると云う効果がある。特に、交換機を接続す
る場合には、誤った情報により交換機側の負荷が過大と
なるので本発明による効果は顕著である。
【図面の簡単な説明】
第1図は、本発明による同期制御方式を実現するための
時分割多重装置の一実施例を示すブロック図である。 第2図は、本発明による同期制御方式を実現するための
送受信クロック幅監視回路の一実施例を示すブロック図
である。 第3図は、第2図に示すクロック幅監視回路の動作を示
す信号波形のタイミング図である。 101.201,102.202・・・時分割多重通信
装置103.203.104,204・・・変復調装置
105.205・・・周波数多重搬送装置106.20
6,107.207・・・個別高速回線8− 108・・・共通高速回線 109.209,110.210・・・同期制御部11
1.211.112,212,113,213,114
,214−・・・・・低速端末回線 20・・・カウンタ 21・・・検出回路221 、2
22・・・レジスタ 23・・・比較回路26・・・保
持回路 28・・・タイマ24.25,27.29・・
・信号線 特許出願人 日本電気株式会社 代理人 弁理士 井 ノ ロ 壽

Claims (1)

    【特許請求の範囲】
  1. 低速の端末情報を転送するための複数の低速端末回線と
    、前記複数の低速端末回線に接続してあって同期制御部
    を含み時分割多重通信を行うための複数の時分割多重通
    信装置と、前記複数の時分割多重通信装置にそれぞれ接
    続してあって変復調を行うための複数の変復調装置と、
    前記複数の変復調装置に接続してあって時分割多重通信
    を行うための共通高速回線とを具備し、且つ、前記共通
    高速回線のために前記複数の時分割多重通信装置のそれ
    ぞれに設けられた同期制御部が同期を確立させるための
    同期パターン検出回路と、前記複数の変復調装置のそれ
    ぞれからの送受信クロックの切断を検出するための送受
    信クロック切断検出回路と、前記送受信クロックのクロ
    ック間隔を監視し、規定時間幅とは異なる異常なりロッ
    ク幅が検出されたならば規定時間以上にわたって正常な
    りロックを受信するまで同期異常と判定するためのクロ
    ック幅監視回路とを具備して実現するよう構成したこと
    を特徴とする同期制御方式。
JP16708583A 1983-09-09 1983-09-09 同期制御方式 Pending JPS6058736A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16708583A JPS6058736A (ja) 1983-09-09 1983-09-09 同期制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16708583A JPS6058736A (ja) 1983-09-09 1983-09-09 同期制御方式

Publications (1)

Publication Number Publication Date
JPS6058736A true JPS6058736A (ja) 1985-04-04

Family

ID=15843131

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16708583A Pending JPS6058736A (ja) 1983-09-09 1983-09-09 同期制御方式

Country Status (1)

Country Link
JP (1) JPS6058736A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024241911A1 (ja) * 2023-05-22 2024-11-28 スタンレー電気株式会社 投影システムの制御装置、投影システムの制御方法、プログラム、投影システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024241911A1 (ja) * 2023-05-22 2024-11-28 スタンレー電気株式会社 投影システムの制御装置、投影システムの制御方法、プログラム、投影システム

Similar Documents

Publication Publication Date Title
EP0188117B1 (en) System for adjusting signal transmission timing in time-division multiplexing signal transmission
JP2665095B2 (ja) 同期装置
US5046074A (en) Synchronization method and synchronization recovery devices for half-duplex communication
JPS6058736A (ja) 同期制御方式
JP2655597B2 (ja) デイジタル回線におけるループバック識別方式
JP3694864B2 (ja) イーサネット(登録商標)伝送装置及びその回線品質監視機能の試験方法
EP1004178B1 (en) A teletransmission network, network elements therefor and a method of identifying the synchronization of a network element
JPS62171349A (ja) 通信制御装置
JP2956391B2 (ja) 光加入者伝送装置の加入者線インタフェース部
KR100321003B1 (ko) 디지털 트렁크를 이용한 시각 동기 신호 분배장치
JPH03270348A (ja) 制御パス通信方式
JPS6376538A (ja) 自律切離し方式
JPH06303211A (ja) 警報伝送装置
JPS59228443A (ja) 同期化装置
JPH02243035A (ja) キヤリア検出レベル自動設定方式
JPH04242335A (ja) 同期多重変換装置
JPH06311129A (ja) 通信回線の試験状態の判断方法
JPS58107739A (ja) 警報検出回路
JPS61108243A (ja) デイジタル・デ−タ受信装置
JPS63132540A (ja) 時分割多方向多重通信方式用親局装置
JPS61228756A (ja) キヤリア検出レベル自動設定方式
JPH04319825A (ja) 通話路盤状態情報送出回路
JPH01106544A (ja) ループネットワークに接続される端末装置の保守監視方法
JPH01155732A (ja) フレーム同期方式
KR20000041928A (ko) 트렁크 카드