JPS6065629A - 抵抗ラダ−回路網 - Google Patents

抵抗ラダ−回路網

Info

Publication number
JPS6065629A
JPS6065629A JP58173735A JP17373583A JPS6065629A JP S6065629 A JPS6065629 A JP S6065629A JP 58173735 A JP58173735 A JP 58173735A JP 17373583 A JP17373583 A JP 17373583A JP S6065629 A JPS6065629 A JP S6065629A
Authority
JP
Japan
Prior art keywords
resistor
network
resistors
ladder
wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58173735A
Other languages
English (en)
Other versions
JPH0548010B2 (ja
Inventor
Yoji Hino
日野 陽司
Hiroyoshi Ogawa
尾河 弘順
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=15966157&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPS6065629(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58173735A priority Critical patent/JPS6065629A/ja
Priority to KR1019840005688A priority patent/KR900004201B1/ko
Priority to EP84306406A priority patent/EP0136869B2/en
Priority to DE8484306406T priority patent/DE3468785D1/de
Priority to US06/652,686 priority patent/US4703302A/en
Publication of JPS6065629A publication Critical patent/JPS6065629A/ja
Publication of JPH0548010B2 publication Critical patent/JPH0548010B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/78Simultaneous conversion using ladder network
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/201Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits
    • H10D84/204Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors
    • H10D84/209Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors of only resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C1/00Details
    • H01C1/16Resistor networks not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/78Simultaneous conversion using ladder network
    • H03M1/785Simultaneous conversion using ladder network using resistors, i.e. R-2R ladders

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Analogue/Digital Conversion (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Attenuators (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は、R−2R型オヨび2”−R型D/A変換器で
使用するR−2R型抵抗ラダ一回路網および2”−R型
抵抗回路網特にそのレイアウトに関する。
従来技術と問題点 R−2R型D/A変換器は第1図に概略構成の一例を示
すように、R−2R型抵抗ラダ一回173網RDとスイ
ッチ群SWG、ぞれに出力電流を電圧に変換スるオペア
ンプOPで構成される。これは電流駆動型であるが、他
に電圧駆動型もある。ラダー回路*II RDは基準電
圧Vrefとアース間に複数の抵抗本例では5個の抵抗
Rを直列に接続し、且つ各接続点P1.P2.・・・・
・・がらスイッチSo、’S1゜・・・・・・にかけて
抵抗2Rを分岐接続したものである。
この回路では右端グランl=’ Illがらt7)ると
、グランドに落される2つのRの抵抗値は2R,スイッ
チS3へ接続される2つのRの抵抗値も2R1そしてこ
れらは並列であるから点PIから見た合成抵抗はR1こ
れが抵抗Rと直列なので合成抵抗は2R1これがスイッ
チS2へ接続される2つのRと並列なので点P2から見
た合成抵抗はR1以下同様で本回路ばPI、R2,・・
・・・のどの点から見ても2個の2Rが並列、従ゲ(合
成抵抗はR1各2Rへ流れる電流は同じでグランI’ 
lul+がら順次l。
2i、4i、・・・・・・となっている。ス・イソヂS
o。
S+、・・・・・・はnヒツト本例でtr+: 4ヒツ
トのデジタル入力の0.1に応じて左または右に切換わ
る。
図示のように左側に切換わるとアンプOPの反転入力−
に、71だ右側に切換わると非反転入力子に1u続され
、Vrefからこれらの反転、非反転入力に流人する電
流値がスイッチの状態従ってデジタル入力に31って’
t)一定され、一方は加算、他方は非加勢となるのでこ
れを電圧値に変換したアリ−ログ出力△1〜111・r
 It’、 I記デジタル入力のDA変換値となる。
R−2R型抵抗ラダ一回路網RDの各抵抗には通常II
j(fl&抵抗が使用される。第2図はそのレイア・′
)1の一例で、1ばそれぞれが抵抗値Rの拡散抵抗であ
る。各拡11に抵抗1は短冊状に、そして全てが略平行
となる様に形成され、小体で用いれば抵抗値R12(I
M直列に接続すれば抵抗値2Rの抵抗となる。2は2R
の抵抗を形成する配線(例えばアルミニラJ、)、3は
Rと2Rの間を接続する配線、4はR2H間を順次接続
していく配線である。
このレイアウトの欠点は、配線4に拡散層1と114行
な部分、つまり該拡散層の一端から他端に向う部分が不
可欠なため、例えば拡散層1」二を矢印入方向に横切る
他の配線層を形成することができない点である。配線4
との間に絶縁層を介在させれば矢印A方向の他の配線を
形成することができるが、これでは余り好ましくないア
ルミニウム2層配線となり、またマスクを増加させる等
の難点がある。
発明の目的 本発明は上述した欠点をレイアウト的に、詳しくは抵抗
素子の形状を工夫することで解決しようとするものであ
る。
発明の構成 本発明は、複数の抵抗を梯子状に組合せて分圧もしくは
分流用の抵抗回路網を構成する抵抗ラダー回路網におい
て、該抵抗をU型、■型などの相互接続端を一方の側に
集めた形状の拡散抵抗で形成し、か\る抵抗Rの複数個
を該接続端で相互接続して前記回路網を構成し、該複数
個の抵抗R上は他の配線を通過可能としてなることを特
徴とするが、以下図示の実施例を参照しながらこれを詳
細に説明する。
発明の実施例 第3図は本発明の一実施例を示す平面バクーン図で1.
5はU字型の拡li&抵抗、である。この拡散抵抗5は
、1辺5Δと他辺5B、並びに両者の一端を接続する接
続辺5Cを合計した直列抵抗値がRである。接続辺5C
はアルミニウムなどの低抵抗の配線層としてもよく、こ
の場合は辺5A、5Bの各抵抗4?!L;l: lマ/
2とする。R−2R型抵抗ラダ一回路の基本拡11に抵
抗RをU型とすると、接続点は全て同一サイドに集める
ことができる。2〜4は第2図と同様の配線であるが、
いずれもU型拡散抵抗の一例にあり、同−福でしかも辺
5A、5Bに平行に走ることなく所要の抵抗端を接続し
ている。このようにすれば辺5’A、5B上を横切る他
の配線6を配線2〜4と同一レヘルに形成することが可
能となり、チップ面積の有効利用、集積度の向上を図る
ことができる。
尚、接続辺5Cは低抵抗配線層でも良いと述べたが、辺
5A、5BがそれぞれR/2であれば両者を傾斜させて
V字型に直結し、辺5Cを省くこともできる。
ラダー回路網RD全体の面積心、1、例えば第2図のレ
イアラ1〜でR= 25 、にΩに設定するとした場合
、拡散層のシート抵抗をρ5=IKΩ/口(10μm×
10μm当りIKΩ)とすれば、拡散層の幅Wを10μ
mとしてその長さは250メrmとなる。従って、8ビ
ツトのDACを構成する場合には拡散層の数も25本に
なるので抵抗間の距離を6μとすると横方向も400/
rm程度になり、かなりの面積(250μmX400μ
m)をラダー回路網で占める。この場合のスイッチ群s
wGの面積はCMO3で] 00 μrn×4.’00
 pm程度であるので、その倍以上の広い面積を持つラ
ダー回路網RD上に伯の配線を通すことができれば可成
りの集積度の向上が期待できる。第3図の場合も面積的
には第2図と同様である。
本発明は第4図に示す2n−R型D/A変換器にも適用
できる。第4図で2R,,4R,・・・・・・2nRは
抵抗、Sはその切替回路、Vrefは基準電圧、OPは
オペアンプ、Rはその帰還抵抗である。4R。
8R,・・・・・・は2Rを構成したと同し要領で構成
できる。
発明の効果 以上述べたように本発明によれば、R−2R型抵抗ラダ
一回路網および2”R型JJI抗ラダー回路網の抵抗列
−に層を、抵抗結線用の配線と同一レヘルで他の配線通
過用に使用できるので、L31の集積度向−にに役立つ
利点がある。
【図面の簡単な説明】
第1図はR−2R型D/A変換器の概略構成図、第2図
は従来のR−2R型抵抗ラダ一回路1)’lのレイアウ
トを示ず平面図、第3図は本発明の一実施例を示す平面
図、第4図は2n、 R型D/A変換器の回路図である
。 図中、2〜3は結線用配線、5は拡散抵抗である。 出願人 富士通株式会社 代理人弁理士 青 柳 稔 手続補正書(自発) 昭和59年 7月20日 特許庁長官 志 賀 学 殿 1、事件の表示 昭第1158年時、ff顧第173735号2、発明の
名称 事件との関係 特許出願人 1)所 神奈川系川崎市中原区上小田中1015奇地名
称 (522)富士通株式会社 1(表者 山 本 卓 眞 4、代 理 人 〒101 6補旧により噌)llする清明の故 なし7、補IEの
対象 四層1.渣の特許請求の範囲の欄および発明の詳
細な説明の欄 8、袖IEの内容 別紙のとおり 乙・コ:ズ\ 別 紙 (1)本願明、?fIt書の特許請求の範囲を次の様に
固止する。 の両端部が該抵抗形成領咳の一辺1i1jlを向く様に
特色とする抵抗ラダー1gl路網。」 (2)同11g4貞11行〜17行の「縁故の〜通過可
能としてなる」を欠の様に浦1ヒする。

Claims (1)

    【特許請求の範囲】
  1. 複数の抵抗を梯子状に組合せて分圧もしくは分流用の抵
    抗回路網を構成する抵抗ラダー回路網において、該抵抗
    をU型、■型などの相互接続端を一方の側に集めた形状
    の拡散抵抗で形成し、か\る抵抗Rの複数個を該接続端
    で相互接続して前記回路網を構成し、該複数個の抵抗R
    上は他の配線を通過可能としてなることを特徴とする抵
    抗ラダー回路網。
JP58173735A 1983-09-20 1983-09-20 抵抗ラダ−回路網 Granted JPS6065629A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP58173735A JPS6065629A (ja) 1983-09-20 1983-09-20 抵抗ラダ−回路網
KR1019840005688A KR900004201B1 (ko) 1983-09-20 1984-09-18 저항래더 회로망
EP84306406A EP0136869B2 (en) 1983-09-20 1984-09-19 A resistance ladder network
DE8484306406T DE3468785D1 (en) 1983-09-20 1984-09-19 A resistance ladder network
US06/652,686 US4703302A (en) 1983-09-20 1984-09-20 Resistance ladder network

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58173735A JPS6065629A (ja) 1983-09-20 1983-09-20 抵抗ラダ−回路網

Publications (2)

Publication Number Publication Date
JPS6065629A true JPS6065629A (ja) 1985-04-15
JPH0548010B2 JPH0548010B2 (ja) 1993-07-20

Family

ID=15966157

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58173735A Granted JPS6065629A (ja) 1983-09-20 1983-09-20 抵抗ラダ−回路網

Country Status (5)

Country Link
US (1) US4703302A (ja)
EP (1) EP0136869B2 (ja)
JP (1) JPS6065629A (ja)
KR (1) KR900004201B1 (ja)
DE (1) DE3468785D1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0321110A (ja) * 1989-06-19 1991-01-29 Hitachi Ltd 利得制御回路
JP2002246545A (ja) * 2001-02-21 2002-08-30 Matsushita Electric Ind Co Ltd 半導体装置

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4928102A (en) * 1988-08-11 1990-05-22 Brooktree Corporation Flash analog-to-digital converter with logarithmic/linear threshold voltages
US5321382A (en) * 1991-07-08 1994-06-14 Nippondenso Co., Ltd. Thermal type flow rate sensor
US6069594A (en) * 1991-07-29 2000-05-30 Logitech, Inc. Computer input device with multiple switches using single line
US5268651A (en) * 1991-09-23 1993-12-07 Crystal Semiconductor Corporation Low drift resistor structure
US5208562A (en) * 1991-10-07 1993-05-04 Isp Technologies, Inc. Bus terminator circuit having RC elements
JP3222507B2 (ja) * 1991-10-16 2001-10-29 富士通株式会社 電圧減衰量の調節回路
US5389950A (en) * 1992-07-09 1995-02-14 Thurstmaster, Inc. Video game/flight simulator controller with single analog input to multiple discrete inputs
US5610631A (en) * 1992-07-09 1997-03-11 Thrustmaster, Inc. Reconfigurable joystick controller recalibration
US5551701A (en) * 1992-08-19 1996-09-03 Thrustmaster, Inc. Reconfigurable video game controller with graphical reconfiguration display
US5293148A (en) * 1992-07-13 1994-03-08 Honeywell Inc. High resolution resistor ladder network with reduced number of resistor elements
JP3678814B2 (ja) * 1995-09-29 2005-08-03 日本バーブラウン株式会社 集積回路抵抗体アレイ
DE19601135C1 (de) * 1996-01-13 1997-05-28 Itt Ind Gmbh Deutsche Halbleiterstruktur
US5977897A (en) * 1996-12-31 1999-11-02 Lucent Technologies Inc. Resistor string with equal resistance resistors and converter incorporating the same
EP0932256B1 (en) * 1997-07-03 2004-12-29 Seiko Epson Corporation Ladder type resistance circuit, and digital-analog converter and semiconductor device using the same
DE102004003853B4 (de) * 2004-01-26 2009-12-17 Infineon Technologies Ag Vorrichtung und Verfahren zur Kompensation von Piezo-Einflüssen auf eine integrierte Schaltungsanordnung
JP2007109912A (ja) * 2005-10-14 2007-04-26 Sony Corp 半導体装置
CN106484015A (zh) * 2015-08-24 2017-03-08 瑞章科技有限公司 基准电压产生电路、及提供基准电压的方法
US10735020B2 (en) 2018-08-30 2020-08-04 Texas Instruments Incorporated Voltage detector
TWI663609B (zh) * 2018-11-26 2019-06-21 致茂電子股份有限公司 電阻器
TWI897434B (zh) * 2024-05-23 2025-09-11 創意電子股份有限公司 電阻陣列電路、數位類比轉換器電路及其佈局方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS553604A (en) * 1978-06-21 1980-01-11 Pioneer Electronic Corp Packaging method of resistance element for integrated circuit

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2629166A (en) * 1948-10-07 1953-02-24 Int Resistance Co Method of forming resistor assemblies
US2878357A (en) * 1956-07-13 1959-03-17 Gen Dynamics Corp Electric heated laminated glass panel
US2994862A (en) * 1958-09-29 1961-08-01 Beckman Instruments Inc Digital to analog conversion
US3601745A (en) * 1969-12-24 1971-08-24 Sprague Electric Co Standardized resistor blank
FR2213623B1 (ja) * 1972-10-31 1978-03-31 Thomson Csf
US4016483A (en) * 1974-06-27 1977-04-05 Rudin Marvin B Microminiature integrated circuit impedance device including weighted elements and contactless switching means for fixing the impedance at a preselected value
US3965330A (en) * 1974-08-05 1976-06-22 Motorola, Inc. Thermal printer head using resistor heater elements as switching devices
GB1592856A (en) * 1976-11-27 1981-07-08 Ferranti Ltd Semiconductor devices
US4219797A (en) * 1979-03-19 1980-08-26 National Semiconductor Corporation Integrated circuit resistance ladder having curvilinear connecting segments
EP0035361B1 (en) * 1980-02-27 1983-07-27 Fujitsu Limited Semiconductor device using resistors each formed of one or more basic resistors of the same pattern

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS553604A (en) * 1978-06-21 1980-01-11 Pioneer Electronic Corp Packaging method of resistance element for integrated circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0321110A (ja) * 1989-06-19 1991-01-29 Hitachi Ltd 利得制御回路
JP2002246545A (ja) * 2001-02-21 2002-08-30 Matsushita Electric Ind Co Ltd 半導体装置

Also Published As

Publication number Publication date
KR900004201B1 (ko) 1990-06-18
JPH0548010B2 (ja) 1993-07-20
DE3468785D1 (en) 1988-02-18
KR850002718A (ko) 1985-05-15
EP0136869A3 (en) 1985-09-18
EP0136869B2 (en) 1991-04-17
US4703302A (en) 1987-10-27
EP0136869A2 (en) 1985-04-10
EP0136869B1 (en) 1988-01-13

Similar Documents

Publication Publication Date Title
JPS6065629A (ja) 抵抗ラダ−回路網
US20020024143A1 (en) Semiconductor device
JPS63147357A (ja) 静電気放電保護回路
KR900001009A (ko) 반도체집적회로
KR960012156A (ko) 평면형 디스플레이 스크린 애노드의 전기적 보호
EP0348918A3 (en) D/a converter
US5394019A (en) Electrically trimmable resistor ladder
KR860007685A (ko) 저항체 및 이것을 사용한 전자 장치
JPH08213912A (ja) 等しいレジスタンスの抵抗を備えた抵抗ストリング
KR960705409A (ko) 폴딩 스테이지 및 폴딩 아날로그-투-디지탈 변환기(Folding stage and folding analog-to-digital converter)
JP2944442B2 (ja) ディジタルアナログ変換器
US4136356A (en) Wiring substrate for a matrix circuit
US5872504A (en) Semiconductor structure ladder network configuration
KR960705410A (ko) 폴딩 아날로그-디지탈 변환기용 폴딩 단(Folding stage for a folding analog-to-digital converter)
KR900019256A (ko) 왜곡 보상 기능을 가진 바이폴라 트랜지스터
JP3028420B2 (ja) 半導体集積装置
JPH0567083B2 (ja)
JPH065788A (ja) 半導体装置
KR950012656A (ko) 반도체소자 및 그 제조방법
JPH01209760A (ja) 半導体装置
US7049698B1 (en) Semiconductor integrated circuit having transistor with reduced resistance
JPS58202621A (ja) D/a変換回路
JPH0421344B2 (ja)
JPH0566729B2 (ja)
JP3626146B2 (ja) 半導体装置のレイアウト方法