JPS6148024A - 双方向マトリクス装置 - Google Patents

双方向マトリクス装置

Info

Publication number
JPS6148024A
JPS6148024A JP59169745A JP16974584A JPS6148024A JP S6148024 A JPS6148024 A JP S6148024A JP 59169745 A JP59169745 A JP 59169745A JP 16974584 A JP16974584 A JP 16974584A JP S6148024 A JPS6148024 A JP S6148024A
Authority
JP
Japan
Prior art keywords
transistor
input
turned
signal
selection signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59169745A
Other languages
English (en)
Other versions
JPH0255807B2 (ja
Inventor
Kazuya Sako
和也 佐古
Hiroshi Ueno
博司 上野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP59169745A priority Critical patent/JPS6148024A/ja
Publication of JPS6148024A publication Critical patent/JPS6148024A/ja
Publication of JPH0255807B2 publication Critical patent/JPH0255807B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Illuminated Signs And Luminous Advertising (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、選択信号の線数を増加させずに入力数または
出力数を2倍にできる双方向マトリクス装置に関する。
〔従来の技術〕
縦方向−A−Eよび横方向の選択信号によって1つの交
叉部だけが選択されるマトリクス回路は、出力(表示)
用としても入力用としても使用される。
第5図は従来の表示用マトリクス回路の一例で、3X3
=9個の発光ダイオードLED + 、LED 2゜・
・・・・・の1つを、3+3=6種類の選択信号VO〜
V2.HO−H2で選択するようにしたものである。T
1〜T3は縦方向の選択信号■0〜V2のH(ハイ)、
L(ロー)によってオン、オフするトランジスタ、T4
〜T6は横方向の選択信号HO〜H2のH,Lによって
オン、オフするトランジスタである。
このマトリクス回路で1つの発光ダイオードを選択する
には1つの縦方向選択信号だけを■]にし、且つ1つの
横方向選択信号だけをLにする。例えば発光ダイオード
LED +を選択するには■〇−H(V1=V2=L)
にしてトランジスタT1をオンにすると共に、HO=L
 (1−11=)I 2 =I()にしてトランジスタ
T4をオフにし、電源■DDからの電流がLED+だけ
を通してトランジスタT1に流れるようにする。このと
きLED 2.LED :1もトランジスタT1に接続
されているが、トランジスタT5.T6がオンしている
ためそれらの7ノードは接地され、発光はしない。
〔発明が解決しようとする問題点〕
上述のマトリクス回路では(mxn)I[fflの交叉
部を構成するには(m+n)種類の選択信号線が必要と
なるため、該交叉部の数を増加させるためには選択信号
線の数を増加させなければならない。
一般に、この様なマトリクス回路を出力用(表示用)に
したりキー人力用にするには、マイクロプロセッサ(M
PU)が用いられるが、マイクロプロセッサの入出力端
子数には限りがあるため、一定規枳以上のマトリクス回
路と接続できない難点がある。
マl−IJクス回路は、車載用機器等の前面操作パネル
のスイッチや表示器の数種が多機能化するのに伴い大規
模化する(順向にある。ところが、スペース的に小型化
しなければならないという相反する要求もある。本発明
は1つの交叉部に2つの出。
刃用または入力用素子を設け、それらをダイオードの極
性を利用して分離することにより、同じ選択信号線の数
で選択できる入力または出力の数を2倍にしようとする
ものである。
〔問題点を解決するだめの手段〕
本発明は、縦方向および横方向の選択信号によって1つ
の交叉部だけが選択されるマトリクス回路の各交叉部に
一対のダイオードを逆極性で並列に接続し、そして該一
対のグイオートの極性を利用して1つの交叉部で2種類
の入力または出力を行うようにしてなることを特徴とす
るものである。
〔作用〕
各交叉部の一対のダイオードは、1つの交叉部を極性的
に2つの交叉部に分離できるので、同じ選択信号の線数
で入力または出力できる数が2倍になる。以下、図示の
実施例を参照しながらこれを詳細に説明する。
〔実施例〕
第1図は本発明の一実施例を示す回路図で、MTXは(
4X4)個の交叉部を有する表示用マトリクス回路であ
る。各交叉部にはそれぞれ一対の発光ダイオード(LE
DI、LED2)、  (LED3.LED4)、・・
・・・・(LED3.、LED32)が逆極性で並列接
続されている。” l O”” T I 3は縦方向選
択信号VO〜■3でオン、オフするトランジスタ、T2
O−T23は横方向選択信号HO〜H3てオン、オフす
るトランジスタである。
T2O−T32は電源VDDの切替回路PSを構成する
1−ランジスタである。この電源切替回路PSは奇偶選
択信号ENによってトランジスタT10〜T l 3か
らなる縦方向選択回路SEL +または横方向選択回路
SEL 2のいずれか一方に電源VDDを供給する。つ
まり信号ENが1(H)のときはトランジスタT31 
、 T2Oがオンになって奇数番号の発光ダイオードL
EDr、LED:1.・・・・・・LED3.か選択可
能状態になる。逆に信号ENが0 (L)のときはトラ
ンジスタT32がオンとなって偶数番号の発光ダイオー
ドLED2.LED 、+ 、・・・・・・LED32
が選択可能状態になる。回路PSから電源が供給された
選択回路ではオフのトランジスタが、葛味をもち、また
電源が供給されない選択回路ではオンのトランジスタが
息味をもつ。表示用マトリクス回路MTXの駆動法とし
ては、例えば110−83をタイミング1口号として順
次切替え、vO〜■3は表示内容に応じたデータを与え
るダイナミック駆動法がある。本例ではこれに奇偶切替
信号ENを加えて表示素子を2倍にする。
以下、第2図を参照して動作を説明する。同図は第1図
の発生ダイオードLEDI、LED2を中心とした要部
回路図である。奇偶選択信号ENが1 (奇数)のとき
はトランジスタT30.T、。
がオンとなってトランジスタT2oのコレクタにVDD
が印加される。このとき、信号HOが0 (L)でトラ
ンジスタT20がオフし、且つ信号■0が1(H)でト
ランジスタTloがオンしていれば図示実線矢印の経路
で電流が流れて奇数番号の発光ダイオードLED +が
点灯する。逆に奇偶選択信号ENが0 (偶数)のとき
はトランジスタT32がオンとなってトランジスタT1
oのコレクタにVDDが印加される。従って、信]!−
IOが1で1−ランジスタT20がオンし、且つ信号■
0かOでトランジスタTI Oがオフしていれば図示破
線矢印の経路で電流が流れ、偶数番号の発光ダイオード
LED 2が点灯する。
以上の論理を表1に示す。
表   1 また全体の論理を表2(EN=1の場合)と表3(EN
=0の場合)に示す。
表   2 以上述べた実施例では奇偶選択信号EN用の信号線が1
本余分に必要であるが、この増加分だけでマトリクス回
路MTXの規模を実質的に2倍にできる。
第3図は入力用マトリクスに適用した本発明の他の実施
例である。マトリクス回路MTXの各交叉部には逆極性
で並列に接続された一対のダイオード(DI、D2)、
(Dl、D4)、・・・(D17D+8)と、各ダイオ
ードと直列に接続されたスイッチSl、S2.・・・・
・・SI8が設けである。MPUは選択信号VO〜V2
.HO〜82を発生してマトリクス回路MTXをスキャ
ンするマ・fクロブロセソザで、第4図のような入出力
兼用ボー1−を使用する。つまり、MO3I−ランジス
タQ+〜Q3で1つの入出力兼用ボートを購成し、MO
SトランジスタQ4〜Q6で他の入出力兼用ボートを構
成する。1−ランジスタQ1.Q4は入力時ハイインピ
ーダンス状態、及び出力時プルアップ抵抗として内部よ
り切替え(I10端子により制(11口される。)1吏
井jされる。トランジスタQ2.Q5はMPU内部から
の信号で駆動される出力用であり、またトランジスタQ
:]、Q6は外部からの信号で駆動される入力用である
。これらの入出力兼用ボートを実線のように使用するか
、破線のように使用するかで同じ交叉部のスイッチの一
方を選択(スキャン)する。
例えばスイッチS1.S2の交叉部を例にすると、出力
用トランジスタQ2をオフ、入出力切替用トランジスタ
Q1をオンにして選択信号HOを1にし、そのときの■
0を入力レベルとして入力用トランジスタQ6で監視す
ると(この時、Q4はオフでハイインピーダンス状態。
)、スイッチS1がオフであれば■0はプルダウン抵抗
R2で接地されているので0、逆にス・fツチS、 +
がオンしていればHOの1がSl、Dlを通して抵抗R
2に印加されるのでvo=iとなり、これに応じてトラ
ンジスタQ6はオフ(V O= Oのとき)またはオン
(V O= 1のとき)する。これとは逆に出力トラン
ジスタQ5をオフ、入出力切替用トランジスタQ4をオ
ンにして選択信号■0を1にし、そのときのHOを入力
レベルとして1−ランジスタQ3(この時、Qlばハイ
インピーダンス状態。)で監視すれば、プルダウン抵抗
R1の両端に発生する電圧でスイッチS2のオン、オフ
が判明する。
下表はこれを示す論理表である。
表   4 このことは他の全ての交叉部について当てはまる。
尚、本例のように入力用マトリクスの場合はプロセッサ
MPU内部で奇偶の切替えを行えるので、第1図のよう
な奇偶選択信号ENをマトリクス回路へ引き出す必要も
ない。そして、MPUは一定のタイミングで選択スキャ
ンをしなからマトリクス回路MTX内の全スイッチのオ
ン、オフを監視する。
〔発明の効果〕
以上述べたように本発明によれば、複数の交叉部を有す
るマトリクス回路の各交叉部にそれぞれ2つの出力用ま
たは入力用素子を設け、それらをダーfオードの極性を
利用して分離するようにしたので、同し選択信号線数で
選択できる入力または出力の数を2倍にすることができ
る。このため、マトリクス回路とプロセッサの間を接続
する線数が少なくて済み、また該プロセッサの入出力端
子が少なくてもより多くの入力または出力を処理できる
利点がある。このため、車載用機器のように多機能化と
小型化という矛盾する要望に対して9)J果的に応える
ことができる。
【図面の簡単な説明】
第1図は表示用マトリクスに適用した本発明の一実施例
を示す回路図、第2図はその動作説明用の要部回路図、
第3図は入力用マトリクスに適用した本発明の他の実施
例を示す回路図、第4図はその動作説明用の要部回路図
、第5図は従来の単方向マトリクスの一例を示す回路図
である。 図中、MTXはマトリクス回路、LED+、LED=、
・・・・・・は発光ダイオード、Dl、D2.・・・・
・・はダイオード、Sl、S2. ・・・・・・はスイ
ッチ、MPUはマイクロプロセッサ、PSは電源切替回
路である。

Claims (1)

    【特許請求の範囲】
  1. 縦方向および横方向の選択信号によって1つの交叉部だ
    けが選択されるマトリクス回路の各交叉部に一対のダイ
    オードを逆極性で並列に接続し、そして該一対のダイオ
    ードの極性を利用して1つの交叉部で2種類の入力また
    は出力を行うようにしてなることを特徴とする双方向マ
    トリクス装置。
JP59169745A 1984-08-14 1984-08-14 双方向マトリクス装置 Granted JPS6148024A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59169745A JPS6148024A (ja) 1984-08-14 1984-08-14 双方向マトリクス装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59169745A JPS6148024A (ja) 1984-08-14 1984-08-14 双方向マトリクス装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005855A Division JPH02224010A (ja) 1990-01-12 1990-01-12 双方向マトリクス入力装置

Publications (2)

Publication Number Publication Date
JPS6148024A true JPS6148024A (ja) 1986-03-08
JPH0255807B2 JPH0255807B2 (ja) 1990-11-28

Family

ID=15892057

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59169745A Granted JPS6148024A (ja) 1984-08-14 1984-08-14 双方向マトリクス装置

Country Status (1)

Country Link
JP (1) JPS6148024A (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5366122A (en) * 1976-11-26 1978-06-13 Hitachi Ltd Data input device
JPS5397932U (ja) * 1977-01-13 1978-08-09
JPS5616232A (en) * 1979-07-20 1981-02-17 Nec Corp Keyboard of light emitting diode
JPS57505A (en) * 1980-05-31 1982-01-05 Matsushita Electric Works Ltd Measuring device for extent of eccentricity
JPS58219587A (ja) * 1982-06-15 1983-12-21 株式会社東芝 発光表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5366122A (en) * 1976-11-26 1978-06-13 Hitachi Ltd Data input device
JPS5397932U (ja) * 1977-01-13 1978-08-09
JPS5616232A (en) * 1979-07-20 1981-02-17 Nec Corp Keyboard of light emitting diode
JPS57505A (en) * 1980-05-31 1982-01-05 Matsushita Electric Works Ltd Measuring device for extent of eccentricity
JPS58219587A (ja) * 1982-06-15 1983-12-21 株式会社東芝 発光表示装置

Also Published As

Publication number Publication date
JPH0255807B2 (ja) 1990-11-28

Similar Documents

Publication Publication Date Title
EP0078402B1 (en) Drive circuit for display panel having display elements disposed in matrix form
TWI681380B (zh) 閘極驅動器及具有閘極驅動器的顯示裝置
US5006732A (en) Semiconductor circuit having buffer function
US6842040B1 (en) Differential interconnection circuits in programmable logic devices
CN116863856A (zh) 移位寄存器及其驱动方法、扫描驱动电路和显示面板
US5272389A (en) Level shifter circuit
JPH06208342A (ja) プッシュプル・マトリクスのアドレッシング
JPS6148024A (ja) 双方向マトリクス装置
US20040217799A1 (en) Semiconductor circuit device
EP0621533A1 (en) Barrel shifter
TW201705117A (zh) 顯示器及其驅動方法
EP0256336B1 (en) A programmable logic array
JP3836150B2 (ja) マルチプレクサ回路
JPH04343258A (ja) マルチプレクサ
EP0408765A1 (en) Matrix controller
US20200143762A1 (en) Display driving device, display device and display module
US5874935A (en) Driving circuit and its driving method for display apparatus
JPH0477926B2 (ja)
JPH05167425A (ja) 多電源対応入力回路
JPH04249423A (ja) マスタースライス型ecl回路
JP2000089713A (ja) パ―ソナル・コンピュ―タのディスプレイ調整装置及びその制御方法
SU1525871A1 (ru) Синхронный Д-триггер
JP3425926B2 (ja) 出力回路
JPH04354414A (ja) 複合スイッチモジュールおよびそれを用いたダイナミック制御検出回路
JP2944253B2 (ja) 論理信号伝達回路