JPS6180983A - デジタル画像メモリ装置 - Google Patents

デジタル画像メモリ装置

Info

Publication number
JPS6180983A
JPS6180983A JP59201728A JP20172884A JPS6180983A JP S6180983 A JPS6180983 A JP S6180983A JP 59201728 A JP59201728 A JP 59201728A JP 20172884 A JP20172884 A JP 20172884A JP S6180983 A JPS6180983 A JP S6180983A
Authority
JP
Japan
Prior art keywords
signal
cycle
synchronization signal
video signal
picture memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59201728A
Other languages
English (en)
Inventor
Teruaki Ono
輝昭 大野
Shinjiro Katagiri
片桐 信二郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Naka Seiki Ltd
Original Assignee
Hitachi Naka Seiki Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Naka Seiki Ltd filed Critical Hitachi Naka Seiki Ltd
Priority to JP59201728A priority Critical patent/JPS6180983A/ja
Publication of JPS6180983A publication Critical patent/JPS6180983A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明はデジタル画像メモリ装置に係シ、特に入力する
複合映像信号に含まれる、同期信号の周期が既知でない
場合にでも使用可能なデジタル画像メモリ装置に関する
〔発明の技術的背景〕
従来のデジタル画像メモリ装置は、入力する複合映像信
号が、NTSC方式のテレビ信号のように、同期信号の
周期が既知である場合にしか適用できず、定められた周
期以外の同期信号が入力されると、正常な画像記憶が不
可能であった。
〔発明の目的〕
本発明の目的は、いかなる周期の同期信号を有する複合
映像信号が入力されても、正常な画像が記憶可能なデジ
タル画像メモリ装置を提供することにある。
〔発明の概要〕
上記目的を達成するために、本発明では、入力される複
合映像信号の中から同期信号成分を、分離し、さらにそ
の同期信号を水平同期信号と垂直同期信号とに分離する
。さらにこの分離された同期信号の周期を自動的に検出
し、その周期に応じてメモリ装置への曹き込み周期が自
動的に設定されるようにしたものであろう 〔発明の実施例〕 以下、本発明の一実施例を第1図によシ説明する。
外部映像信号出力装置1より出力される信号は、例えば
、第2図の1に示す様な複合映像信号である。この信号
1−i、同期信号分離器2に入り、ここで、レベル・ス
ライス方式によシ同期信号成分が分離されるっ分離され
た同期信号は、パルス幅弁別器3に入力され、ここで、
パルス幅の違う2種類の同期信号すなわち水平同期信号
と垂直同期信号に分離される。この分離された同期信号
は、それぞれ、周波数計測器4および周波数計測器5に
入力され、ここで水平同期周波数および垂直同期周波数
が求まる。この値によりタイミング制御部6が、画像メ
モリ7への書き込み信号や、アナログ・デジタル変換器
8へのテンプリング・パルスの周期を自動的に制御する
。このタイミング制御部には、マイクロ・コンピュータ
を利用してもよい。
〔発明の効果〕
号が制御されるので、いかなる複合映像信号が入力され
ても正常にメモリ装置に記憶できる効果がある。
【図面の簡単な説明】
第1図は、本発明によるデジタル画像メモリ装置の実施
例を示すブロック図である、第2図は第1図の各部の信
号波形図である。 1・・・外部映像信号出力装置、2・・・同期信号分離
器、3・・・パルス幅弁別器、4・・・周波数計測器(
水平同期信号用)、5・・・周波数計測器(垂直同期信
号用)、6・・・タイミング制御部、7・・・画像メモ
リ、8・・・アナログ・デジタル変換器、9・・・増幅
器。

Claims (1)

    【特許請求の範囲】
  1. 1、映像信号と同期信号を複合した、複合映像信号を入
    力信号とし、その入力信号に含まれる映像信号をデジタ
    ル化し、メモリ装置に記憶させる手段を有したデジタル
    画像メモリ装置において、その入力信号に含まれる同期
    信号の周期が、いかなる周期であろうとも、その周期を
    自動的に検出し、その周期の緩急に応じて、自動的にメ
    モリ装置への記憶速度が変更されるように構成されたこ
    とを特徴とするデジタル画像メモリ装置。
JP59201728A 1984-09-28 1984-09-28 デジタル画像メモリ装置 Pending JPS6180983A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59201728A JPS6180983A (ja) 1984-09-28 1984-09-28 デジタル画像メモリ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59201728A JPS6180983A (ja) 1984-09-28 1984-09-28 デジタル画像メモリ装置

Publications (1)

Publication Number Publication Date
JPS6180983A true JPS6180983A (ja) 1986-04-24

Family

ID=16445946

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59201728A Pending JPS6180983A (ja) 1984-09-28 1984-09-28 デジタル画像メモリ装置

Country Status (1)

Country Link
JP (1) JPS6180983A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS637083A (ja) * 1986-06-27 1988-01-12 Olympus Optical Co Ltd メモリ読出し制御回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS637083A (ja) * 1986-06-27 1988-01-12 Olympus Optical Co Ltd メモリ読出し制御回路

Similar Documents

Publication Publication Date Title
JPS6043707B2 (ja) 位相変換装置
US4238770A (en) Vertical synchronizing signal detector circuit
US4689676A (en) Television video signal synchronizing apparatus
JP3048383B2 (ja) 自走システムクロックでアナログビデオ信号を処理するデジタル回路装置
US4376291A (en) Method of compensating time faults in a digital color television signal
US4445092A (en) Periodic pulse forming circuit
US5452022A (en) Image signal storage device for a still video apparatus
GB1120752A (en) Phase and frequency correction system
JP4541452B2 (ja) 遅延補正回路
JPS6180983A (ja) デジタル画像メモリ装置
US5887114A (en) Video memory device for processing a digital video signal comprising a separation means which separates a horizontal synchronizing signal from a digital video signal
JPH01233976A (ja) 映像信号の伝送方式
JPH0583650A (ja) テレビジヨン受像機の画面停止回路
US4097907A (en) Method and apparatus for the suppression of switching disturbances
JPS59193680A (ja) テレビ放送方式の自動判別方式
KR930004339B1 (ko) 시간축 보정장치
JP2808600B2 (ja) 同期分離回路
JPS57148491A (en) Magnetic record reproducing equipment
JPS5887974A (ja) 映像信号抽出方式
JPH0413375A (ja) 同期分離回路
JPH03214867A (ja) 同期信号検出回路
JPS60247377A (ja) 自動水平同期調整回路
JPS5990463A (ja) テレビジヨン信号のフイ−ルド識別回路
KR940016091A (ko) 비디오 카세트 레코더(vcr)의 드럼 및 캡스턴 모터속도 보정장치
JPH0412075B2 (ja)