JPS62122425A - 送信装置 - Google Patents
送信装置Info
- Publication number
- JPS62122425A JPS62122425A JP26312585A JP26312585A JPS62122425A JP S62122425 A JPS62122425 A JP S62122425A JP 26312585 A JP26312585 A JP 26312585A JP 26312585 A JP26312585 A JP 26312585A JP S62122425 A JPS62122425 A JP S62122425A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- transmission
- transmitting
- signal
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Transmitters (AREA)
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、たと乏ば同軸ケーブルなどの伝送経路に信号
を伝送するために有利に用いられる送信装置に関する。
を伝送するために有利に用いられる送信装置に関する。
背景技術
従来から同軸ケーブルなどの伝送経路にたとえばパルス
信号を伝送するために、抵抗とトランジスタとを含む駆
動回路を電源ライン間に接続している。ところがパルス
信号の伝送速度が高まるにつれて駆動回路の消費電力が
増加し、待にトランジスタの導通時における電力の損失
が増大する。
信号を伝送するために、抵抗とトランジスタとを含む駆
動回路を電源ライン間に接続している。ところがパルス
信号の伝送速度が高まるにつれて駆動回路の消費電力が
増加し、待にトランジスタの導通時における電力の損失
が増大する。
また駆動回路の構成自体も許容損失の大きな部品を使用
しなければならず、高密度の実装化に不利となる。
しなければならず、高密度の実装化に不利となる。
発明が解決しようとする問題点
本発明の目的は、上述の技術的課題を解決し、消費電力
の無駄をなくし、高速度で信号を送信することができる
ようにした送信装置を提供することである。
の無駄をなくし、高速度で信号を送信することができる
ようにした送信装置を提供することである。
問題点を解決するための手段
本発明は、信号を導出する送信回路と、電源回路と、
前記送信回路と前記電源回路との間に介在され、送信回
路による送信動イヤの開始直前から送信回路の送信動作
の終了直後まで導通して、電源回路からの電力を送信回
路に供給するスイッチング手段とを含むことを特徴とす
る送信装置である。
路による送信動イヤの開始直前から送信回路の送信動作
の終了直後まで導通して、電源回路からの電力を送信回
路に供給するスイッチング手段とを含むことを特徴とす
る送信装置である。
作 用
本発明に従えば、送信回路による送信動作の開始直前に
送信回路を電力付勢するようにしたことによって、信号
の送信初期の部分が欠落することな(確実に送信を行な
うことができる。また送信回路による送信動作の終了直
後に、送イゴ回路を電力消勢するようにした二とによっ
て、消費電力の無駄をな(すことができる。
送信回路を電力付勢するようにしたことによって、信号
の送信初期の部分が欠落することな(確実に送信を行な
うことができる。また送信回路による送信動作の終了直
後に、送イゴ回路を電力消勢するようにした二とによっ
て、消費電力の無駄をな(すことができる。
実施例
tjIJ1図は、本発明の一実施例の電気回路図である
。本発明に従う送信装r!11は、基本的には、信号を
導出する送信回路2と、電源回路3と、送信画w12と
電源回路3との間に介在され、送信回路2による送信動
作の開始直前から送信回路2の送信動作の終了直前まで
導通しで、電源回路3からの電力を送信回路2に供給す
るスイッチング回路4とを含む。
。本発明に従う送信装r!11は、基本的には、信号を
導出する送信回路2と、電源回路3と、送信画w12と
電源回路3との間に介在され、送信回路2による送信動
作の開始直前から送信回路2の送信動作の終了直前まで
導通しで、電源回路3からの電力を送信回路2に供給す
るスイッチング回路4とを含む。
電源ラインノ1の途中には、スイッチング回路4が介在
される。スイ・ンチング回y!&4は、電流増幅回路を
構成する第1および第2トランジスタQ1、Q2と、第
1トランジスタQ1のベースー二ミッタ間に接続される
抵抗R1とを含む。fjS2トランクスタQ2のフレフ
タ側は、抵抗R2を介して@1)ランジスタQ1のベー
スに接続され、エミッタ側は接地される。第2トランジ
スタQ2のベースは、ラインJ!2を介してマイクロコ
ンピュータなどによって実現される処理回路8に接続さ
れる。処理回路8は、ラインノ2にfjS2図(1)で
示されるパルス信号(以下、制御信号と呼ぶ)を導出す
る。
される。スイ・ンチング回y!&4は、電流増幅回路を
構成する第1および第2トランジスタQ1、Q2と、第
1トランジスタQ1のベースー二ミッタ間に接続される
抵抗R1とを含む。fjS2トランクスタQ2のフレフ
タ側は、抵抗R2を介して@1)ランジスタQ1のベー
スに接続され、エミッタ側は接地される。第2トランジ
スタQ2のベースは、ラインJ!2を介してマイクロコ
ンピュータなどによって実現される処理回路8に接続さ
れる。処理回路8は、ラインノ2にfjS2図(1)で
示されるパルス信号(以下、制御信号と呼ぶ)を導出す
る。
送信回路2は、電源ライン11と接地側との間に介在さ
れる抵抗R3と第3トランジス・りQ3との直列回路と
、電源ライン!1と中心導体9との間に介在される抵抗
R4と第4トランジスタQ4との直列回路とを含む、抵
抗R3と第3トランノスタQ3との接続点7は、第4ト
ランジスタQ4のベースに接続される。第3トランジス
タQ3は第4トランジスタQ4の前段駆動回路として動
作する。抵抗R3は、小さい抵抗値を有しており、これ
によって後述する第3およびtJS4)ランジスタQ3
.Q4の高速動作を達成することができる。
れる抵抗R3と第3トランジス・りQ3との直列回路と
、電源ライン!1と中心導体9との間に介在される抵抗
R4と第4トランジスタQ4との直列回路とを含む、抵
抗R3と第3トランノスタQ3との接続点7は、第4ト
ランジスタQ4のベースに接続される。第3トランジス
タQ3は第4トランジスタQ4の前段駆動回路として動
作する。抵抗R3は、小さい抵抗値を有しており、これ
によって後述する第3およびtJS4)ランジスタQ3
.Q4の高速動作を達成することができる。
第3トランジスタQ3のベースは、抵抗R5およびライ
ン!3を介して処理回路8に接続される。
ン!3を介して処理回路8に接続される。
処理回路8は、ライン!3に第2図(2)で示されるパ
ルス信号(以下、送信信号という)を導出する。
ルス信号(以下、送信信号という)を導出する。
送信回路2からの送信信号は、保護回路5を介して伝送
経路6に伝送される。保護回路5は、中心導体9の途中
に介在されるダイオードD1と、中心導体9の接続点1
0と接地側との間に介在される1または複数(本実施例
では2個)のダイオードD2の直列回路とを含む。ダイ
オードDi、D2は、伝送経路6からのハイレベルなサ
ージや、不所望なオーバーシュート、アンダーシニート
から送信回路2を保護する役割を果たす。
経路6に伝送される。保護回路5は、中心導体9の途中
に介在されるダイオードD1と、中心導体9の接続点1
0と接地側との間に介在される1または複数(本実施例
では2個)のダイオードD2の直列回路とを含む。ダイ
オードDi、D2は、伝送経路6からのハイレベルなサ
ージや、不所望なオーバーシュート、アンダーシニート
から送信回路2を保護する役割を果たす。
処理回路8は、ライン73に時刻t2から時刻t3まで
の期間W3だけ第2図(2)の送信信号を送出する。処
理回路8はまた、ライン!2にm2図(1)の制御信号
を送出する。この制御信号は、時刻t2よりも予め定め
た期間W1だけ以前の時刻t1から、時刻t3よりも予
め定めた期間W2だけ経過した時刻t4までの期間だけ
ハイレベルとなる。
の期間W3だけ第2図(2)の送信信号を送出する。処
理回路8はまた、ライン!2にm2図(1)の制御信号
を送出する。この制御信号は、時刻t2よりも予め定め
た期間W1だけ以前の時刻t1から、時刻t3よりも予
め定めた期間W2だけ経過した時刻t4までの期間だけ
ハイレベルとなる。
期間Wl、W2は、たとえば10μSeeであり、これ
によって送信回路2は、送信信号を送出している時刻t
2〜t3の期間W3だけ、その送信信号を安定な動作で
確実に中心導体9に送信することができる。
によって送信回路2は、送信信号を送出している時刻t
2〜t3の期間W3だけ、その送信信号を安定な動作で
確実に中心導体9に送信することができる。
以下、tlS3図をも参照して、送信装置1の動作状態
を説明する。まず電源3がオン状態とされるとステップ
n1からステップn2に移る。次にステップn3に移り
、処理回路8でラインノ3をハイレベル、ライン!2を
ローレベルとする初期化が行なわれる0次にステップn
4 に移り、伝送モードであるかどうかが判断される
。伝送モードでないと判断されたと訃はステップn3
に戻り、伝送モードであると判断されたときは、ステ
ップn5 に移る。処理回路8は、時刻t1において
ハイレベルの信号をライン72を介して第2トランジス
タQ2のベースに与える。このと訃tjS1 )ランジ
スタQ1と第2トランノスタQ2とは、協動して電流増
幅作用を果たし、比較的大さなバイアス電流が第1トラ
ンノスタQ1を介して第3トランノスタQ3のフレフタ
に流れる。これによって送信回路2は、送信動作可能な
状態となる。
を説明する。まず電源3がオン状態とされるとステップ
n1からステップn2に移る。次にステップn3に移り
、処理回路8でラインノ3をハイレベル、ライン!2を
ローレベルとする初期化が行なわれる0次にステップn
4 に移り、伝送モードであるかどうかが判断される
。伝送モードでないと判断されたと訃はステップn3
に戻り、伝送モードであると判断されたときは、ステ
ップn5 に移る。処理回路8は、時刻t1において
ハイレベルの信号をライン72を介して第2トランジス
タQ2のベースに与える。このと訃tjS1 )ランジ
スタQ1と第2トランノスタQ2とは、協動して電流増
幅作用を果たし、比較的大さなバイアス電流が第1トラ
ンノスタQ1を介して第3トランノスタQ3のフレフタ
に流れる。これによって送信回路2は、送信動作可能な
状態となる。
次にステップn6 に移り、処理回路8内のタイマー
のセットが行なわれる0次にステップn7 に移り、
時刻t1から期間W1が経過したかどうかが判断され、
期間W1が経過したと外はステップn8に移り、処理回
路8は、第2図(2)ので送信信号をライン13を介し
て第3トランジスタQ3のペースに送出する。この送信
信号は、m4)ランジスタQ4の電流増幅作用によって
、中心導体9に伝送される。次にステップn9 に移り
、処理回路8からの送信信号の退出が終了したかどうか
が判断される。終了していないと判断されたときはステ
/プn8に戻り、終了したと判断されたときは、ステッ
プn9 に移って処理回路8内のタイマーのセットが
行なわれる。
のセットが行なわれる0次にステップn7 に移り、
時刻t1から期間W1が経過したかどうかが判断され、
期間W1が経過したと外はステップn8に移り、処理回
路8は、第2図(2)ので送信信号をライン13を介し
て第3トランジスタQ3のペースに送出する。この送信
信号は、m4)ランジスタQ4の電流増幅作用によって
、中心導体9に伝送される。次にステップn9 に移り
、処理回路8からの送信信号の退出が終了したかどうか
が判断される。終了していないと判断されたときはステ
/プn8に戻り、終了したと判断されたときは、ステッ
プn9 に移って処理回路8内のタイマーのセットが
行なわれる。
次にステップnilに移り、処理回路8からの送信信号
の送出終了時刻L3から期間W2だけ経過したかどうか
が判断される。経過していないと判断されたときはステ
ップnlo に戻り、経過したと判断されたときはス
テップn12 に移り、処理回路8はローレベルの信
号をラインノ2に与える。
の送出終了時刻L3から期間W2だけ経過したかどうか
が判断される。経過していないと判断されたときはステ
ップnlo に戻り、経過したと判断されたときはス
テップn12 に移り、処理回路8はローレベルの信
号をラインノ2に与える。
これによって第1およびfj&2)ランノスタQl
。
。
Q2が遮断し、送信回路2へのバイアス電流の供給が停
止され、その後ステップn13 に移って動作を終了
する。
止され、その後ステップn13 に移って動作を終了
する。
このように送信回路2によって送信信号を送信する直前
において、送信回路2を送信可能な状態とし、送信信号
の退出終了直後に送信回路2の送信可能な状態を解除す
るようにしたことによって、消費電力の無駄を省(こと
ができる、また電流増幅回路を構成するスイッチング回
路4を電源ライン71の途中に介在することによって、
処理回路8からの制御信号による送信回路8へのバイア
ス電流の供給を比較的小電流で行なうことが可能となる
。
において、送信回路2を送信可能な状態とし、送信信号
の退出終了直後に送信回路2の送信可能な状態を解除す
るようにしたことによって、消費電力の無駄を省(こと
ができる、また電流増幅回路を構成するスイッチング回
路4を電源ライン71の途中に介在することによって、
処理回路8からの制御信号による送信回路8へのバイア
ス電流の供給を比較的小電流で行なうことが可能となる
。
前記実施例では、有線の伝送経路6に送信信号を伝送す
るようにしたけれども、搬送波によって変調した送信信
号を無線で伝送するような構成としてもよい。
るようにしたけれども、搬送波によって変調した送信信
号を無線で伝送するような構成としてもよい。
送信信号は、前記実施例ではパルス波形であったけれど
も、これに限定されず、たとえば映像信号などのアナロ
グ波形であってもよい。
も、これに限定されず、たとえば映像信号などのアナロ
グ波形であってもよい。
効 果
以上のように本発明によれば、送信回路による送信動作
の開始直前に送信回路を電力付勢し、送信回路による送
信動作の終了直後に、送信回路を電力?1丁勢するよう
にしたことによって、消費電力の無駄をなくして信号を
伝送することができる。
の開始直前に送信回路を電力付勢し、送信回路による送
信動作の終了直後に、送信回路を電力?1丁勢するよう
にしたことによって、消費電力の無駄をなくして信号を
伝送することができる。
rjS1図は本発明の一実施例の電気回路図、第2図(
1)は制御信号の波形図、第2図(2)は送イJ償号の
波形図、第3図は本発明の動作状態を説明するための7
0−チヤーFである。 1・・・送信装置、2・・・送信回路、3・・・電源回
路、4・・・スイッチング回路、5・・・保護回路、6
・・・伝送経路、8・・・処理回路 代理人 弁理士 画数 圭一部 第3図
1)は制御信号の波形図、第2図(2)は送イJ償号の
波形図、第3図は本発明の動作状態を説明するための7
0−チヤーFである。 1・・・送信装置、2・・・送信回路、3・・・電源回
路、4・・・スイッチング回路、5・・・保護回路、6
・・・伝送経路、8・・・処理回路 代理人 弁理士 画数 圭一部 第3図
Claims (1)
- 【特許請求の範囲】 信号を導出する送信回路と、 電源回路と、 前記送信回路と前記電源回路との間に介在され、送信回
路による送信動作の開始直前から送信回路の送信動作の
終了直後まで導通して、電源回路からの電力を送信回路
に供給するスイッチング手段とを含むことを特徴とする
送信装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP26312585A JPS62122425A (ja) | 1985-11-22 | 1985-11-22 | 送信装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP26312585A JPS62122425A (ja) | 1985-11-22 | 1985-11-22 | 送信装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS62122425A true JPS62122425A (ja) | 1987-06-03 |
| JPH0439922B2 JPH0439922B2 (ja) | 1992-07-01 |
Family
ID=17385165
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP26312585A Granted JPS62122425A (ja) | 1985-11-22 | 1985-11-22 | 送信装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS62122425A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01103322A (ja) * | 1987-10-16 | 1989-04-20 | Canon Inc | 通信装置 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6053326A (ja) * | 1983-09-02 | 1985-03-27 | Toyo Commun Equip Co Ltd | 変調信号遅延回路を設けた送信機 |
| JPS60103734A (ja) * | 1983-11-09 | 1985-06-08 | Meisei Electric Co Ltd | 観測デ−タ送信方式 |
-
1985
- 1985-11-22 JP JP26312585A patent/JPS62122425A/ja active Granted
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6053326A (ja) * | 1983-09-02 | 1985-03-27 | Toyo Commun Equip Co Ltd | 変調信号遅延回路を設けた送信機 |
| JPS60103734A (ja) * | 1983-11-09 | 1985-06-08 | Meisei Electric Co Ltd | 観測デ−タ送信方式 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01103322A (ja) * | 1987-10-16 | 1989-04-20 | Canon Inc | 通信装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0439922B2 (ja) | 1992-07-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS5848866B2 (ja) | アツデンヘンカンキノセイギヨカイロ | |
| JPS59133735A (ja) | デジタル制御装置用オン・オフ装置 | |
| JPS62122425A (ja) | 送信装置 | |
| JPS6316208Y2 (ja) | ||
| JPS63276331A (ja) | ダイオ−ドスイツチ駆動回路 | |
| CN114356065B (zh) | 控制主控模块上电的系统及方法 | |
| JPH046281Y2 (ja) | ||
| JP2001037208A (ja) | 電源制御装置 | |
| JPS5912830Y2 (ja) | チユ−ナ回路 | |
| JPH0141249Y2 (ja) | ||
| JPS6334337Y2 (ja) | ||
| JPS6415445U (ja) | ||
| KR900006306Y1 (ko) | 이 음성씨스템의 음성 트랩 회로 | |
| JPS58173982U (ja) | リモ−トコントロ−ル送信器 | |
| JPS6330835B2 (ja) | ||
| JPS5676630A (en) | Controlling circuit for pulse signal | |
| JPS5851631U (ja) | 多重電送システムの端末器の電源回路 | |
| JPS60169918U (ja) | ミユ−テイング回路 | |
| JPS6165896U (ja) | ||
| TW357350B (en) | Semiconductor memory device | |
| JPS6231481B2 (ja) | ||
| JPS60168082U (ja) | レ−ダ送信装置 | |
| JPS593651U (ja) | デジタルデ−タ伝送装置 | |
| JPS6049606U (ja) | 高速駆動回路 | |
| JPS6474821A (en) | Circuit for driving gate of power mos-fet |