JPS628697A - 色信号処理装置 - Google Patents
色信号処理装置Info
- Publication number
- JPS628697A JPS628697A JP60147561A JP14756185A JPS628697A JP S628697 A JPS628697 A JP S628697A JP 60147561 A JP60147561 A JP 60147561A JP 14756185 A JP14756185 A JP 14756185A JP S628697 A JPS628697 A JP S628697A
- Authority
- JP
- Japan
- Prior art keywords
- output
- pulse
- counter
- circuit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明はビデオテープレコーダなどに使用する色信号処
理装置に関するものである。
理装置に関するものである。
従来の技術
従来、民生用ビデオテープレコーダで用いられている色
信号処理方法は、搬送色信号を低域変換色信号に周波数
変換して記録し、再生時に再び周波数変換して搬送色信
号に戻すカラーアンダーと呼ばれる方式である。
信号処理方法は、搬送色信号を低域変換色信号に周波数
変換して記録し、再生時に再び周波数変換して搬送色信
号に戻すカラーアンダーと呼ばれる方式である。
第6図は従来のビデオテープレコーダにおけるカラーア
ンダ一方式色信号処理装置の記録系の一例を示す回路構
成図である。同図において、大刀端子1oより入力され
た復号映像信号は、バンドパスフィルタ(以下、BPF
と記す)11により搬送色信号が取り出される。取り出
された搬送色信号は、ACC回路12においてバースト
レベルが一定になるように調整され、平衡変調器13を
通って低域変換色信号に周波数変換され、ローパスフィ
ルタ(以下、LPFと記す)14で平衡変調の際に生じ
る不要成分を除去し、出力端子15へと出力される。
ンダ一方式色信号処理装置の記録系の一例を示す回路構
成図である。同図において、大刀端子1oより入力され
た復号映像信号は、バンドパスフィルタ(以下、BPF
と記す)11により搬送色信号が取り出される。取り出
された搬送色信号は、ACC回路12においてバースト
レベルが一定になるように調整され、平衡変調器13を
通って低域変換色信号に周波数変換され、ローパスフィ
ルタ(以下、LPFと記す)14で平衡変調の際に生じ
る不要成分を除去し、出力端子15へと出力される。
一方、人CG回路12の出力信号は、パーストゲート回
路28においてバースト信号が取り出され、電圧制御水
晶発振器(以下、VXOと記す)31の出力信号と位相
比較器29において位相比較される。位相誤差はLPF
30を通り、VXO31を制御する。このようにVXO
46の出力信号は、搬送色信号のバースト信号に位相ロ
ックしたものとなる。なお、32は水晶を示している。
路28においてバースト信号が取り出され、電圧制御水
晶発振器(以下、VXOと記す)31の出力信号と位相
比較器29において位相比較される。位相誤差はLPF
30を通り、VXO31を制御する。このようにVXO
46の出力信号は、搬送色信号のバースト信号に位相ロ
ックしたものとなる。なお、32は水晶を示している。
また、入力端子1oより入力された復号映像信号は、同
期分離回路16において同期信号が分離され、分離され
た同期信号により1水平期間(以下、1Hと記す)周期
のHパルスをHパルス発生器17において作成する。H
パルスによりパーストゲート作成回路18においてバー
スト信号のタイミングを示す信号を作成し、パーストゲ
ート回路28へ出力される。320 f a (f H
は水平同期周波数を示す)の発振周波数をもつ電圧制御
発振器(以下、VCOと記−t)22の出力信号は、1
/320分周器23において1/320分周され、位
相比較器20においてHパルスと位相比較され、位相誤
差はLPF21を通り、VCO22を制御する。
期分離回路16において同期信号が分離され、分離され
た同期信号により1水平期間(以下、1Hと記す)周期
のHパルスをHパルス発生器17において作成する。H
パルスによりパーストゲート作成回路18においてバー
スト信号のタイミングを示す信号を作成し、パーストゲ
ート回路28へ出力される。320 f a (f H
は水平同期周波数を示す)の発振周波数をもつ電圧制御
発振器(以下、VCOと記−t)22の出力信号は、1
/320分周器23において1/320分周され、位
相比較器20においてHパルスと位相比較され、位相誤
差はLPF21を通り、VCO22を制御する。
このように、VCO22の発振周波数は、320fHと
々るように制御される。また、VCO22の出力信号は
、1/8分周器24において1/8分周され、40f1
1の発振周波数となり、40fHの4相の信号は、位相
スイッチパルス回路19より出力される信号により、順
次切換えられ低域搬送波となる。平衡変調器26におい
て、VXO31の出力信号と低域搬送波がかけ合わされ
、BPF27を通り平衡変調器13のキャリアとなる。
々るように制御される。また、VCO22の出力信号は
、1/8分周器24において1/8分周され、40f1
1の発振周波数となり、40fHの4相の信号は、位相
スイッチパルス回路19より出力される信号により、順
次切換えられ低域搬送波となる。平衡変調器26におい
て、VXO31の出力信号と低域搬送波がかけ合わされ
、BPF27を通り平衡変調器13のキャリアとなる。
一般に、位相スイッチパルス回路の出力タイミングは、
BPF27の遅延時間などを考慮して、水平同期信号の
タイミングより、少し手前に設定されている。
BPF27の遅延時間などを考慮して、水平同期信号の
タイミングより、少し手前に設定されている。
以下に、第7図に示す従来のHパルス発生器の一部と位
相スイッチパルス回路の1例を説明する。
相スイッチパルス回路の1例を説明する。
同図において、91〜(h+はDフリップフロップ、0
1〜G8はインバータ、Q15はRSフリップフロップ
である。入力端子1よシ水平同期信号が入力されると、
Q9はHiレベルとなり、入力端子2より入力される1
θofHの発振周波数の基準クロックと、Qlo 、
Qll、 Grtpにより、Q9がHiレベルになった
次の1クロック間G9がHルベルとなる。Q9の出力に
より、Q1〜Q a + ” 1〜G8により構成され
るカウンタがリセットされる。リセット後、カウンタは
基準クロックのカウントを開始する。デコードC回路r
/′1118クロック目をデコードしてパルスを出力し
、そのパルスによりQ9はリセットされる。118クロ
ツク目をデコードする理由は、等価パルスや垂直同期パ
ルスを受は付けず、水平同期信号のみに対応するためで
ある。デコード0回路では、163クロツク目がデコー
ドされ、Q13がリセットされる。Q13は次に水平同
期信号が入力され、Q9よりパルス力出力されるとリセ
ットされる。従って位相スイッチパルス出力端子には、
163クロツク目からQ9よりパルスが出力されるまで
の期間パルスが出力される。第8図に第6図のタイミン
グ図を示す。
1〜G8はインバータ、Q15はRSフリップフロップ
である。入力端子1よシ水平同期信号が入力されると、
Q9はHiレベルとなり、入力端子2より入力される1
θofHの発振周波数の基準クロックと、Qlo 、
Qll、 Grtpにより、Q9がHiレベルになった
次の1クロック間G9がHルベルとなる。Q9の出力に
より、Q1〜Q a + ” 1〜G8により構成され
るカウンタがリセットされる。リセット後、カウンタは
基準クロックのカウントを開始する。デコードC回路r
/′1118クロック目をデコードしてパルスを出力し
、そのパルスによりQ9はリセットされる。118クロ
ツク目をデコードする理由は、等価パルスや垂直同期パ
ルスを受は付けず、水平同期信号のみに対応するためで
ある。デコード0回路では、163クロツク目がデコー
ドされ、Q13がリセットされる。Q13は次に水平同
期信号が入力され、Q9よりパルス力出力されるとリセ
ットされる。従って位相スイッチパルス出力端子には、
163クロツク目からQ9よりパルスが出力されるまで
の期間パルスが出力される。第8図に第6図のタイミン
グ図を示す。
なお、第6図では、記録系について説明したが、第7図
に示す回路は、記録系だけではなく再生系においても必
要なものである。
に示す回路は、記録系だけではなく再生系においても必
要なものである。
発明が解決しようとする問題点
しかしながら、第7図に示す従来の構成では、特に特殊
再生時などにおいて再生信号S/Nが悪く、水平同期信
号が抜けてしまうと、位相スイッチパルスも出力されず
、テレビ画面上において色消えやビートを引き起こすと
いう欠点を有していた。また、テープ再生場所が、隣接
のトラックに移動した際に生じるスキューにより、位相
スイッチパルスが出力される前に水平同期信号が入力さ
れた場合にも、位相スイッチパルスが出力されず、上記
と同様の欠点を有していた。
再生時などにおいて再生信号S/Nが悪く、水平同期信
号が抜けてしまうと、位相スイッチパルスも出力されず
、テレビ画面上において色消えやビートを引き起こすと
いう欠点を有していた。また、テープ再生場所が、隣接
のトラックに移動した際に生じるスキューにより、位相
スイッチパルスが出力される前に水平同期信号が入力さ
れた場合にも、位相スイッチパルスが出力されず、上記
と同様の欠点を有していた。
本発明は上記問題点に鑑み、色消えやビートの発生のな
い色信号処理装置を提供することを目的としたものであ
る。
い色信号処理装置を提供することを目的としたものであ
る。
問題点を解決するための手段
上記問題点を解決するために本発明の色信号処理装置に
、基準クロックをカウントするカウンタと、前記カウン
タの出力をデコードすることにより、1水平期間経過し
たことを検知し、前記カウンタを初期状態にするパルス
を発生する第1のデコーダと、水平同期信号が入力され
たときに前記カウンタを初期状態にするパルスを発生す
るリセット回路と、前記カウンタの出力をデコードする
ことにより、前記カウンタが初期状態から所定期間後に
、低域搬送波の位相を切り換えるパルスを発生する第2
のデコーダを含めて構成したものである。
、基準クロックをカウントするカウンタと、前記カウン
タの出力をデコードすることにより、1水平期間経過し
たことを検知し、前記カウンタを初期状態にするパルス
を発生する第1のデコーダと、水平同期信号が入力され
たときに前記カウンタを初期状態にするパルスを発生す
るリセット回路と、前記カウンタの出力をデコードする
ことにより、前記カウンタが初期状態から所定期間後に
、低域搬送波の位相を切り換えるパルスを発生する第2
のデコーダを含めて構成したものである。
作用
本発明は上記した構成によって、カウンタがリセットさ
れて1水平期間経過したことをカウンタの出力よりデコ
ードし、再びカウンタをリセットすることにより、水平
同期信号が抜けても、位相スイッチパルスを出力し、特
殊再生時などの色消えやビートを防止することができる
こととなる。
れて1水平期間経過したことをカウンタの出力よりデコ
ードし、再びカウンタをリセットすることにより、水平
同期信号が抜けても、位相スイッチパルスを出力し、特
殊再生時などの色消えやビートを防止することができる
こととなる。
実施例
以下、本発明の実施例に係る色信号処理装置について、
図面を参照しながら説明する。第1図は本発明の実施例
に係る位相スイッチパルス回路を主体としだ色信号処理
装置の回路構成図である。
図面を参照しながら説明する。第1図は本発明の実施例
に係る位相スイッチパルス回路を主体としだ色信号処理
装置の回路構成図である。
同図において、1は復号同期信号の入力端子であり、2
は基準クロックの入力端子、3はリセット回路、4はカ
ウンタ、5は第2のデコーダ、6は第1のデコーダ、7
は位相スイッチパルス出力部、8は出力端子、9は電源
を示している。またQ1〜Qs21′iDフリップフロ
ップ、01〜G8はインバータ、09〜G11はアンド
素子、G12 + G15(dオア素子である。
は基準クロックの入力端子、3はリセット回路、4はカ
ウンタ、5は第2のデコーダ、6は第1のデコーダ、7
は位相スイッチパルス出力部、8は出力端子、9は電源
を示している。またQ1〜Qs21′iDフリップフロ
ップ、01〜G8はインバータ、09〜G11はアンド
素子、G12 + G15(dオア素子である。
入力端子1より水平同期信号が入力されると、Q91d
Hi(ハイ)レベルとなり、G11よりパルスが出力さ
れるまでHルベルを維持する。Q+o+(h+ + G
9にリセット回路3を構成し、Q9がLOレベルからH
iレベルへ切り換ってから基準クロックの1クロック間
、カウンタ4をリセットするパルスを作成し、そのリセ
ットパルス後カウンタ4は基準クロックのカウントを開
始する。入力端子2より入力される基準クロックの周波
数は160fHである。デコードC回路は、118クロ
ツク目をデコードし、GHを通り、Q9をリセットする
。Q9は次の水平同期信号が入力されるまでLo (ロ
ー)レベルを維持する。デコード1回路。
Hi(ハイ)レベルとなり、G11よりパルスが出力さ
れるまでHルベルを維持する。Q+o+(h+ + G
9にリセット回路3を構成し、Q9がLOレベルからH
iレベルへ切り換ってから基準クロックの1クロック間
、カウンタ4をリセットするパルスを作成し、そのリセ
ットパルス後カウンタ4は基準クロックのカウントを開
始する。入力端子2より入力される基準クロックの周波
数は160fHである。デコードC回路は、118クロ
ツク目をデコードし、GHを通り、Q9をリセットする
。Q9は次の水平同期信号が入力されるまでLo (ロ
ー)レベルを維持する。デコード1回路。
デコード5回路、Q13は第2デコーダを構成する。
デコード5回路により163クロツク目がデコードされ
、Qlsをセットする。次にカウンタ4がリセットされ
た後、デコード4回路が2クロツク目をデコードし、G
13をリセットする。よってQlsは163クロツク目
から、カウンタがいったんリセットされてから2クロツ
ク目までHルベルなる。(h3のパルスは’45を通り
、出力端子8より出力される。デコード6回路1d1
60クロツク目をデコードする。160クロツク目の意
味は、基準クロックが16ofHの周波数であるから、
カウンタリセットより1H期間経過したことを示してい
る。デコード6回路の出力パルスはG12をHiレベル
にすると同時に、カウンタ4をリセットする。G12の
働きは、QHがHiレベル期間中は、カウンタがリセッ
ト回路3のパルスによりカウンタがリセットされたので
はなく、デコード6回路の出力によりリセットされたこ
とを示すものである。Q10がHiレベル期間中は、G
Nのゲートを閉じ、デコードC回路のパルスが99に到
達しないようにしている。また、G12はリセット回路
3の出力パルスによりリセットされる。G14ハ、11
8クロツク目にセットされ、153クロツク目と2クロ
ツク目にリセットされる。G14がHルベル期間中、リ
セット回路より出力されるパルスはG10 、 G13
を通り、出力端子8へと出力される。7に示す位相スイ
ッチパルス出力部は特に、153クロツク以前に水平同
期信号が入力された場合に意味をもち、118クロツク
目から163クロツク目までに水平同期信号が入力され
た場合には、G13より パルスは出力されないので、
その場合には変わりに09よりのパルスを出力している
。
、Qlsをセットする。次にカウンタ4がリセットされ
た後、デコード4回路が2クロツク目をデコードし、G
13をリセットする。よってQlsは163クロツク目
から、カウンタがいったんリセットされてから2クロツ
ク目までHルベルなる。(h3のパルスは’45を通り
、出力端子8より出力される。デコード6回路1d1
60クロツク目をデコードする。160クロツク目の意
味は、基準クロックが16ofHの周波数であるから、
カウンタリセットより1H期間経過したことを示してい
る。デコード6回路の出力パルスはG12をHiレベル
にすると同時に、カウンタ4をリセットする。G12の
働きは、QHがHiレベル期間中は、カウンタがリセッ
ト回路3のパルスによりカウンタがリセットされたので
はなく、デコード6回路の出力によりリセットされたこ
とを示すものである。Q10がHiレベル期間中は、G
Nのゲートを閉じ、デコードC回路のパルスが99に到
達しないようにしている。また、G12はリセット回路
3の出力パルスによりリセットされる。G14ハ、11
8クロツク目にセットされ、153クロツク目と2クロ
ツク目にリセットされる。G14がHルベル期間中、リ
セット回路より出力されるパルスはG10 、 G13
を通り、出力端子8へと出力される。7に示す位相スイ
ッチパルス出力部は特に、153クロツク以前に水平同
期信号が入力された場合に意味をもち、118クロツク
目から163クロツク目までに水平同期信号が入力され
た場合には、G13より パルスは出力されないので、
その場合には変わりに09よりのパルスを出力している
。
第2図,第3図,第4図,第5図は第1図に示す回路の
各部のタイミング図である。第2図は、テコ−16回路
が160クロツク目をデコードした直後に水平同期信号
が入力された場合である1、第3図は、160クロツク
目をデコードする直前に水平同期信号が入力された場合
である。第4図は、第2のデコーダ5よりパルスが出力
される前に水平同期信号が入力された場合である。第6
図は、水平同期信号が抜けた場合である。
各部のタイミング図である。第2図は、テコ−16回路
が160クロツク目をデコードした直後に水平同期信号
が入力された場合である1、第3図は、160クロツク
目をデコードする直前に水平同期信号が入力された場合
である。第4図は、第2のデコーダ5よりパルスが出力
される前に水平同期信号が入力された場合である。第6
図は、水平同期信号が抜けた場合である。
以上のように本実施例によれば、カウンタがリセットさ
れてから1水平期間経過したことをカウンタの出力より
デコードし、再びカウンタをリセットすることにより、
水平同期信号が抜けても、位相スイッチパルスを出力す
ることができ、特殊再生時などの色消えやビートを防止
することが可能となる。
れてから1水平期間経過したことをカウンタの出力より
デコードし、再びカウンタをリセットすることにより、
水平同期信号が抜けても、位相スイッチパルスを出力す
ることができ、特殊再生時などの色消えやビートを防止
することが可能となる。
発明の効果
以上のように本発明の色信号処理装置は、基準クロック
をカウンタと、前記カウンタの出力をデコードすること
により、1水平期間経過したことを検知し、前記カウン
タを初期状態にするパルスを発生する第1のデコーダと
、水平同期信号が入力されたときに前記カウンタを初期
状態にするパルスを発生するリセット回路と、前記カウ
ンタの出力をデコードすることにより、前記カウンタが
初期状態から所定期間後に低域搬送波の位相を切り換え
るパルスを発生する第2のデコーダを設けることにより
、特殊再生時などにおいて、水平同期信号が抜けても、
低域搬送波の位相を切り換えるパルスを出力することが
でき、テレビ画面上の色消えやビートを防止することが
できるという優れた効果を得ることができる。
をカウンタと、前記カウンタの出力をデコードすること
により、1水平期間経過したことを検知し、前記カウン
タを初期状態にするパルスを発生する第1のデコーダと
、水平同期信号が入力されたときに前記カウンタを初期
状態にするパルスを発生するリセット回路と、前記カウ
ンタの出力をデコードすることにより、前記カウンタが
初期状態から所定期間後に低域搬送波の位相を切り換え
るパルスを発生する第2のデコーダを設けることにより
、特殊再生時などにおいて、水平同期信号が抜けても、
低域搬送波の位相を切り換えるパルスを出力することが
でき、テレビ画面上の色消えやビートを防止することが
できるという優れた効果を得ることができる。
また、第1のデコーダよりパルスが出力される前の所定
期間内に、リセット回路よりカウンタを初期状態にする
パルスが出力されたときには、リセット回路の出力また
はりセント回路の出力より作られるパルスを低域搬送波
の位相を切シ換えるパルスとすることにより、低域搬送
波の位相を切り換えるパルスが出力される前に、水平同
期信号が入力された場合にもパルスが出力され、テレビ
画面上の色消えやビートの発生を防止できるという効果
も得られる。
期間内に、リセット回路よりカウンタを初期状態にする
パルスが出力されたときには、リセット回路の出力また
はりセント回路の出力より作られるパルスを低域搬送波
の位相を切シ換えるパルスとすることにより、低域搬送
波の位相を切り換えるパルスが出力される前に、水平同
期信号が入力された場合にもパルスが出力され、テレビ
画面上の色消えやビートの発生を防止できるという効果
も得られる。
第1図は本発明の一実施例に係る色信号処理装置の回路
構成図、第2図、第3図、第4図および第5図は第1図
の各部のタイミング図、第6図は従来のビデオテープレ
コーダにおける色信号処理装置の記録系のブロック図、
第7図は従来のパルス発生回路の構成図、第8図は第7
図のタイミング図である。 1.2・・・・・入力端子、3・・・・・・リセット回
路、4・・・・・・カウンタ、5・・・・・第2のデコ
ーダ、6・・・・・・第1のデコーダ、7・・・・位相
スイッチパルス出力部、8・・・・出力端子、9・・・
・・電源。
構成図、第2図、第3図、第4図および第5図は第1図
の各部のタイミング図、第6図は従来のビデオテープレ
コーダにおける色信号処理装置の記録系のブロック図、
第7図は従来のパルス発生回路の構成図、第8図は第7
図のタイミング図である。 1.2・・・・・入力端子、3・・・・・・リセット回
路、4・・・・・・カウンタ、5・・・・・第2のデコ
ーダ、6・・・・・・第1のデコーダ、7・・・・位相
スイッチパルス出力部、8・・・・出力端子、9・・・
・・電源。
Claims (2)
- (1)基準クロックをカウントするカウンタと、前記カ
ウンタの出力をデコードすることにより、1水平期間経
過したことを検知し、前記カウンタを初期状態にするパ
ルスを発生する第1のデコーダと、水平同期信号が入力
されたときに前記カウンタを初期状態にするパルスを発
生するリセット回路と、前記カウンタの出力をデコード
することにより、前記カウンタが初期状態から所定期間
後に低域搬送波の位相を切り換えるパルスを発生する第
2のデコーダを具備してなることを特徴とする色信号処
理装置。 - (2)低域搬送波の位相を切換えるパルスは、第1のデ
コーダよりパルスが出力される前の所定期間内に、リセ
ット回路よりカウンタを初期状態にするパルスが出力さ
れたときには、リセット回路の出力またはリセット回路
の出力より作られるパルスを出力パルスとすることを特
徴とする特許請求の範囲第(1)項記載の色信号処理装
置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60147561A JPS628697A (ja) | 1985-07-04 | 1985-07-04 | 色信号処理装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60147561A JPS628697A (ja) | 1985-07-04 | 1985-07-04 | 色信号処理装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS628697A true JPS628697A (ja) | 1987-01-16 |
Family
ID=15433124
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60147561A Pending JPS628697A (ja) | 1985-07-04 | 1985-07-04 | 色信号処理装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS628697A (ja) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS55125785A (en) * | 1979-03-23 | 1980-09-27 | Matsushita Electric Ind Co Ltd | Recording and reproduction unit for color television signal |
| JPS56160175A (en) * | 1980-05-14 | 1981-12-09 | Nec Corp | Synchronous signal generator |
| JPS5940790A (ja) * | 1982-08-31 | 1984-03-06 | Sony Corp | カラ−映像信号の記録装置 |
-
1985
- 1985-07-04 JP JP60147561A patent/JPS628697A/ja active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS55125785A (en) * | 1979-03-23 | 1980-09-27 | Matsushita Electric Ind Co Ltd | Recording and reproduction unit for color television signal |
| JPS56160175A (en) * | 1980-05-14 | 1981-12-09 | Nec Corp | Synchronous signal generator |
| JPS5940790A (ja) * | 1982-08-31 | 1984-03-06 | Sony Corp | カラ−映像信号の記録装置 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4520394A (en) | Horizontal scanning frequency multiplying circuit | |
| JPS6051312B2 (ja) | 水平走査周波数逓倍回路 | |
| JPS6110379A (ja) | スキユ−歪除去装置 | |
| JPS59198516A (ja) | デイジタルビデオテ−プレコ−ダ | |
| US4907092A (en) | Modulating/demodulating circuit for multiplex recording/playback of data in a magnetic recording/playback system | |
| GB2084415A (en) | Apparatus for regenerating a clock pulse signal from a stream of data | |
| JPH0548037B2 (ja) | ||
| KR960016381B1 (ko) | 자동주파수 제어회로 | |
| US4562394A (en) | Motor servo circuit for a magnetic recording and reproducing apparatus | |
| JPS628697A (ja) | 色信号処理装置 | |
| JP2511858B2 (ja) | 色信号処理装置 | |
| JPS6012870A (ja) | 垂直同期分離装置 | |
| JPS6356083A (ja) | 映像信号記録再生装置 | |
| JP3282441B2 (ja) | 映像信号処理装置 | |
| JPH01155571A (ja) | クロック発生回路 | |
| JPS6292685A (ja) | ビデオ信号処理装置 | |
| JP2570383B2 (ja) | デジタル信号挿入装置 | |
| JP2822380B2 (ja) | ディジタル信号記録及び記録再生装置 | |
| JPH0722769Y2 (ja) | ドロツプアウト補償回路 | |
| JPS583433B2 (ja) | テレビジヨンシンゴウサイセイホウシキ | |
| JPH0681327B2 (ja) | 画像メモリ装置 | |
| JPS63220472A (ja) | ディスク記録情報再生装置における位相同期回路 | |
| JPS63146664A (ja) | 垂直同期信号分離回路 | |
| JPS6269793A (ja) | 色信号処理装置 | |
| JPH0415677B2 (ja) |