JPS6452004U - - Google Patents
Info
- Publication number
- JPS6452004U JPS6452004U JP14558287U JP14558287U JPS6452004U JP S6452004 U JPS6452004 U JP S6452004U JP 14558287 U JP14558287 U JP 14558287U JP 14558287 U JP14558287 U JP 14558287U JP S6452004 U JPS6452004 U JP S6452004U
- Authority
- JP
- Japan
- Prior art keywords
- sequence instruction
- memory
- calculation results
- sequence
- cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Executing Machine-Instructions (AREA)
- Programmable Controllers (AREA)
Description
第1図および第2図は、この考案の一実施例に
よるプログラムコントローラのシーケンス命令処
理回路のブロツク図、第3図はAND演算のシー
ケンスプログラム例を示す回路図、第4図はAN
D演算組合せ説明図、第5図はOR演算のシーケ
ンスプログラム例を示す回路図、第6図はOR演
算組合せ説明図、第7図は従来のプログラムコン
トローラのシーケンス命令処理回路のブロツク図
である。 図において、1はCPU、2,4は入力情報用
メモリ、3は演算結果の一時退避用メモリ、5は
演算結果格納用メモリ、6はシーケンス命令格納
メモリ、7はシーケンス命令実行判別回路である
。なお、図中、同一符号は同一、又は相当部分を
示す。
よるプログラムコントローラのシーケンス命令処
理回路のブロツク図、第3図はAND演算のシー
ケンスプログラム例を示す回路図、第4図はAN
D演算組合せ説明図、第5図はOR演算のシーケ
ンスプログラム例を示す回路図、第6図はOR演
算組合せ説明図、第7図は従来のプログラムコン
トローラのシーケンス命令処理回路のブロツク図
である。 図において、1はCPU、2,4は入力情報用
メモリ、3は演算結果の一時退避用メモリ、5は
演算結果格納用メモリ、6はシーケンス命令格納
メモリ、7はシーケンス命令実行判別回路である
。なお、図中、同一符号は同一、又は相当部分を
示す。
Claims (1)
- 入力情報を格納する複数個のメモリ、このメモ
リの入力情報を基に演算処理を行なうCPU(中
央処理装置)、このCPUによる演算結果を一時
的に格納するメモリおよび出力情報となる演算結
果を格納するメモリからなり、プログラム化され
たシーケンス命令を実行するプログラマブルコン
トローラのシーケンス命令処理回路において、上
記シーケンス命令の種類と、前ステツプまでの演
算結果に従がつて、このシーケンス命令を実行す
るか実行しないかを判断するシーケンス命令実行
判別手段を備えたことを特徴とするプログラマブ
ルコントローラのシーケンス命令処理回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP14558287U JPS6452004U (ja) | 1987-09-24 | 1987-09-24 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP14558287U JPS6452004U (ja) | 1987-09-24 | 1987-09-24 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6452004U true JPS6452004U (ja) | 1989-03-30 |
Family
ID=31414300
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP14558287U Pending JPS6452004U (ja) | 1987-09-24 | 1987-09-24 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6452004U (ja) |
-
1987
- 1987-09-24 JP JP14558287U patent/JPS6452004U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6452004U (ja) | ||
| JPH082727Y2 (ja) | プログラマブルシ−ケンサ | |
| JPH0330103U (ja) | ||
| JPS63175203U (ja) | ||
| JPS62146295U (ja) | ||
| JPH01160502U (ja) | ||
| JPH01116802U (ja) | ||
| JPS5949248U (ja) | デジタル制御装置 | |
| JPH0452247U (ja) | ||
| JPH0370651U (ja) | ||
| JPH01127004U (ja) | ||
| JPH02130039U (ja) | ||
| JPS59100307U (ja) | プログラマブルコントロ−ラ | |
| JPH02108159U (ja) | ||
| JPS6281151U (ja) | ||
| JPH0330148U (ja) | ||
| JPH0452248U (ja) | ||
| JPS6335139U (ja) | ||
| JPH0575840U (ja) | コントローラ | |
| JPS59192756U (ja) | 分散処理機能を持つ中央処理装置 | |
| JPH03113404U (ja) | ||
| JPH03113440U (ja) | ||
| JPS63122850U (ja) | ||
| JPS63168544U (ja) | ||
| JPH0452250U (ja) |