JPH0216112B2 - - Google Patents

Info

Publication number
JPH0216112B2
JPH0216112B2 JP4097884A JP4097884A JPH0216112B2 JP H0216112 B2 JPH0216112 B2 JP H0216112B2 JP 4097884 A JP4097884 A JP 4097884A JP 4097884 A JP4097884 A JP 4097884A JP H0216112 B2 JPH0216112 B2 JP H0216112B2
Authority
JP
Japan
Prior art keywords
current
circuit
mirror circuit
current mirror
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP4097884A
Other languages
English (en)
Other versions
JPS60187262A (ja
Inventor
Kazuyuki Fukuda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP4097884A priority Critical patent/JPS60187262A/ja
Publication of JPS60187262A publication Critical patent/JPS60187262A/ja
Publication of JPH0216112B2 publication Critical patent/JPH0216112B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
    • H02M7/02Conversion of AC power input into DC power output without possibility of reversal
    • H02M7/04Conversion of AC power input into DC power output without possibility of reversal by static converters
    • H02M7/12Conversion of AC power input into DC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of AC power input into DC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of AC power input into DC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Rectifiers (AREA)

Description

【発明の詳細な説明】 本発明は、全波整流回路に関する。
従来の全波整流回路には、交流入力電圧を電圧
で全波整流するようにしたものがある。したがつ
て、従来のものでは、全波整流出力は電圧で得ら
れることになる。ところで、この種の全波整流回
路では、その出力レベルのゲインを簡単に可変す
ることができるようにしたものはなく、通常、全
波整流出力を更に別の増幅器で増幅するなどの構
成が複雑でかつ製造コストも高くつくものとなつ
ている。また、従来のものでは、電圧−電圧変換
のために、全波整流出力のゼロクロス点を得るこ
とが一般には困難である。
本発明は、上述の事情に鑑みてなされたもので
あつて、簡単な構成で製造コストも安くてすみ、
しかも全波整流出力を簡単に可変できるようにす
るとともに、全波整流出力のゼロクロス点が容易
に得られるようにすることを主たる目的とする。
以下、本発明を図面に示す実施例に基づいて詳
細に説明する。図面は、本発明の実施例の回路図
である。この実施例の全波整流回路1は、電圧−
電流変換回路2と、電流出力回路3とを備える。
この電圧−電流変換回路2は、全波整流される
べき交流入力を差動増幅する差動増幅器4を有す
る。この差動増幅器4は、トランジスタQ2,Q
4を含む。この電圧−電流変換回路2はまた、定
電流源S1を有するとともに、前記差動増幅器4
の一方の出力端子と他方の出力端子とにそれぞれ
に接続された第1、第2カレントミラー回路5,
6と、第2カレントミラー回路6に接続された第
3カレントミラー回路7とを含む。各カレントミ
ラー回路5,6はそれぞれトランジスタQ1,Q
6,Q7,Q8を有する。第1カレントミラー回
路5は第3カレントミラー回路7に接続されてい
る。この第3カレントミラー回路7もまた、トラ
ンジスタQ7,Q8を有する。
一方、前記電流出力回路3は、トランジスタQ
9と、このトランジスタQ9に接続された第4カ
レントミラー回路8とを備える。この電流出力回
路3はまた、定電流源S2とダイオードD1,D
2とを有する。
第1、第3カレントミラー回路5,7の第1接
続点9に前記トランジスタQ9と第4カレントミ
ラー回路8との第2接続点10が共通に接続され
ている。第1カレントミラー回路5から流出され
る第1電流I1と第3カレントミラー回路7へ流
入される第2電流I2とが前記両接続点9,10
で互いに逆方向に流れることにより第3接続点1
1には前記第1、第2の両電流I1,I2が同方
向に流れるようになつている。
このような構成において、電圧−電流変換回路
2の差動増幅器4の一方の入力端子IN1に図示
の第1交流入力が与えられる。また、その差動増
幅器4の他方の入力端子IN2には第1交流入力
とは反対位相の図示の第2交流入力が与えられ
る。そして、例えば第1交流入力の方が第2交流
入力よりも直流電圧レベルが極端に大きいとき
は、差動増幅器の一方のトランジスタQ2が導通
し、これに伴ない定電流源S1で供給される電流
I0がトランジスタQ2を介して第1カレントミ
ラー回路5の一方のトランジスタQ1に流れる。
そうすると、第1カレントミラー回路5の他方の
トランジスタQ6にトランジスタQ1に流れた電
流と同じ大きさの電流である第1電流I1が流れ
ることになる。このとき、第2カレントミラー回
路6には電流が流れていないので、第3カレント
ミラー回路7のトランジスタQ8は遮断してい
る。したがつて、第1電流I1は矢符の方向、即
ち電流出力回路3の第2接続点10の方へ流れ
る。この第1電流I1により電流出力回路3の第
4カレントミラー回路8におけるトランジスタQ
10は導通し、これに伴なつて、同じく第4カレ
ントミラー回路8のトランジスタQ11のコレク
タ・エミツタには第1電流I1が流れる。これに
より、第3接続点11には第1電流I1が流れる
ことになる。
次に、第2交流入力の方が第1交流入力よりも
直流電圧レベルが極端に大きいときは、差動増幅
器の他方のトランジスタQ4が導通し、これに伴
ない定電流源S1で供給される電流I0がトラン
ジスタQ4を介して第2カレントミラー回路6の
一方のトランジスタQ3に流れる。そうすると、
第2カレントミラー回路6の他方のトランジスタ
Q5にはトランジスタQ3に流れた電流と同じ大
きさの電流が流れることになる。これにより、第
3カレントミラー回路7のトランジスタQ8が導
通することにより第2電流I2が矢符の方向に流
れることになる。このとき、第1カレントミラー
回路5には電流が流れていない。したがつて、電
流出力回路3の第4カレントミラー回路8には電
流が流れないが、トランジスタQ9はそのベース
にバイアスがかかつているので導通し、これによ
りそのトランジスタQ9には第1電流I1と同方
向の第2電流I2が流れることになる。第1、第
2入力端子IN1,IN2での直流電圧差が極端で
ない場合は、電圧差に応じて電流I0がトランジ
スタQ2,Q4に配分され、各カレントミラー回
路5,6,7を介して第1接続点9では電流差I
1−I2の絶対値が流れ、それが第3接続点11
の電流となる。第1、第2入力端子IN1,IN2
での直流電圧差がないときは、電流I0がトラン
ジスタQ2,Q4に等分ずつ流れ、電流I1=電
流I2となり、第2接続点10には電流が流れな
い。これにより、第3接続点11にも電流が流れ
ない。このようにして、第3接続点11には差動
増幅器4への交流入力を電圧−電流変換し、これ
を全波整流した図示の電流出力I1+I2が得ら
れる。
以上のように、本発明によれば、電圧−電流変
換回路と、電流出力回路とを備え、この電圧−電
流変換回路は、全波整流されるべき交流入力を差
動増幅する差動増幅器と、この差動増幅器の一方
の出力端子と他方の出力端子とにそれぞれの接続
された第1、第2カレントミラー回路と、第2カ
レントミラー回路に接続された第3カレントミラ
ー回路とを含み、前記第1カレントミラー回路は
第3カレントミラー回路に接続されており、前記
電流出力回路は、トランジスタと、このトランジ
スタに接続された第4カレントミラー回路とを備
え、第1、第3カレントミラー回路の第1接続点
に前記トランジスタと第4カレントミラー回路と
の第2接続点が共通に接続されており、第1カレ
ントミラー回路からの第1電流と第3カレントミ
ラー回路への第2電流とが前記両接続点で互いに
逆方向に流れることにより前記トランジスタには
前記第1、第2の両電流が同方向に流れるように
したので、簡単な構成で製造コストも安くてす
み、差動増幅器の共通エミツタに例えば定電流源
を接続し、この定電流源の電流を可変すれば、全
波整流出力を簡単に可変することができるととも
に、電流変換のために全波整流出力のゼロクロス
点が容易に得られるようにすることができる。ま
た、トランジスタの負荷側に抵抗を接続すれば、
この抵抗の両端間に電圧を取り出すことができ
る。さらに、これらをIC化することにより全波
整流出力のオフセツトをゼロにすることもできる
などの利点がある。
【図面の簡単な説明】
図面は、本発明の実施例の回路図である。 1は全波整流回路、2は電圧−電流変換回路、
3は電流出力回路、4は差動増幅器、5,6,
7,8はカレントミラー回路、9,10,11は
第1、第2、第3接続点。

Claims (1)

    【特許請求の範囲】
  1. 1 電圧−電流変換回路と、電流出力回路とを備
    え、この電圧−電流変換回路は、全波整流される
    べき交流入力を差動増幅する差動増幅器と、この
    差動増幅器の一方の出力端子と他方の出力端子と
    にそれぞれに接続された第1、第2カレントミラ
    ー回路と、第2カレントミラー回路に接続された
    第3カレントミラー回路とを含み、前記第1カレ
    ントミラー回路は第3カレントミラー回路に接続
    されており、前記電流出力回路は、トランジスタ
    と、このトランジスタに接続された第4カレント
    ミラー回路とを備え、第1、第3カレントミラー
    回路の第1接続点に、前記トランジスタと第4カ
    レントミラー回路との第2接続点が共通に接続さ
    れており、第1カレントミラー回路からの第1電
    流と第3カレントミラー回路への第2電流とが前
    記両接続点で互いに逆方向に流れることにより前
    記トランジスタには前記第1、第2の両電流が同
    方向に流れることを特徴とする全波整流回路。
JP4097884A 1984-03-02 1984-03-02 全波整流回路 Granted JPS60187262A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4097884A JPS60187262A (ja) 1984-03-02 1984-03-02 全波整流回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4097884A JPS60187262A (ja) 1984-03-02 1984-03-02 全波整流回路

Publications (2)

Publication Number Publication Date
JPS60187262A JPS60187262A (ja) 1985-09-24
JPH0216112B2 true JPH0216112B2 (ja) 1990-04-16

Family

ID=12595526

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4097884A Granted JPS60187262A (ja) 1984-03-02 1984-03-02 全波整流回路

Country Status (1)

Country Link
JP (1) JPS60187262A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5448583A (en) * 1989-08-28 1995-09-05 Fujitsu Limited Apparatus and method using analog viterbi decoding techniques
JPH0729748Y2 (ja) * 1989-10-09 1995-07-05 新日本無線株式会社 整流回路
KR100532378B1 (ko) * 1998-04-14 2006-02-13 삼성전자주식회사 오프셋 전류방지회로를 가지는 전파 정류기

Also Published As

Publication number Publication date
JPS60187262A (ja) 1985-09-24

Similar Documents

Publication Publication Date Title
JPH0775289B2 (ja) 相互コンダクタンス増幅回路
US4647839A (en) High precision voltage-to-current converter, particularly for low supply voltages
US4575643A (en) Full-wave rectifier circuit
JPH0770935B2 (ja) 差動電流増幅回路
JPH0216112B2 (ja)
JPS585594B2 (ja) 整流回路
JPS6315766B2 (ja)
JP2628663B2 (ja) 電流ミラー回路
JPH0821832B2 (ja) ジャイレータ回路を用いたリアクタンス回路
JP2661358B2 (ja) レベルシフト回路
JP3105590B2 (ja) 全波整流回路
JP3221058B2 (ja) 整流回路
JP2588164B2 (ja) 反転増幅器
JP3507530B2 (ja) 対数変換回路
JPS6121857Y2 (ja)
JPH0738981Y2 (ja) 定電流源回路
JPH0352027Y2 (ja)
JPS5829621Y2 (ja) 信号変換回路
JPH066607Y2 (ja) 利得制御回路
JPH0438568Y2 (ja)
JPS63179261A (ja) シグナルメ−タ回路
JPH05300745A (ja) 整流回路
JPH0487407A (ja) バッファ回路
JPH05299947A (ja) 差動増幅器
JPH058603B2 (ja)