JPH02165385A - 画像メモリ制御方式 - Google Patents
画像メモリ制御方式Info
- Publication number
- JPH02165385A JPH02165385A JP63321777A JP32177788A JPH02165385A JP H02165385 A JPH02165385 A JP H02165385A JP 63321777 A JP63321777 A JP 63321777A JP 32177788 A JP32177788 A JP 32177788A JP H02165385 A JPH02165385 A JP H02165385A
- Authority
- JP
- Japan
- Prior art keywords
- image data
- memory
- bank
- image memory
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Image Input (AREA)
- Memory System (AREA)
- Storing Facsimile Image Data (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概要〕
複数色に関する画像データを格納している画像メモリか
らの画像データの読み出しを制御する画像メモリ制御方
式に関し、 同一画像データを複数回使用して画像データの演算を行
なう場合でも画像メモリの容拐を増大させることなく、
かつ、画像データの演算を高速で行なうことを可能とす
ることを目的とし、画像メモリから読み出した複数色に
関する画像データに対して任意の演算を演算部にて行な
う際に、該演算部にて行なう演算に基づいて該画像メモ
リの読み出し動作を制御するメモリ制御部を有する画像
メモリ制御方式において、該画像メモリは画像データの
色数と等しい数のバンクからなり、該メモリ制御部は該
演算部にて行なう演算に応じて該画像メモリのバンクを
指定する内容がよき込まれるバンクレジスタを備え、該
バンクレジスタの内容により該画像メ七りの読み出し動
作を制御して演口に必要な画像データを該演専部へ順次
出力せしめるように構成する。
らの画像データの読み出しを制御する画像メモリ制御方
式に関し、 同一画像データを複数回使用して画像データの演算を行
なう場合でも画像メモリの容拐を増大させることなく、
かつ、画像データの演算を高速で行なうことを可能とす
ることを目的とし、画像メモリから読み出した複数色に
関する画像データに対して任意の演算を演算部にて行な
う際に、該演算部にて行なう演算に基づいて該画像メモ
リの読み出し動作を制御するメモリ制御部を有する画像
メモリ制御方式において、該画像メモリは画像データの
色数と等しい数のバンクからなり、該メモリ制御部は該
演算部にて行なう演算に応じて該画像メモリのバンクを
指定する内容がよき込まれるバンクレジスタを備え、該
バンクレジスタの内容により該画像メ七りの読み出し動
作を制御して演口に必要な画像データを該演専部へ順次
出力せしめるように構成する。
本発明は画像メモリ制御方式、特に複数色に関する画像
データを格納している画像メモリからの画像データの読
み出しを制御する画像メモリ制御方式に関する。
データを格納している画像メモリからの画像データの読
み出しを制御する画像メモリ制御方式に関する。
近年、例えば赤(R)、緑(G)及び肖(B)の3原色
画像データに所定の処理を施す場合、所定の処理に対応
する演のを行なうために3原色画像データを画像メモリ
に所定回数格納しておき、演口に応じて3原色画像デー
タを読み出すことが良く行なわれる。処理された画像デ
ータは、例えば表示装置に表示される。
画像データに所定の処理を施す場合、所定の処理に対応
する演のを行なうために3原色画像データを画像メモリ
に所定回数格納しておき、演口に応じて3原色画像デー
タを読み出すことが良く行なわれる。処理された画像デ
ータは、例えば表示装置に表示される。
第5図は、従来の画像メモリ制御方式の一例の概略を示
す。ここでは、−例として1フレ一ム分の赤色画像デー
タRを2乗して1フレ一ム分の緑色画像データGと乗埠
するR2 ・Gなる演算を行なって画像データに所定の
処理を施す場合について説明する。
す。ここでは、−例として1フレ一ム分の赤色画像デー
タRを2乗して1フレ一ム分の緑色画像データGと乗埠
するR2 ・Gなる演算を行なって画像データに所定の
処理を施す場合について説明する。
従来方式では、画像メモリの読み出し7ドレスは表示装
置(図示せず)上の表示アドレスと等しく設定されてい
る。従って、例えば1フレ一ム分の赤色画像データRが
画像メモリ 1001より読み出されると、この1フレ
一ム分の赤色画像データRがそのまま表示装置に表示さ
れる。しかし、上記の如<R2・Gなる演算を行なう場
合は、同じ1フレ一ム分の赤色画像データRを異なる画
像メモリ 100+ 、 1002に格納し、1フレ
一ム分の緑色画像データGを画像メモリ 1003に格
納する必要がある。メモリ制御部101は、演算部10
2で行なうR2・Gなる演算の演算順序に応じて画像メ
モリ 1001〜1003の読み出しアドレスを指定す
る。
置(図示せず)上の表示アドレスと等しく設定されてい
る。従って、例えば1フレ一ム分の赤色画像データRが
画像メモリ 1001より読み出されると、この1フレ
一ム分の赤色画像データRがそのまま表示装置に表示さ
れる。しかし、上記の如<R2・Gなる演算を行なう場
合は、同じ1フレ一ム分の赤色画像データRを異なる画
像メモリ 100+ 、 1002に格納し、1フレ
一ム分の緑色画像データGを画像メモリ 1003に格
納する必要がある。メモリ制御部101は、演算部10
2で行なうR2・Gなる演算の演算順序に応じて画像メ
モリ 1001〜1003の読み出しアドレスを指定す
る。
従来は、同一画像データを複数回使用して画像データの
演算を行なう場合には同一画像データを使用する回数分
画像メモリに格納している必要があるため、画像メモリ
の容量が増大するという問題が生じ、又、メモリ制御部
は各画像メモリのアドレスを管理している必要があるた
めに画像メモリの読み出し制御を高速に行なうことがで
きず、この結果演算部での演算を高速で行なうことがで
きないという問題も生じていた。
演算を行なう場合には同一画像データを使用する回数分
画像メモリに格納している必要があるため、画像メモリ
の容量が増大するという問題が生じ、又、メモリ制御部
は各画像メモリのアドレスを管理している必要があるた
めに画像メモリの読み出し制御を高速に行なうことがで
きず、この結果演算部での演算を高速で行なうことがで
きないという問題も生じていた。
本発明は、同一画像データを複数回使用して画像データ
の演算を行なう場合でも画像メモリの容量を増大させる
ことなく、かつ、画像データの演算を高速で行なうこと
を可能とすることのできる画像メモリ制御方式を提供す
ることを目的とする。
の演算を行なう場合でも画像メモリの容量を増大させる
ことなく、かつ、画像データの演算を高速で行なうこと
を可能とすることのできる画像メモリ制御方式を提供す
ることを目的とする。
第1図は、本発明の原理説明図である。同図中、1は画
像メモリ、2は画像メモリ1から読み出した複数色に関
する画像データに対して任意の演算を行なう演陣部、3
は演算部2にて行なう演算に基づいて画像メモリ1の読
み出し動作を制御するメモリ制御部、4はメモリ制御部
3内に設けられたバンクレジスタである。画像メモリ1
は、画像データの色数と等しい数のバンクからなる。
像メモリ、2は画像メモリ1から読み出した複数色に関
する画像データに対して任意の演算を行なう演陣部、3
は演算部2にて行なう演算に基づいて画像メモリ1の読
み出し動作を制御するメモリ制御部、4はメモリ制御部
3内に設けられたバンクレジスタである。画像メモリ1
は、画像データの色数と等しい数のバンクからなる。
メモリ制御部3のバンクレジスタ4には、演算部2にて
行なう演算に応じて画像メモリ1のバンクを指定する内
容が書き込まれ、このバンクレジスタ4の内容により画
像メモリの読み出し動作を制御して演算に必要な画像デ
ータを演算部2へ順次出力する。
行なう演算に応じて画像メモリ1のバンクを指定する内
容が書き込まれ、このバンクレジスタ4の内容により画
像メモリの読み出し動作を制御して演算に必要な画像デ
ータを演算部2へ順次出力する。
従って、同一画像データを複数回使用して画像データの
演算を行なう場合でもバンクレジスタにより同一バンク
を複数回指定することにより画像メモリの容量を増大さ
せることなく、又、メモリ制御部はバンク単位のアドレ
ス管理のみ必要であるため画像データの高速演算が可能
となる。
演算を行なう場合でもバンクレジスタにより同一バンク
を複数回指定することにより画像メモリの容量を増大さ
せることなく、又、メモリ制御部はバンク単位のアドレ
ス管理のみ必要であるため画像データの高速演算が可能
となる。
(実施例〕
第2図は、本発明の一実施例の要部を示す。同図中、メ
モリ制御部はアドレスカウンタ11と、バンクレジスタ
としてのメモリ12と、コントローラ13と、カウンタ
14と、フリップフロップ15と、ドライバ16とから
なる。演算部(図示せず)からのメモリアクション信号
ACTは、クロック信号CLK及びカウンタ14の出力
するカウンタフル信号FULLをも供給されるアドレス
カウンタ11に供給される。アドレスカウンタ11は、
バンクレジスタアドレスBRAを出力して、演算部から
のバンクレジスタデータ[3RDW及びバンクレジスタ
データライト信号W Eをも供給されるメモリ12に供
給される。メモリ12から読み出されたバンクレジスタ
データBRDRは、プリセットデータとしてフリップ7
0ツブ15に供給される。
モリ制御部はアドレスカウンタ11と、バンクレジスタ
としてのメモリ12と、コントローラ13と、カウンタ
14と、フリップフロップ15と、ドライバ16とから
なる。演算部(図示せず)からのメモリアクション信号
ACTは、クロック信号CLK及びカウンタ14の出力
するカウンタフル信号FULLをも供給されるアドレス
カウンタ11に供給される。アドレスカウンタ11は、
バンクレジスタアドレスBRAを出力して、演算部から
のバンクレジスタデータ[3RDW及びバンクレジスタ
データライト信号W Eをも供給されるメモリ12に供
給される。メモリ12から読み出されたバンクレジスタ
データBRDRは、プリセットデータとしてフリップ7
0ツブ15に供給される。
演算部からの画像メモリイネーブル信号MENはコント
ローラ13に供給され、コントローラ13はプリセット
信号PST及びカウントイネーブル信号ENを出力する
。プリセット信5ps−rはフリップフロップ15へ供
給され、カウントイネーブル信@ENはカウンタ14へ
供給される。
ローラ13に供給され、コントローラ13はプリセット
信号PST及びカウントイネーブル信号ENを出力する
。プリセット信5ps−rはフリップフロップ15へ供
給され、カウントイネーブル信@ENはカウンタ14へ
供給される。
フリップフロップ15及びカウンタ14にはリセット信
号RESETが供給され、カウンタ14にはクロック信
号CLKも供給されている。フリップ70ツブ15より
出力されるバンク番号及びカウンタ14より出力される
バンク内アドレスはドライバ16を介してメモリアドレ
スMAとして画像メモリ(図示せず)へ供給される。
号RESETが供給され、カウンタ14にはクロック信
号CLKも供給されている。フリップ70ツブ15より
出力されるバンク番号及びカウンタ14より出力される
バンク内アドレスはドライバ16を介してメモリアドレ
スMAとして画像メモリ(図示せず)へ供給される。
先ず、メモリ12にバンクレジスタデータBRDWを書
ぎ込む動作について説明する。この場合、第3図に示す
如くメモリアクション信号A CTはローレベルであり
、バンクレジスタデータライト信号WEはハイレベル及
びローレベルを交互に繰り返す。バンクレジスタアドレ
スBRAは例えば第3図に示す如く「0」からrnJま
で1つずつインクリメントされ、例えば第3図に示す[
0OOJ、roooj、roolJ、ro02J、・・
・なるバンクレジスタデータBRDWがバンクレジスタ
アドレスBRAのrOJ番地からrnJ番地までに書き
込まれる。
ぎ込む動作について説明する。この場合、第3図に示す
如くメモリアクション信号A CTはローレベルであり
、バンクレジスタデータライト信号WEはハイレベル及
びローレベルを交互に繰り返す。バンクレジスタアドレ
スBRAは例えば第3図に示す如く「0」からrnJま
で1つずつインクリメントされ、例えば第3図に示す[
0OOJ、roooj、roolJ、ro02J、・・
・なるバンクレジスタデータBRDWがバンクレジスタ
アドレスBRAのrOJ番地からrnJ番地までに書き
込まれる。
次に、メモリ12からバンクレジスタデータBRDRを
書き込む動作について説明する。この場合、メモリアク
ション信号ACTはハイレベルとなり、バンクレジスタ
データライト信号WEはハイレベルに固定される。最初
はバンクレジスタアドレスt3RAが10」に設定され
るので、第3図に丞す如< rooOJなるバンクレジ
スタデータBRDRがフリップノロツブ15に供給され
、ブリセラ1−信号PSTの立丁がりに応答してプリセ
ットされる。
書き込む動作について説明する。この場合、メモリアク
ション信号ACTはハイレベルとなり、バンクレジスタ
データライト信号WEはハイレベルに固定される。最初
はバンクレジスタアドレスt3RAが10」に設定され
るので、第3図に丞す如< rooOJなるバンクレジ
スタデータBRDRがフリップノロツブ15に供給され
、ブリセラ1−信号PSTの立丁がりに応答してプリセ
ットされる。
第4図はバンクレジスタ内のバンクレジスタデータと画
像メモリのアドレスとの対応の一実施例を示す。ここで
は、バンクレジスタデータ「000」が画像メモリのア
ドレスrooo00JからrOFFFFJのバンクを指
定し、バンクレジスタデータrooIJが画像メモリの
アドレス「10000」からrlFFFFJのバンクを
指定し、他のバンクレジスタデータも同様に画像メモリ
の成るバンクに対応している。
像メモリのアドレスとの対応の一実施例を示す。ここで
は、バンクレジスタデータ「000」が画像メモリのア
ドレスrooo00JからrOFFFFJのバンクを指
定し、バンクレジスタデータrooIJが画像メモリの
アドレス「10000」からrlFFFFJのバンクを
指定し、他のバンクレジスタデータも同様に画像メモリ
の成るバンクに対応している。
第3図中、メモリイネーブル信号MENが立上がると、
カウンタ14からはrooooOJなるメモリアドレス
MAが出力される。従って、ドライバ16からはフリッ
プ70ツブ15により指定された画像メモリのバンクの
番地「0」及びカウンタ14により指定されたメモリア
ドレス「00000」が画像メモリへ供給されてrD−
OJなる画像データが読み出されて演算部へ出力される
。
カウンタ14からはrooooOJなるメモリアドレス
MAが出力される。従って、ドライバ16からはフリッ
プ70ツブ15により指定された画像メモリのバンクの
番地「0」及びカウンタ14により指定されたメモリア
ドレス「00000」が画像メモリへ供給されてrD−
OJなる画像データが読み出されて演算部へ出力される
。
なお、第3図中、RAS及びCΔSは画像メモリのロウ
アドレスストロ−ブイn号及びコラムアドレスストロー
ブ信号を示す。
アドレスストロ−ブイn号及びコラムアドレスストロー
ブ信号を示す。
次に、コントローラ13からのカウントイネーブル信号
ENが立上がると、カウンタ14のカウント値がインク
リメントされてr00001J’JるメモリアドレスM
Aがドライバ16へ供給される。これにより、rD−1
Jなる画像データが画像メモリから読み出される。以下
同様にして、カウンタ14のカウント値がインクリメン
トされ、カウント(直がrOFFFFJになるとカウン
タフル信号FtJLLが立上がる。この結果、アドレス
カウンタ11のカウンタ(直がインクリメントされ、バ
ンクレジスタアドレスBRAが[1]に設定される。ま
た、プリセット信号PSTも立上がるので、フリップフ
ロップ 15は画像メモリのバンクの番地「1」をドライバ16
へ供給する。その後は上記と同様な動作がメモリアクシ
ョン信号ACTのハイレベル期間中は繰り返されるので
、その説明は省略する。
ENが立上がると、カウンタ14のカウント値がインク
リメントされてr00001J’JるメモリアドレスM
Aがドライバ16へ供給される。これにより、rD−1
Jなる画像データが画像メモリから読み出される。以下
同様にして、カウンタ14のカウント値がインクリメン
トされ、カウント(直がrOFFFFJになるとカウン
タフル信号FtJLLが立上がる。この結果、アドレス
カウンタ11のカウンタ(直がインクリメントされ、バ
ンクレジスタアドレスBRAが[1]に設定される。ま
た、プリセット信号PSTも立上がるので、フリップフ
ロップ 15は画像メモリのバンクの番地「1」をドライバ16
へ供給する。その後は上記と同様な動作がメモリアクシ
ョン信号ACTのハイレベル期間中は繰り返されるので
、その説明は省略する。
第3図では、rob、rlJ、l’2Jなるバンクレジ
スタアドレスBRAにrooOJ、ro。
スタアドレスBRAにrooOJ、ro。
OJ、roolJなるバンクレジスタデータBRDWが
占き込まれているので、例えば画像メモリのバンクの番
地rOJ f7)l−00000J からIQFFFF
JなるメモリアドレスMAに赤色画像データRを格納し
バンクの番地「1」のrl 0000]からrl FF
FFJなるメモリアドレスMAに緑色画像データGを格
納しておけば、バンクレジスタアドレスBRAの値がr
OJでは赤色画像データが読み出され、「1」では同じ
赤色画像データRが読み出され、「2」では緑色画像デ
ータGが読み出される。従って、画像メモリの容(社)
の増大を伴って同じ赤色画像データRを2回格納するこ
となく、例えばR2・Gなる演算も可能となる。又、カ
ウンタ14により、画像メモリの各バンク内のメモリア
ドレスは自動的に発生可能であり、複雑なメモリアドレ
スの管理は不要である。
占き込まれているので、例えば画像メモリのバンクの番
地rOJ f7)l−00000J からIQFFFF
JなるメモリアドレスMAに赤色画像データRを格納し
バンクの番地「1」のrl 0000]からrl FF
FFJなるメモリアドレスMAに緑色画像データGを格
納しておけば、バンクレジスタアドレスBRAの値がr
OJでは赤色画像データが読み出され、「1」では同じ
赤色画像データRが読み出され、「2」では緑色画像デ
ータGが読み出される。従って、画像メモリの容(社)
の増大を伴って同じ赤色画像データRを2回格納するこ
となく、例えばR2・Gなる演算も可能となる。又、カ
ウンタ14により、画像メモリの各バンク内のメモリア
ドレスは自動的に発生可能であり、複雑なメモリアドレ
スの管理は不要である。
以上本発明を実施例により説明したが、本発明は本発明
の主旨に従い種々の変形が可能であり、本発明からこれ
らを排除するものではない。
の主旨に従い種々の変形が可能であり、本発明からこれ
らを排除するものではない。
本発明によれば、メモリ制御部のバンクレジスタに演瞠
部にて行なう演算に応じて画像メモリのバンクを指定す
る内容をよき込みこのバンクレジスタの内容により画像
メモリの読み出し動作を制罪して演算に必要な画像デー
タを演算部へ順次出力するので、同一画像データを複数
回使用して画像データの演算を行なう場合でもバンクレ
ジスタにより同一バンクを複数回指定することにより画
像メモリの容量を増大させることなく、メモリ制御部は
バンク単位のアドレス管理のみが必要であるため画像デ
ータの高速演算が可能であり、実用的には極めて有用で
ある。
部にて行なう演算に応じて画像メモリのバンクを指定す
る内容をよき込みこのバンクレジスタの内容により画像
メモリの読み出し動作を制罪して演算に必要な画像デー
タを演算部へ順次出力するので、同一画像データを複数
回使用して画像データの演算を行なう場合でもバンクレ
ジスタにより同一バンクを複数回指定することにより画
像メモリの容量を増大させることなく、メモリ制御部は
バンク単位のアドレス管理のみが必要であるため画像デ
ータの高速演算が可能であり、実用的には極めて有用で
ある。
第1図は本発明の原理説明図、
第2図は本発明の一実施例の要部を示すブロック系統図
、 第3図は実施例の動作説明用タイミングチャート、 第4図はバンクレジスタ内のバンクレジスタデータと画
像メモリのアドレスとの対応の一実施例を示す図、 第5図は従来方式の一例の概略を示すブロック図である
。 3はメモリ制御部、 4はバンクレジスタ、 11はアドレスカウンタ、 12はメモリ、 13はコントローラ、 14はカウンタ、 15はフリップフロップ、 16はドライバ を示す。 特許出願人 富 士 通 株式会社 第1図〜第4図において、 1は画像メモリ、 2は演算部、
、 第3図は実施例の動作説明用タイミングチャート、 第4図はバンクレジスタ内のバンクレジスタデータと画
像メモリのアドレスとの対応の一実施例を示す図、 第5図は従来方式の一例の概略を示すブロック図である
。 3はメモリ制御部、 4はバンクレジスタ、 11はアドレスカウンタ、 12はメモリ、 13はコントローラ、 14はカウンタ、 15はフリップフロップ、 16はドライバ を示す。 特許出願人 富 士 通 株式会社 第1図〜第4図において、 1は画像メモリ、 2は演算部、
Claims (1)
- 【特許請求の範囲】 画像メモリ(1)から読み出した複数色に関する画像
データに対して任意の演算を演算部(2)にて行なう際
に、該演算部にて行なう演算に基づいて該画像メモリの
読み出し動作を制御するメモリ制御部(3)を有する画
像メモリ制御方式において、 該画像メモリ(1)は画像データの色数と等しい数のバ
ンクからなり、 該メモリ制御部(3)は該演算部(2)にて行なう演算
に応じて該画像メモリのバンクを指定する内容が書き込
まれるバンクレジスタ(4)を備え、該バンクレジスタ
の内容により該画像メモリの読み出し動作を制御して演
算に必要な画像データを該演算部(2)へ順次出力せし
めることを特徴とする画像メモリ制御方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63321777A JPH02165385A (ja) | 1988-12-20 | 1988-12-20 | 画像メモリ制御方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63321777A JPH02165385A (ja) | 1988-12-20 | 1988-12-20 | 画像メモリ制御方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH02165385A true JPH02165385A (ja) | 1990-06-26 |
Family
ID=18136313
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63321777A Pending JPH02165385A (ja) | 1988-12-20 | 1988-12-20 | 画像メモリ制御方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH02165385A (ja) |
-
1988
- 1988-12-20 JP JP63321777A patent/JPH02165385A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6259459B1 (en) | Apparatus and method for image data processing of pixel data in raster lines | |
| JPH06138856A (ja) | 出力ディスプレイ・システム | |
| KR950703188A (ko) | 화상 처리 장치 및 방법 및 화상 처리부를 갖고 있는 게임기(Image Processing Device and Method Therefor, and Game Machine Having Image Processing Part) | |
| JPH02165385A (ja) | 画像メモリ制御方式 | |
| JP2002163887A (ja) | シンクロナスdram | |
| JPH0877143A (ja) | ベクトルデータ処理装置 | |
| JPH04106793A (ja) | メモリインタフェース回路 | |
| JP2000232623A (ja) | 映像メモリ回路 | |
| JPH06103026A (ja) | メモリシステム | |
| JP2590695B2 (ja) | 時分割スイッチ回路 | |
| JP2512945B2 (ja) | 画像メモリ装置 | |
| JPS6019258A (ja) | 記憶装置 | |
| JPS63107399A (ja) | 時分割スイツチ保持メモリ制御方式 | |
| JP3078594B2 (ja) | 画像記憶装置 | |
| JPH0756807A (ja) | メモリバンク自動切替システム | |
| JPH0651751A (ja) | 画像表示装置 | |
| JPH02224041A (ja) | キャッシュメモリ制御回路 | |
| JPS62290936A (ja) | アドレス制御回路 | |
| JPS62191945A (ja) | 記憶装置 | |
| JPH04312143A (ja) | メモリ装置 | |
| JPH06301629A (ja) | 主記憶装置 | |
| JPH07192454A (ja) | 半導体メモリおよび画像処理装置 | |
| JPS5845032B2 (ja) | ダイナミツクヒヨウジホウシキ | |
| JPH0797814B2 (ja) | メモリ制御装置 | |
| JPH01243120A (ja) | ファームウェア制御装置 |