JPH02219178A - 回路図発生方式 - Google Patents

回路図発生方式

Info

Publication number
JPH02219178A
JPH02219178A JP1040554A JP4055489A JPH02219178A JP H02219178 A JPH02219178 A JP H02219178A JP 1040554 A JP1040554 A JP 1040554A JP 4055489 A JP4055489 A JP 4055489A JP H02219178 A JPH02219178 A JP H02219178A
Authority
JP
Japan
Prior art keywords
symbol
bundle
name
signal name
circuit diagram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1040554A
Other languages
English (en)
Other versions
JPH0797378B2 (ja
Inventor
Shinichi Igarashi
伸一 五十嵐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1040554A priority Critical patent/JPH0797378B2/ja
Priority to US07/482,956 priority patent/US5164908A/en
Publication of JPH02219178A publication Critical patent/JPH02219178A/ja
Publication of JPH0797378B2 publication Critical patent/JPH0797378B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/10Geometric CAD
    • G06F30/18Network design, e.g. design based on topological or interconnect aspects of utility systems, piping, heating ventilation air conditioning [HVAC] or cabling
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2111/00Details relating to CAD techniques
    • G06F2111/12Symbolic schematics

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Evolutionary Computation (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はCA D (Computer Aided 
Daaign)システムに関し、特に判りやすい回路図
を発生することができる回路図発生方式に関する。
〔従来の技術〕
論理接続情報に従って回路図を発生するということは従
来より行なわれており、従来は論理接続情報によって示
される全てのシンボルをそのまま回路図上に配置するよ
うにしている。
〔発明が解決しようとする課題〕
従来は上述したように、論理接続情報によって示される
シンボルをそのまま回路図上に配置するようにしている
ため、複雑な回路図を発生する場合、回路図のシート数
が増え、回路図が判りにくいものとなってしまうという
問題があった。
本発明は前述の如き問題点を解決したものであり、その
目的は判りやすい回路図を発生することができる回路図
発生方式を提供することにある。
(1111を解決するための手段〕 本発明は上記目的を達成するため、 論理接続情報に従って回路図を発生する回路図発生方式
に於いて、 前記論理接続情報に基づいて各シンボルの各ピン対応の
接続信号名の内、束信号名で置換えることができる接続
信号名を束信号名に置換える束信号名判定部と、 該束信号名判定部で置換えの済んだ同一のシンボル種類
名を有するシンボル群それぞれに対して、全てのピン対
応の接続信号名或いは束信号名が同一のシンボル同士を
組にする束シンボル判定部と、該束シンボル判定部の処
理結果と前記論理接続情報とに基づいて回路図を発生す
る配置・配線部とを含み、 該配置・配線部は前記東シンボル判定部で組にされたシ
ンボルを東シンボルとして配置する。
〔作 用〕 束信号名判定部は各シンボルの各ピン対応の接続信号名
の内、束信号名で置換えることができる接続信号名を束
信号名に置換える0束シンボル判定部は束信号名判定部
で置換えの済んだ同一シンボル種類名を有するシンボル
群のそれぞれに対して全てのピン対応の接続信号名或い
は束信号名が同一のシンボル同士を組にする。配置・配
線部は回路図を発生させる際、東シンボル判定部で組に
されたシンボルを束シンボルとして配置する。
〔実施例) 次に本発明の実施例について図面を参照して詳細に説明
する。
第1図は本発明の実施例のブロック図であり、論理接続
情報記憶部lと、東シンボル判定部2と、束信号名判定
部3と、束信号ルール記憶部4と、配置・配線部5とか
ら構成されている。
第2図は論理接続情報記憶部1の記憶項目を示した図で
あり、シンボルをユニークに区別するための名前である
シンボルタグと、ピン名と、シンボル種類名と、接続信
号名とが記憶される。
第3図は論理接続情報記憶部1の内容例を示した図であ
り、第4図の回路図を表している。接続信号名は代表信
号名とビット番号とから構成され、両者はデリミツタ“
 げにより区別することができるようになっている。即
ち、デリミツタ“ (”よりも前の部分が代表信号名、
デリミツタ“ (”よりも後の部分がビット番号になっ
ている0例えば、A(3)ならばAが代表信号名であり
、3がビット番号である。第5図は第4図に示した回路
図に於けるシンボルタグ、シンボル種類、ピン名及び接
続信号名の配置位置を示した図であり、シンボルタグは
la)に示す位置に配置され、シンボル種類名はlbl
に示す位置に、ピン名は(C1に示す位置に、接続信号
名は(dlに示す位置に配置される。
第6図は東信号ルール記憶部4の記憶項目を示した図で
あり、ルール種類名と、ルールデータとが記憶されてい
る。
第7図は束信号ルール記憶部4の記憶内容の一例を示し
た図であり、代表信号名とビット番号とを分離するデリ
ミツタであることを示すルール種類名DELとその実デ
ータ“ (”とが対応して格納されていると共に、ビッ
ト番号データであることを示すルール種類名BDATA
とその実データ!、2.・・・、9.0.Pとが対応し
て格納されている。
第8図は束シンボル判定部2の処理例を示す流れ図、第
9図は束信号名判定部3の処理例を示す流れ図であり、
以下各図を参照して本実施例の動作を説明する。
束シンボル判定部2は処理の開始を指示されると、先ず
、第8図の流れ図に示すように、変敗n。
mに「1」をセットしくステップS81. 382)、
次いで、第n番目のシンボル種類名が与えられている全
てのシンボルのシンボルタグと、第n番目のシンボル種
類名が与えられているシンボルの第m番目のピン対応の
接続信号名とを論理接続情報記憶部1から取り出し、取
り出したシンボルタグとそれに接続されている信号の接
続信号名とを対応させたものをグループとして束信号名
判定部3に渡す(ステップ383) 、束シンボル判定
部2は第n番目のシンボル種類名を有するシンボルあ全
てのピンについてステップ383の処理を行なうと(ス
テップ384. 385) 、ステップ386の処理を
行なう。
今、例えば、論理接続情報記憶部1の記憶内容が第3図
に示すものであり、第n番目のシンボル種類名がCON
であったとすると、東シンボル判定部2はm=lとなる
ことにより、第10図(a)に示すように、シンボルダ
グTOI、TO2,T03と接続信号名A (1)、 
A (2)、 A (3)とをそれぞれ対応させたもの
をグループとして束信号名判定部3に渡し、その後、ス
テップS86の処理を行なう、また、第n番目のシンボ
ル種類名がSSIであったとすると、東シンボル判定部
2はm=lとなることにより、第1θ図(b)に示すよ
うに、シンボルタグ301,302,303と接続信号
名A (1)、 A (2)、 A (3)とをそれぞ
れ対応させたものをグループとして束信号名判定部3に
渡し、1B l11+ 2となることにより、同図(C
)に示すように、シンボルタグSol、302、SO3
と接続信号名B (1)、  B (2)、  C(2
)とを対応させたものをグループとして束信号名判定部
3に渡し、mm3となることにより同図(d)に示すよ
うに、シンボルタグSol、S02に接続信号名C(1
)を対応させたもの及びシンボルタグSO3をグループ
として束信号名判定部3に渡し、その後、ステップS8
6の処理を行なう、また、更に、第n番目のシンボル種
類名がSS2であったとすると、束シンボル判定部2は
m=1となることにより、第1O図(e)に示すように
シンボルタグ504.SO5と接続信号名B(1)、B
 (2)とをそれぞれ対応させたものをグループとして
束信号名判定部3に渡し、m=2となることにより、同
図(f)に示すようにシンボルタグ3G4,305と接
続信号名C(1) 。
C(2)とをそれぞれ対応させたものをグループとして
束信号名判定部3に渡し、その後ステップ386の処理
を行なう。
束信号名判定部3は束シンボル判定部2から第n番目の
シンボル種類名の第m番目のピンについてのシンボルタ
グ及び接続信号名を含むグループが渡されると、第9図
の流れ図に示す処理を開始する。先ず、束信号名判定部
3は束信号ルール記憶部4を参照し、ルール種類名DE
Lに対応して格納されているデリミツタ“ (°に従っ
て束シンボル判定部2から渡されたグループに含まれて
いる全ての接続信号名の代表信号名とビット番号とを認
識する(ステップ391. 592) 、次いで、束信
号名判定部3はデリミツタよりも前の部分、即ち、代表
信号名が同一値である接続信号名及びそれに対応するシ
ンボルタグを同一サブグループにする(ステップ393
) 、今、例えば、第10図(a)に示したシンボルタ
グTOI、TO2,TO3及び接続信号名A (1) 
、 A (2) 、 A (3)を含むグループが東シ
ンボル判定部2から渡されたとすると、束信号名判定部
3はそれらを同一サブグループにし、同図(C)に示し
たシンボルタグS01.302.303及び接続信号名
B(1)。
’B (2) 、 C(2)を含むグループが渡された
とすると、接続信号名B (1) 、  B (2)と
それに対応するシンボルタグSO1,302とを1つの
サブグループにし、接続信号名C(2)とそれに対応す
るシンボルタグ303とを別のサブグループにすること
になる。
次いで、束信号名判定部3はステップS93で同一サブ
グループにした接続信号名の中に、デリミツタ“ (”
よりも後の部分にビット番号データ以外の接続信号名が
ある場合は、上記信号名とそれに対応するシンボルタグ
とを別のサブグループとしくステップ594) 、その
後、各サブグループそれぞれについて、接続信号名を束
信号名に置換えることができるサブグループ(複数の接
続信号名を含むサブグループ)は置換えを行なった後、
置換えのできないサブグループ(接続信号名を1つしか
含まないサブグループ)はそのまま束シンボル判定部2
に渡す(ステップ595) 、本実施例では束信号名は
α(β)の形式を有し、αにはサブグループ内の接続信
号名に与えられている代表信号名が与えられ、βにはサ
ブグループ内の接続信号名に与えられているビット番号
を示す情報が与えられるものとする6例えばサブグルー
プに含まれている接続信号がA (1) 、 A (2
) 、 A (3)であるとすると、束信号名は例えば
A(1−3)となり、A (1) 、  A (3)で
あるとすると、例えばA (1,3)となる、従って、
第10図(a)に示したシンボルタグTOI、TO2,
TO3及び接続信号名A (1)、 A (2) 、 
A (3)を含むグループが東シンボル判定部2から渡
された場合は束信号名判定部3は束信号A(1−3)と
シンボルTOI、TO2,TO3とを対応させた同図(
al)に示すサブグループを東シンボル判定部2に出力
し、同図(C)に示したシンボルタグSol、302.
SO3及び接続信号名B(1)。
B (2) 、 C(2)を含むグループが渡された場
合は、シンボルタグ3G1.302と束信号名B(1−
2)とを対応させた同図(C1)に示すサブグループと
、シンボルタグS03と接続信号名C(2)とを対応さ
せた同図(C2)に示すサブグループとを出力すること
になる。
束シンボル判定部2は束信号名判定部3から第n番目の
シンボル種類名についてのサブグループが全て渡される
と、第n番目のシンボル種類名が与えられているシンボ
ルの各ピンに対するグループに含まれているサブグルー
プの内から、それに含まれているシンボルタグの数が複
数であって、且つそれに含まれているシンボルタグを全
て含むサブグループが他の全てのグループに含まれてい
るものを探し出し、そのサブグループに含まれているシ
ンボルタグを組にして配置・配線部5に渡す(ステップ
586) 、例えば、第1O図(al)に示したシンボ
ル種類名COHについてのサブグループが束信号名判定
部3から加えられた場合は束シンボル判定部2はシンボ
ルタグTo 1.TO2゜TO3を配置・配線部5に加
え、同図(bl)。
(cl)、  (C2)、  (di)、  (d2)
に示したシンボル種類名SSlについてのサブグループ
が加えられた場合は同図(c 1) 、  (d 1)
に示したサブグループのみが条件を満たしているので、
シンボルタグ3G1.302を配置・配線部5に加える
ことになる。
次のステップ387では束シンボル判定部2は東シンボ
ル(複数のシンボルを1個のシンボルで表したもの)の
各ピン対応の束信号名、接続信号名を配置・配線部5に
加える。ステップS87の処理を更に具体的に説明する
と、第n番目のシンボル種類名が与えられているシンボ
ルの各ピン対応のグループ毎に、各グループに含まれて
いる接続信号名の中から束シンボルにするシンボルタグ
と対応している接続信号名を探し出し、探し出した接続
信号名が複数あるグループについては探し出した複数の
接続信号名を束信号名の形式に変換してそのグループ対
応のピン名と共に配置・配線部5へ渡し、探し出した接
続信号名が1個であるグループについては探し出した接
続信号名とそのグループ対応のピン名とを配置・配線部
5へ加えるものである。
次いで、束シンボル判定部2は変数nを+1しくステッ
プ888)、その値が全シンボル種類数以下の場合はス
テップS82の処理に戻り、そうでない場合は処理を終
了する(ステップ589) 。
配置・配線部5は束シンボル判定部2から送られてきた
情報と論理接続情報記憶部lに格納されている論理接続
情報とに基づいて回路図を発生させる。その際、配置・
配線部5は束シンボル判定部2から組にして送られてき
たシンボルタグ、対応のシンボルを同一位置に配置する
。これにより、第11図に示すような回路図を発生する
ことができる。尚、第11図の回路図中のシンボル内の
記号であって、第12図のlalに示す位置のものは東
シンボルにしたシンボルの内の最初のシンボルに与えら
れているシンボルタグであり、■)に示す位置のものは
束シンボルにしたシンボルの内の最後のシンボルに与え
られているシンボルダグであり、(C1に示す位置のも
のはシンボル種類である。
(発明の効果〕 以上説明したように、本発明は各シンボルの各ピンに接
続される接続信号の接続信号名を束信号名で置損えるこ
とができるものは束信号名で置換え、その後、同一のシ
ンボル種類名を有するシンボルであって全てのピンに接
続されている接続信号名或いは束信号名が同一のシンボ
ル同士を組にし、回路図を発生させる際、組にしたシン
ボルを東シンボルにするようにしたものであり、同一の
シンボル種類であって接続される信号の信号名が同一の
シンボルを一つの東シンボルで表した回路図を発生する
ことができるので、シート数の少ない見やすい回路図を
発生することができる効果がある。
【図面の簡単な説明】
第1図は本発明の実施例のブロック図、第2図は論理接
続情報記憶部lの記憶項目を示した図、 第3図は論理接続情報記憶部1の内容例を示した図、 第4図は回路図の一例を示した図、 第5図は第4図中に記述された記号を説明する為の図、 第6図は東信号ルール記憶部4の記憶項目を示す図、 第7図は束信号ルール記憶部4の内容例を示す図・ 第8図は東シンボル判定部2の処理例を示す流れ図、 第9図は束信号名判定部3の処理例を示す流れ図、 第1θ図は束信号名判定部3の動作説明図、第11図は
本発明により発生した回路図の一例を示した図及び、 第12図は第11図中に記述された記号を説明するため
の図である。 図に於いて、1・・・論理接続情報記憶部、2・・・東
シンボル判定部、3・・・束信号名判定部、4・・・束
信号ルール記憶部、5・・・配置・配線部。

Claims (1)

  1. 【特許請求の範囲】 論理接続情報に従って回路図を発生する回路図発生方式
    に於いて、 前記論理接続情報に基づいて各シンボルの各ピン対応の
    接続信号名の内、束信号名で置換えることができる接続
    信号名を束信号名に置換える束信号名判定部と、 該束信号名判定部で置換えの済んだ同一のシンボル種類
    名を有するシンボル群それぞれに対して、全てのピン対
    応の接続信号名或いは束信号名が同一のシンボル同士を
    組にする束シンボル判定部と、該束シンボル判定部の処
    理結果と前記論理接続情報とに基づいて回路図を発生す
    る配置・配線部とを含み、 該配置・配線部は前記束シンボル判定部で組にされたシ
    ンボルを束シンボルとして配置することを特徴とする回
    路図発生方式。
JP1040554A 1989-02-21 1989-02-21 回路図発生方式 Expired - Lifetime JPH0797378B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1040554A JPH0797378B2 (ja) 1989-02-21 1989-02-21 回路図発生方式
US07/482,956 US5164908A (en) 1989-02-21 1990-02-21 CAD system for generating a schematic diagram of identifier sets connected by signal bundle names

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1040554A JPH0797378B2 (ja) 1989-02-21 1989-02-21 回路図発生方式

Publications (2)

Publication Number Publication Date
JPH02219178A true JPH02219178A (ja) 1990-08-31
JPH0797378B2 JPH0797378B2 (ja) 1995-10-18

Family

ID=12583669

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1040554A Expired - Lifetime JPH0797378B2 (ja) 1989-02-21 1989-02-21 回路図発生方式

Country Status (2)

Country Link
US (1) US5164908A (ja)
JP (1) JPH0797378B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07334562A (ja) * 1994-06-08 1995-12-22 Nec Corp 回路図発生システム

Families Citing this family (59)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5553002A (en) * 1990-04-06 1996-09-03 Lsi Logic Corporation Method and system for creating and validating low level description of electronic design from higher level, behavior-oriented description, using milestone matrix incorporated into user-interface
US5555201A (en) * 1990-04-06 1996-09-10 Lsi Logic Corporation Method and system for creating and validating low level description of electronic design from higher level, behavior-oriented description, including interactive system for hierarchical display of control and dataflow information
US5557531A (en) * 1990-04-06 1996-09-17 Lsi Logic Corporation Method and system for creating and validating low level structural description of electronic design from higher level, behavior-oriented description, including estimating power dissipation of physical implementation
US5598344A (en) * 1990-04-06 1997-01-28 Lsi Logic Corporation Method and system for creating, validating, and scaling structural description of electronic device
US5544066A (en) * 1990-04-06 1996-08-06 Lsi Logic Corporation Method and system for creating and validating low level description of electronic design from higher level, behavior-oriented description, including estimation and comparison of low-level design constraints
US5222030A (en) * 1990-04-06 1993-06-22 Lsi Logic Corporation Methodology for deriving executable low-level structural descriptions and valid physical implementations of circuits and systems from high-level semantic specifications and descriptions thereof
US5870308A (en) * 1990-04-06 1999-02-09 Lsi Logic Corporation Method and system for creating and validating low-level description of electronic design
US5572436A (en) * 1990-04-06 1996-11-05 Lsi Logic Corporation Method and system for creating and validating low level description of electronic design
US5867399A (en) * 1990-04-06 1999-02-02 Lsi Logic Corporation System and method for creating and validating structural description of electronic system from higher-level and behavior-oriented description
US5544067A (en) * 1990-04-06 1996-08-06 Lsi Logic Corporation Method and system for creating, deriving and validating structural description of electronic system from higher level, behavior-oriented description, including interactive schematic design and simulation
US5572437A (en) * 1990-04-06 1996-11-05 Lsi Logic Corporation Method and system for creating and verifying structural logic model of electronic design from behavioral description, including generation of logic and timing models
US5541849A (en) * 1990-04-06 1996-07-30 Lsi Logic Corporation Method and system for creating and validating low level description of electronic design from higher level, behavior-oriented description, including estimation and comparison of timing parameters
US5623418A (en) * 1990-04-06 1997-04-22 Lsi Logic Corporation System and method for creating and validating structural description of electronic system
US5249133A (en) * 1991-04-10 1993-09-28 Sun Microsystems, Inc. Method for the hierarchical comparison of schematics and layouts of electronic components
US5297053A (en) * 1991-06-04 1994-03-22 Computervision Corporation Method and apparatus for deferred package assignment for components of an electronic circuit for a printed circuit board
US5473546A (en) * 1991-06-12 1995-12-05 Lsi Logic Corporation Method for flattening hierarchical design descriptions
US5331568A (en) * 1991-06-18 1994-07-19 Microelectronics & Computer Technology Corporation Apparatus and method for determining sequential hardware equivalence
US5315534A (en) * 1991-06-25 1994-05-24 Unisys Corporation Computer process for interconnecting logic circuits utilizing softwire statements
US5526517A (en) * 1992-05-15 1996-06-11 Lsi Logic Corporation Concurrently operating design tools in an electronic computer aided design system
US5519630A (en) * 1993-03-22 1996-05-21 Matsushita Electric Industrial Co., Ltd. LSI automated design system
US5581473A (en) * 1993-06-30 1996-12-03 Sun Microsystems, Inc. Method and apparatus for managing timing requirement specifications and confirmations and generating timing models and constraints for a VLSI circuit
JP2856640B2 (ja) * 1993-07-08 1999-02-10 株式会社日立製作所 論理回路図エディタシステム
JP2804224B2 (ja) * 1993-09-30 1998-09-24 日立ソフトウエアエンジニアリング株式会社 ネットワーク図描画方法およびシステム
US5515293A (en) * 1993-12-22 1996-05-07 Vlsi Technology, Inc. Method and apparatus for generating a linked data structure for integrated circuit layout
US5625565A (en) * 1994-09-09 1997-04-29 Cadence Design Systems, Inc. System and method for generating a template for functional logic symbols
US5805861A (en) * 1995-08-29 1998-09-08 Unisys Corporation Method of stabilizing component and net names of integrated circuits in electronic design automation systems
US5757655A (en) * 1996-08-26 1998-05-26 Micron Technology, Inc. Method and system for producing dynamic property forms and compacting property databases
US5987458A (en) * 1996-09-26 1999-11-16 Lockheed Martin Corporation Automated cable schematic generation
US5956256A (en) * 1996-11-19 1999-09-21 Unisys Corporation Method and apparatus for optimizing a circuit design having multi-paths therein
US5864487A (en) * 1996-11-19 1999-01-26 Unisys Corporation Method and apparatus for identifying gated clocks within a circuit design using a standard optimization tool
US5960184A (en) * 1996-11-19 1999-09-28 Unisys Corporation Method and apparatus for providing optimization parameters to a logic optimizer tool
US6026220A (en) * 1996-11-19 2000-02-15 Unisys Corporation Method and apparatus for incremntally optimizing a circuit design
US5980092A (en) * 1996-11-19 1999-11-09 Unisys Corporation Method and apparatus for optimizing a gated clock structure using a standard optimization tool
US5802075A (en) * 1997-01-16 1998-09-01 Unisys Corporation Distributed test pattern generation
US5912820A (en) * 1997-01-22 1999-06-15 Unisys Corporation Method and apparatus for distributing a clock tree within a hierarchical circuit design
US6910200B1 (en) 1997-01-27 2005-06-21 Unisys Corporation Method and apparatus for associating selected circuit instances and for performing a group operation thereon
US6516456B1 (en) 1997-01-27 2003-02-04 Unisys Corporation Method and apparatus for selectively viewing nets within a database editor tool
US7076410B1 (en) 1997-01-27 2006-07-11 Unisys Corporation Method and apparatus for efficiently viewing a number of selected components using a database editor tool
US6718520B1 (en) 1997-01-27 2004-04-06 Unisys Corporation Method and apparatus for selectively providing hierarchy to a circuit design
US6708144B1 (en) 1997-01-27 2004-03-16 Unisys Corporation Spreadsheet driven I/O buffer synthesis process
US6754879B1 (en) 1997-01-27 2004-06-22 Unisys Corporation Method and apparatus for providing modularity to a behavioral description of a circuit design
US6701289B1 (en) 1997-01-27 2004-03-02 Unisys Corporation Method and apparatus for using a placement tool to manipulate cell substitution lists
US6684376B1 (en) 1997-01-27 2004-01-27 Unisys Corporation Method and apparatus for selecting components within a circuit design database
US6467076B1 (en) * 1999-04-30 2002-10-15 Nicolas Bailey Cobb Method and apparatus for submicron IC design
US6546532B1 (en) 2000-06-20 2003-04-08 Unisys Corporation Method and apparatus for traversing and placing cells using a placement tool
US6889370B1 (en) * 2000-06-20 2005-05-03 Unisys Corporation Method and apparatus for selecting and aligning cells using a placement tool
JP2002230061A (ja) 2001-01-30 2002-08-16 Matsushita Electric Ind Co Ltd 半導体回路接続データベース及びこれを用いた半導体回路設計方法
JP2006059102A (ja) * 2004-08-19 2006-03-02 Fujitsu Ltd Cad装置、シンボル作成装置、cadプログラム、およびシンボル作成プログラム
US20080141194A1 (en) * 2006-12-07 2008-06-12 Fujitsu Limited Check support apparatus, method, and computer product
CN101196953A (zh) * 2006-12-07 2008-06-11 富士通株式会社 用于设计印刷电路板的cad装置、方法和计算机产品
US20080140323A1 (en) * 2006-12-07 2008-06-12 Fujitsu Limited Check support apparatus and computer product
US8201136B2 (en) * 2006-12-07 2012-06-12 Fujitsu Limited CAD apparatus, method, and computer product for designing printed circuit board
US20080301600A1 (en) * 2006-12-07 2008-12-04 Fujitsu Limited CAD apparatus and check support apparatus
JP4774376B2 (ja) * 2007-02-20 2011-09-14 富士通株式会社 設計支援装置,設計支援プログラム及び同プログラムを記録したコンピュータ読取可能な記録媒体
ATE522876T1 (de) * 2008-01-31 2011-09-15 Siemens Ag Verfahren und system zur qualifizierung von cad- objekten
JP5239597B2 (ja) * 2008-07-31 2013-07-17 ソニー株式会社 データ処理装置およびその方法、並びにプログラム
TW201205323A (en) * 2010-07-22 2012-02-01 Hon Hai Prec Ind Co Ltd Printed circuit board layout system and method for of printed circuit board layout
US8589835B2 (en) * 2012-01-17 2013-11-19 Atrenta, Inc. System and method for inferring higher level descriptions from RTL topology based on naming similarities and dependency
US8656335B2 (en) * 2012-04-27 2014-02-18 Atrenta, Inc. System and methods for inferring higher level descriptions from RTL topology based on connectivity propagation

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62272367A (ja) * 1986-05-21 1987-11-26 Nec Corp 多ビツト表現構造を有する論理回路図

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
UST940020I4 (en) * 1974-04-17 1975-11-04 Automatic circuit generation process and apparatus
US4813013A (en) * 1984-03-01 1989-03-14 The Cadware Group, Ltd. Schematic diagram generating system using library of general purpose interactively selectable graphic primitives to create special applications icons
US4964056A (en) * 1987-03-25 1990-10-16 Hitachi, Ltd. Automatic design system of logic circuit
JP2535976B2 (ja) * 1987-11-17 1996-09-18 株式会社日立製作所 形態接続構成自動作成システム
JP2753263B2 (ja) * 1988-05-13 1998-05-18 株式会社日立製作所 半導体集積回路の自動配線方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62272367A (ja) * 1986-05-21 1987-11-26 Nec Corp 多ビツト表現構造を有する論理回路図

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07334562A (ja) * 1994-06-08 1995-12-22 Nec Corp 回路図発生システム

Also Published As

Publication number Publication date
JPH0797378B2 (ja) 1995-10-18
US5164908A (en) 1992-11-17

Similar Documents

Publication Publication Date Title
JPH02219178A (ja) 回路図発生方式
Yannakakis Embedding planar graphs in four pages
DE69120166T2 (de) ATM-Vermittlungsschaltung
Downarowicz et al. Finite-rank Bratteli–Vershik diagrams are expansive
JPS62264357A (ja) 並列プロセツサ・アレイにおけるプロセツサ付加のシミユレ−シヨン方法
JPH04271443A (ja) データベース構築方法及び装置
Case et al. Solid logic design automation
Brandenburg On polynomial time graph grammars
EP0253940A1 (en) Method and system of routing data blocks in data communication networks
US5153843A (en) Layout of large multistage interconnection networks technical field
JPS6220578B2 (ja)
CN1147676A (zh) 先进先出存储器
GB2167583A (en) Apparatus and methods for processing an array items of data
JP2001222564A (ja) 論理エミュレーションシステム
JP3357243B2 (ja) 画像処理装置における設定データ変更装置
JP2789671B2 (ja) 階層的ループ式データ伝送システム
JPS58107957A (ja) 投入ジヨブの表示方法
EP1099159A1 (en) Layered counterflow pipeline processor with anticipatory control
US5140672A (en) Diagram generator having reference table which included reproducing and name assigning units for expanding circuit from lower to higher level
Lee The L‐map method for sequential machine state minimization
JPH04255072A (ja) 回路図発生方式
JP2856146B2 (ja) 回路検証結果の表示方法および装置
Graff et al. Solid logic design automation
JP2564881B2 (ja) ビット列比較方式
JP2532092B2 (ja) 状態保持回路走査方式