JPH0228832B2 - Denkiryokenshutsusochi - Google Patents

Denkiryokenshutsusochi

Info

Publication number
JPH0228832B2
JPH0228832B2 JP7880381A JP7880381A JPH0228832B2 JP H0228832 B2 JPH0228832 B2 JP H0228832B2 JP 7880381 A JP7880381 A JP 7880381A JP 7880381 A JP7880381 A JP 7880381A JP H0228832 B2 JPH0228832 B2 JP H0228832B2
Authority
JP
Japan
Prior art keywords
signal
timer
output
circuit
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP7880381A
Other languages
English (en)
Other versions
JPS57192875A (en
Inventor
Yasuaki Myake
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP7880381A priority Critical patent/JPH0228832B2/ja
Publication of JPS57192875A publication Critical patent/JPS57192875A/ja
Publication of JPH0228832B2 publication Critical patent/JPH0228832B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16566Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533
    • G01R19/16576Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533 comparing DC or AC voltage with one threshold
    • G01R19/1658AC voltage or recurrent signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Current Or Voltage (AREA)

Description

【発明の詳細な説明】 この発明は、入力された電気量、例えばレベル
信号が所定値以上か否かを検出する検出装置に関
する。
従来、この種の装置として第1図に示すものが
あつた。第1図において、1は50Hzの交流源から
検出された信号Viが入力され、全波整流をする整
流回路、2は整流回路1の整流出力よりなる信号
V1が入力され、電圧VL1でレベル検出をする検出
回路、3は検出回路2の検出出力からなる信号
V2が入力され、動作時限0及び復帰時限T1(例え
ば5ms)を有するタイマ、4はタイマ3の信号
V3を入力し、動作時限0及び復帰時限T2(例えば
20ms)を有するタイマで、信号V0を最終的な
検出出力としている。
次に第2図に示す波形図を参照して動作を説明
する。第2図の左側に示す期間イにおいて、信号
Viは電圧VNを超えないので、整流回路1の信号
V1が検出レベルVL1を超える期間t11は、時間T1
に達しない。従つて、タイマ3は信号V3を出力
せず、タイマ4も信号V0を出力しない。
しかし、第2図の右側に示す期間ロにおいて、
信号Viは電圧VNを超え、信号V1は検出レベル
VL1を超えるので、信号V2は時間T1を超えるパル
ス幅となり、タイマ3は期間t12(<T2)でハイと
なるパルスの信号V3を出力する。従つて、タイ
マ4は信号V0を出力する。
第3図は信号Viにパルス性の雑音が重畳される
場合の動作を説明する波形図である。このような
Viが入力されると、整流回路1の信号V1はその
雑音により検出レベルVL1と交差するものとな
り、検出回路2の信号V2は、期間t13(>T1)で
ハイを持続するパルスとならず、いわゆる割れ目
を生じ、パルス幅がそれぞれ時間T1以下のもの
になる。従つて、タイマ3は信号V3を出力せず、
装置は誤動作となる。
従来の検出装置は、以上のような構成なので、
入力信号にパルス性の雑音が重畳されると、容易
に誤動作をする欠点があつた。
この発明は、上記のような従来装置の欠点を除
去するためになされたもので、入力信号にパルス
性の雑音が重畳されても容易に誤動作することな
く、信頼性の高い検出が得られる検出装置を提供
することを目的とする。
以下、この発明の一実施例を図について説明す
る。第4図は、この発明の検出装置の実施例を示
す回路図である。第4図において、第1図と同一
符号の部分は同一部分であることを示し、5は信
号V2を反転させて信号2を出力するインバータ、
6は信号2を入力し、動作時限t〓(例えば2ms)
及び復帰時限0を有するタイマ、7−1は信号
V2を入力し、そのハイの期間でオンとなるトラ
ンジスタTr1からなるスイツチング回路、7−2
は信号2を入力し、そのハイの期間でオンとな
るトランジスタTr2からなるスイツチング回路、
8−1,8−2はスイツチング回路7−1,7−
2の出力端を互いに逆極性で接続したダイオー
ド、9はダイオード8−1,8−2の接続点とア
ース間に接続され、スイツチング回路8−1のコ
レクタ抵抗RC及びダイオード8−1を介して充
電され、ダイオード8−1及びトランジスタTr2
を介して放電をするコンデンサ、10はコンデン
サ9の電圧である信号VCTを入力し、検出レベル
VL2を超えた期間で信号V7をハイにする検出回路
で、信号V7をタイマ4の入力信号としている。
抵抗RC及びコンデンサ9により一つの積分回路
が構成される。
動作を説明する。第5図は信号Viに雑音が重畳
されない場合の動作を示す波形図である。スイツ
チング回路7−1は、信号2がハイの期間にオ
ンとなり、信号V2と同極性の信号VST1を出力す
る。信号VST1がハイの期間において、コンデンサ
9は、抵抗RC及びダイオード8−1を介して電
圧+Eにより充電される。
一方、信号2はタイマ6に入力されているの
で、タイマ6は、図示のように信号V2がローに
なつてから時間t〓後にハイとなり、信号V2がハイ
になるとローになる信号V6を出力する。信号V2
がハイの期間でスイツチング回路7−2のトラン
ジスタTr2はオンになるので、コンデンサ9の電
荷はダイオード8−2及びトランジスタ7−2を
介して放電される。
このため、コンデンサ9の信号VCTは、期間イ
において検出レベルVL2を超えず、期間ロにおい
て検出レベルVL2を超えたものとなり、図示のよ
うに信号V7を出力する。信号V7は、タイマ4に
入力され、そのパルスを連続させた信号V0とな
る。
第6図は信号Viに雑音が重畳された場合の動作
を説明する波形図である。信号V2は、第3図と
同じように割れた波形となるが、その期間(約1
ms)は2msに達しないので、タイマ6は信号
V6をその期間で出力しない。従つて、スイツチ
ング回路7−2の信号VST2は、雑音の存在に影響
されることなく、信号V1が検出レベルVL1を超え
る期間でハイとなる。コンデンサ9は、信号VST1
がハイとなる期間において充電され、信号VST2
ローとなる期間において放電され、充電を開始し
てから時間T1を経過した時点で検出レベルVL2
超える。検出回路7はこのような信号VCTによ
り、信号V7を出力し、タイマ4は信号V0を出力
する。
即ち、検出装置は、第6図に示すように信号Vi
にパルス幅が1ms程度の雑音が重畳されてもそ
の判定動作を正しく実行する。
第7図はこの発明の他の実施例を示すブロツク
図である。第7図において、11は第4図に示す
同一符号の部分よりなるブロツク、12はブロツ
ク11の出力信号を反転するインバータ、13は
インバータ12の出力を導入し、動作時限T2
び復帰時限0を有するタイマである。インバータ
12及びタイマ13は第4図のタイマ4と等価の
機能を有する。
以上のようにこの発明によれば、検出対象の入
力信号に雑音が重畳され、波形歪を生じても、そ
れがタイマ6の動作時限以下である限り、誤動作
することはなく、信頼性の高い判定結果が得られ
る効果がある。
【図面の簡単な説明】
第1図は従来の検出装置のブロツク図、第2図
及び第3図は第1図に示す装置の動作の波形図、
第4図はこの発明の一実施例による検出装置の回
路図、第5図及び第6図は第4図に示す装置の動
作の波形図、第7図はこの発明の他の一実施例を
示す検出装置のブロツク図である。 1……整流回路、2,10……検出回路、3,
4,6,13……タイマ、7−1,7−2……ス
イツチング回路、8−1,8−2……ダイオー
ド、9……コンデンサ。なお、図中、同一符号は
同一部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 1 検出対象の信号を整流する整流回路と、所定
    の第1のレベルにより上記整流回路の出力レベル
    を検出する第1の検出回路と、この第1の検出回
    路の出力により動作する上記信号に重畳された雑
    音のパルス幅の時間より長い動作時限t〓及び復帰
    時限0を有する第1のタイマと、上記第1の検出
    回路の出力が所定の論理レベルにある期間に積分
    をし上記第1のタイマの出力が所定の論理レベル
    にある期間に放電するコンデンサを有する積分回
    路と、この積分回路の出力を上記第1のレベルに
    対応した第2のレベルでレベル判定をする第2の
    検出回路と、この第2の検出回路の出力により動
    作し、所定期間その動作を保持する第2のタイマ
    とを備え、上記信号の電気量を弁別する電気量検
    出装置。
JP7880381A 1981-05-22 1981-05-22 Denkiryokenshutsusochi Expired - Lifetime JPH0228832B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7880381A JPH0228832B2 (ja) 1981-05-22 1981-05-22 Denkiryokenshutsusochi

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7880381A JPH0228832B2 (ja) 1981-05-22 1981-05-22 Denkiryokenshutsusochi

Publications (2)

Publication Number Publication Date
JPS57192875A JPS57192875A (en) 1982-11-27
JPH0228832B2 true JPH0228832B2 (ja) 1990-06-26

Family

ID=13672008

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7880381A Expired - Lifetime JPH0228832B2 (ja) 1981-05-22 1981-05-22 Denkiryokenshutsusochi

Country Status (1)

Country Link
JP (1) JPH0228832B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6293671A (ja) * 1985-10-18 1987-04-30 Yaskawa Electric Mfg Co Ltd 低電圧検出回路
FR3085239B1 (fr) * 2018-08-24 2020-07-31 Safran Electronics & Defense Systeme de detection d'une baisse de tension d'une alimentation alternative

Also Published As

Publication number Publication date
JPS57192875A (en) 1982-11-27

Similar Documents

Publication Publication Date Title
JPH02231922A (ja) モータ駆動装置における瞬時停電回復時の突入電流防止制御方式
JPH0228832B2 (ja) Denkiryokenshutsusochi
US4659978A (en) Regulator overvoltage circuit
JPS5921220A (ja) 過電圧保護継電装置
JPH09292427A (ja) 三相電源欠相検出回路
JP2648604B2 (ja) 欠相検出装置
JPH0125293B2 (ja)
JPS6145668Y2 (ja)
JP3986626B2 (ja) 整流器用地絡検出装置
JPH0640474Y2 (ja) 回転数検出装置
JP3334008B2 (ja) 単相3線式配線の中性線欠相検出装置
JPH0758298B2 (ja) 電流検出装置
JPS6134875Y2 (ja)
JPS5580066A (en) Ground detecting circuit
JPS6311909Y2 (ja)
JPS5830232Y2 (ja) パルスセイザツオンケンシユツカイロ
JPH0736470Y2 (ja) エンジンの回転数指示装置
JPH09252524A (ja) 保護継電装置と交流混触検出回路
JP2505604B2 (ja) 地絡検出装置
JPH0583944A (ja) 電源装置
JPS614418A (ja) 突入電流制限方式
JPH0690247B2 (ja) 絶縁抵抗測定装置の自己診断方法
JPS60213266A (ja) 保護回路のリセツト装置
JPS5925021Y2 (ja) 電気量検出装置
JPH0226191Y2 (ja)