JPH0245880A - 部品割付結果の論理回路図反映方式 - Google Patents
部品割付結果の論理回路図反映方式Info
- Publication number
- JPH0245880A JPH0245880A JP63196067A JP19606788A JPH0245880A JP H0245880 A JPH0245880 A JP H0245880A JP 63196067 A JP63196067 A JP 63196067A JP 19606788 A JP19606788 A JP 19606788A JP H0245880 A JPH0245880 A JP H0245880A
- Authority
- JP
- Japan
- Prior art keywords
- gate
- pin
- information
- component
- circuit diagram
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、コンピュータを利用したプリント基板設計シ
ステムに関し、特にゲート/ピン交換の結果を論理回路
図へ反映させる方式に関する。
ステムに関し、特にゲート/ピン交換の結果を論理回路
図へ反映させる方式に関する。
プリント基板設計において配線設計を容易にするために
9部品実装後同一部品内でのピン交換や。
9部品実装後同一部品内でのピン交換や。
同一部品内又は2部品間でのゲート交換が行なわれてい
る。
る。
従来、ゲート交換、ピン交換のこれらの結果は。
論理回路図へ反映されないことが多いので2手書きで交
換結果を記入するか、交換した部分の回路図の再入力を
行なっていた。
換結果を記入するか、交換した部分の回路図の再入力を
行なっていた。
上述した従来のゲート/ピン交換結果の回路図への反映
方法では1手作業が入るため、かなりの時間を要し、し
かも誤りの可能性も高かった。
方法では1手作業が入るため、かなりの時間を要し、し
かも誤りの可能性も高かった。
本発明の部品割付は結果の論理回路図反映方式は、ゲー
ト間相互の接続情報及び個々のゲートに対応する論理ピ
ン番号、物理ピン番号を格納した論理回路図情報記憶部
と9部品が含むr−ト属性。
ト間相互の接続情報及び個々のゲートに対応する論理ピ
ン番号、物理ピン番号を格納した論理回路図情報記憶部
と9部品が含むr−ト属性。
ピン情報、ゲート可換情報を格納した論理部品データ記
憶部と9部品の大きさ2部品ピンの間隔という物理的情
報を格納した物理部品データ記憶部と2部品の割付は結
果2部品の部品番号、プリント基板上における部品の配
置位置、方向を格納した実装データ記憶部と2部品のケ
゛ゴト/ピン情報を変更し、実装データを変更するデー
タ及びゲート/ピン交換の実行履歴データを出力するゲ
ート/ピン交換処理部と、ゲート/ピン交換の結果を論
理回路図情報へ反映させる論理情報変換部と。
憶部と9部品の大きさ2部品ピンの間隔という物理的情
報を格納した物理部品データ記憶部と2部品の割付は結
果2部品の部品番号、プリント基板上における部品の配
置位置、方向を格納した実装データ記憶部と2部品のケ
゛ゴト/ピン情報を変更し、実装データを変更するデー
タ及びゲート/ピン交換の実行履歴データを出力するゲ
ート/ピン交換処理部と、ゲート/ピン交換の結果を論
理回路図情報へ反映させる論理情報変換部と。
論理回路図を出力する出力処理部とを有している。
〔実施例〕
次に2本発明の実施例について図面を参照して説明する
。
。
第1図に示すように本発明は、ゲートの接続情報を格納
した論理回路図情報記憶部1−19部品が含むゲート属
性、ピン情報を格納した論理部品データ記憶部1−21
部品の大きさ、ピン数などの物理的情報を格納した物理
部品データ記憶部1−3.シリンド基板上における部品
の配置位置。
した論理回路図情報記憶部1−19部品が含むゲート属
性、ピン情報を格納した論理部品データ記憶部1−21
部品の大きさ、ピン数などの物理的情報を格納した物理
部品データ記憶部1−3.シリンド基板上における部品
の配置位置。
方向を格納した実装データ記憶部1−4.ゲート/ピン
交換を行いその履歴ファイルを出力するゲート/ピン交
換処理部1−5.ゲート/ピン交換の結果を論理回路図
へ反映させる論理情報交換部1−6.論理回路図の内容
を出力する出力処理部1−7とから構成される。
交換を行いその履歴ファイルを出力するゲート/ピン交
換処理部1−5.ゲート/ピン交換の結果を論理回路図
へ反映させる論理情報交換部1−6.論理回路図の内容
を出力する出力処理部1−7とから構成される。
論理回路図情報記憶部1−1は2回路図のゲート接続情
報をゲートごとに整理して格納する記憶部である。
報をゲートごとに整理して格納する記憶部である。
第2図は回路図の一例であるが、これは、論理回路図情
報記憶部1−1では、第3図に示す形式で格納される。
報記憶部1−1では、第3図に示す形式で格納される。
論理部品データ記憶部1−2は。
部品内に含まれるゲートの属性、ピン属性、ピンの可換
性情報を格納する記憶部である。
性情報を格納する記憶部である。
第4図は9代表的な部品例であるが、これは第5図に示
す形式で格納されている。
す形式で格納されている。
物理部品データ記憶部1−3は2部品の形状。
ピン間隔の部品の物理的情報を格納する記憶部である。
第6図は、16ピンのICを格納した場合でちる。実装
データ記憶部1−4は、シリンド基板上における部品の
配置位置と方向及び1部品ピン間の接続情報を格納する
記憶部である。実際の格納方法を第7図に示す。
データ記憶部1−4は、シリンド基板上における部品の
配置位置と方向及び1部品ピン間の接続情報を格納する
記憶部である。実際の格納方法を第7図に示す。
ゲート/ピン交換処理部1−5は、グラフィックデイス
プレィ、キーゲート、タブレットを備え。
プレィ、キーゲート、タブレットを備え。
対話処理でゲート交換又は、ピン交換を行ない。
その結果を実装データ変更ファイルに出力し、さらにゲ
ート/ピン交換の実行履歴ファイルを出力する。
ート/ピン交換の実行履歴ファイルを出力する。
第8図に実装データ変更ファイルの形式、第9図に実行
履歴ファイルの形式を示す、論理情報交換部1−6は、
ゲート/ピン交換部1−5が出力した実装データ記憶部
に格納されている情報を変更し、変更後の実装データ記
憶部1−5と履歴ファイルと変更前の論理回路図情報記
憶部1−1に格納されている情報を比較し、変更されて
いる論理回路情報のみ変更し、それを論理回路図情報記
憶部1−1にもどすと共に、変更された部分のリスト(
差分リスト)を出力する。
履歴ファイルの形式を示す、論理情報交換部1−6は、
ゲート/ピン交換部1−5が出力した実装データ記憶部
に格納されている情報を変更し、変更後の実装データ記
憶部1−5と履歴ファイルと変更前の論理回路図情報記
憶部1−1に格納されている情報を比較し、変更されて
いる論理回路情報のみ変更し、それを論理回路図情報記
憶部1−1にもどすと共に、変更された部分のリスト(
差分リスト)を出力する。
次に、動作について説明する。
ケ9−ト/ピン交換処理部のタブレットによりゲート交
換かぎン交換のコマンドを指示する。次にタブレットに
よシ、交換するピン同士、又は交換するゲートに属する
部品ピンを2つ指示する。すると、まず実装データ記憶
部1−4を表示の際に部品ごとに付けられた識別番号で
検索する。検索の結果、見つかった部品の物理部品名標
に格納されている物理部品名(第7図を参照)で、物理
部品データ記憶部1−3を検索し、物理的情報を得る(
第6図を参照)。実装データ記憶部1−4から得た部品
の配置位置(第7図を参照)と、タブレットから指示し
た座標の差分を求め、その差分と部品の方向及び物理部
品データ記憶部1−3から得たピン座標よりタブレット
で指示されたピン番号を得る。これを2つのピンに対し
行う。また。
換かぎン交換のコマンドを指示する。次にタブレットに
よシ、交換するピン同士、又は交換するゲートに属する
部品ピンを2つ指示する。すると、まず実装データ記憶
部1−4を表示の際に部品ごとに付けられた識別番号で
検索する。検索の結果、見つかった部品の物理部品名標
に格納されている物理部品名(第7図を参照)で、物理
部品データ記憶部1−3を検索し、物理的情報を得る(
第6図を参照)。実装データ記憶部1−4から得た部品
の配置位置(第7図を参照)と、タブレットから指示し
た座標の差分を求め、その差分と部品の方向及び物理部
品データ記憶部1−3から得たピン座標よりタブレット
で指示されたピン番号を得る。これを2つのピンに対し
行う。また。
実装データ記憶部1−4の物理部品名欄と対応する論理
部品名欄に記述されている名前を得る。この名前と前に
得たピン番号にて論理部品データ記憶部1−2を検索す
る。その検索の結果、可換性があるもの同士なら、ピン
交換の場合はピン交換を、ゲート交換の場合はゲート交
換をそれぞれ行なう。さらに、ゲート/ピン交換が行な
われた場合には、その履歴ファイルを出力する。
部品名欄に記述されている名前を得る。この名前と前に
得たピン番号にて論理部品データ記憶部1−2を検索す
る。その検索の結果、可換性があるもの同士なら、ピン
交換の場合はピン交換を、ゲート交換の場合はゲート交
換をそれぞれ行なう。さらに、ゲート/ピン交換が行な
われた場合には、その履歴ファイルを出力する。
第10図に履歴ファイルの発生例を示す。次に論理情報
交換部1−6は、履歴ファイル中のゲート識別番号、ロ
ケーション、ピン番号及び変更IDにより、論理回路図
情報記憶部1−1を検索し、値を変更する。最後に出力
処理部1−7において出力することによシグート/ピン
交換の結果を反映させたゾロツタ図を得ることができる
。
交換部1−6は、履歴ファイル中のゲート識別番号、ロ
ケーション、ピン番号及び変更IDにより、論理回路図
情報記憶部1−1を検索し、値を変更する。最後に出力
処理部1−7において出力することによシグート/ピン
交換の結果を反映させたゾロツタ図を得ることができる
。
以上説明したように本発明は、ゲート/ピン交換の実行
時、履歴ファイルを出力し、そのデータに従って論理回
路図を変更するので人手による作業が不要となシ、工数
の削除及び誤りがなくなるという効果がある。
時、履歴ファイルを出力し、そのデータに従って論理回
路図を変更するので人手による作業が不要となシ、工数
の削除及び誤りがなくなるという効果がある。
第1図は1本発明の構成図、第2図は、論理回路図の一
例を示し、第3図は第2図の論理回路の論理回路図情報
記憶部における格納形式の一例を示し、第4図は、IC
の例を示した図、第5図は。 論理部品データ記憶部における第4図の格納形式の一例
を示した図、第6図は、物理部品データ記憶部における
格納形式の一例を示し、第7図は。 実装データ記憶部における格納形式の一例を示した図、
第8図は、実装データ変更ファイルの出力形式の一例を
示し、第9図は、履歴ファイルの出力形式の一例を示し
、第10図は、履歴ファイルの出力方法を示した図であ
る。 図中、1−1は論理回路図情報記憶部、1−2は論理部
品データ記憶部、1−3は物理部品デー第1図 第2図 第3図 コリ 1すL へし1(J(Jす(J22 SA(Jl(J(Jl、5 d
例を示し、第3図は第2図の論理回路の論理回路図情報
記憶部における格納形式の一例を示し、第4図は、IC
の例を示した図、第5図は。 論理部品データ記憶部における第4図の格納形式の一例
を示した図、第6図は、物理部品データ記憶部における
格納形式の一例を示し、第7図は。 実装データ記憶部における格納形式の一例を示した図、
第8図は、実装データ変更ファイルの出力形式の一例を
示し、第9図は、履歴ファイルの出力形式の一例を示し
、第10図は、履歴ファイルの出力方法を示した図であ
る。 図中、1−1は論理回路図情報記憶部、1−2は論理部
品データ記憶部、1−3は物理部品デー第1図 第2図 第3図 コリ 1すL へし1(J(Jす(J22 SA(Jl(J(Jl、5 d
Claims (1)
- 1、コンピュータを利用したプリント基板設計システム
において、ゲート間相互の接続情報及び個々のゲートに
対応する論理ピン番号、物理ピン番号を格納した論理回
路図情報記憶部と、部品が含むゲート属性、ピン情報、
ゲート可換情報を格納した論理部品データ記憶部と、部
品の大きさ、部品ピンの間隔等の物理的情報を格納した
物理部品データ記憶部と、部品の割付け結果、部品の部
品番号、プリント基板上における部品の配置位置、方向
を格納した実装データ記憶部と、部品のゲート/ピン情
報を変更し、実装データを変更するデータ及びゲート/
ピン交換の実行履歴データを出力するゲート/ピン交換
処理部と、ゲート/ピン交換の結果を論理回路図情報へ
反映させる論理情報変換部と、論理回路図を出力する出
力処理部とから構成される部品割付結果の論理回路図反
映方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63196067A JPH0245880A (ja) | 1988-08-08 | 1988-08-08 | 部品割付結果の論理回路図反映方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63196067A JPH0245880A (ja) | 1988-08-08 | 1988-08-08 | 部品割付結果の論理回路図反映方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0245880A true JPH0245880A (ja) | 1990-02-15 |
Family
ID=16351647
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63196067A Pending JPH0245880A (ja) | 1988-08-08 | 1988-08-08 | 部品割付結果の論理回路図反映方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0245880A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0644329A (ja) * | 1992-04-23 | 1994-02-18 | Hitachi Ltd | 図面設計/製造情報自動処理システム |
-
1988
- 1988-08-08 JP JP63196067A patent/JPH0245880A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0644329A (ja) * | 1992-04-23 | 1994-02-18 | Hitachi Ltd | 図面設計/製造情報自動処理システム |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2856640B2 (ja) | 論理回路図エディタシステム | |
| US5537565A (en) | Dynamic memory system having memory refresh | |
| US20080134123A1 (en) | Circuit-design supporting apparatus, circuit-design supporting method, computer product, and printed-circuit-board manufacturing method | |
| US4445190A (en) | Program identification encoding | |
| JPH03196188A (ja) | 情報処理装置の表示方式 | |
| JPH0245880A (ja) | 部品割付結果の論理回路図反映方式 | |
| CA1183609A (en) | Man machine interface | |
| JPS63278732A (ja) | 組立作業指示装置 | |
| JP2503995B2 (ja) | マルチウィンドウ表示方法 | |
| JPH10228492A (ja) | Cadシステム | |
| JPS60209807A (ja) | 部品塔載用数値制御データ作成方法 | |
| JPH096981A (ja) | 図面作成編集装置 | |
| JP3264399B2 (ja) | ドキュメント情報管理装置 | |
| JP2002056041A (ja) | ハードウェア記述言語階層情報反映方法 | |
| JPH10198708A (ja) | 図面検証システム | |
| JPH04311268A (ja) | 論理回路データ格納システム | |
| JPH0716191Y2 (ja) | スケジュール管理機 | |
| JPH02187839A (ja) | Cadシステムにおけるファイルアクセス方式 | |
| JPS63219077A (ja) | システム構成設計方式 | |
| JPH01271877A (ja) | 図面管理システム | |
| Sahara et al. | An interactive layout system of analog printed wiring boards | |
| JPH01216403A (ja) | マシンローディング装置 | |
| JPH01300304A (ja) | 部品穴位置定義方法 | |
| JPH02128245A (ja) | オンラインによるデータベースの更新方式 | |
| JPH03294968A (ja) | 論理シミユレーシヨンの波形パターン作成装置 |