JPH03201882A - 映像表示回路 - Google Patents

映像表示回路

Info

Publication number
JPH03201882A
JPH03201882A JP1344273A JP34427389A JPH03201882A JP H03201882 A JPH03201882 A JP H03201882A JP 1344273 A JP1344273 A JP 1344273A JP 34427389 A JP34427389 A JP 34427389A JP H03201882 A JPH03201882 A JP H03201882A
Authority
JP
Japan
Prior art keywords
video signal
signal
circuit
storage element
monitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1344273A
Other languages
English (en)
Inventor
Hiroshige Kimura
木村 博茂
Takemoto Watanabe
剛基 渡辺
Hideo Shimizu
英夫 清水
Yasunari Ikeda
康成 池田
Toru Katsumata
徹 勝又
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Tokyo Electric Power Co Holdings Inc
Original Assignee
Tokyo Electric Power Co Inc
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electric Power Co Inc, Sony Corp filed Critical Tokyo Electric Power Co Inc
Priority to JP1344273A priority Critical patent/JPH03201882A/ja
Publication of JPH03201882A publication Critical patent/JPH03201882A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野] この発明は、外部から供給される外部映像信号の同期信
号に基づいて記憶素子から映像信号を読み出し、外部映
像信号にスーパーインポーズして出力する映像表示回路
に関する。
[発明の概要] この発明は、外部から供給される外部映像信号の同期信
号に基づいて記憶素子から映像信号を読み出し、外部映
像信号にスーパーインポーズして出力する映像表示回路
において、外部映像信号の有無を検出する検出回路と、
記憶素子から映像信号を読み出すための読み出しクロッ
クを形成するクロック発生手段と、外部映像信号と記憶
素子からの映像信号とを選択的にモニタに供給する切換
回路とを備え、検出回路によって外部映像信号が人力さ
れていないことが検出されたときに、クロック発生手段
によって形成された読み出しクロ・ンクに基づいて内部
的に同期信号を形成してモニタに供給すると共に読み出
しクロックに基づいて記憶素子から映像信号を読み出し
この読み出された映像信号、のみモニタに供給するよう
に検出回路の出力信号に基づいて切換回路を制御するよ
うにすることにより、無放送チャンネル選択時や放送終
了時等の雑音による不快感が緩和され、記憶素子からの
映像信号の表示を安定に見易く且つ使い易くすることが
できるようにしたものである。
(従来の技術〕 外部から供給される外部映像信号から抽出された同期信
号に基づいて記憶素子から映像信号を読み出し、外部映
像信号にスーパーインポーズして出力する映像表示回路
として従来第4図に示すようなものがある。同図におい
て、(1)は外部より映像信号が供給される入力端子で
あって、この入力端子(1)からの映像信号は同期分離
回路(2)に供給され、ここで水平同期信号及び垂直同
期信号を含む複合同期信号が同期分離される。この同期
分離された複合同期信号は水平同期分離回路(3)及び
1フレ一ム先頭検出回路(4)に供給されると共に同期
出力端子(5)に供給され、この同期出力端子(5)に
得られた複合同期信号はモニタ(図示せず)に供給され
る。
水平同期分離回路(3)で複合同期信号から水平同期信
号が抽出され、図示せずも位相比較器、ローパスフィル
タ(LPF)、  ドツトクロック発振器等から戒るク
ロック発生用PLL回路(6)に供給される。PLL回
路(6)は供給された水平同期信号を基準として人力映
像信号に同期したドツトクロック(読み出しクロック)
を発生ずる。このドツトクロックはドツトカウンタ(7
)に供給され、このドツトカウンタ(7)が1ライン分
のドツトクロックをカウントする毎にラインカウンタ(
8)をインクリメントする。ラインカウンタ(8)は1
フレ一ム分の走査線数になっており、1フレームのライ
ンをカウントする毎に元に戻るようになっているが人力
映像信号と同期をとるため、フレーム先頭検出回路(4
)で垂直同期信号より検出したフレーム先頭検出パルス
でリセットされるようになっている。このドツトカウン
タ(7)の出力が横方向のアドレス信号として、またラ
インカウンタ(8)の出力が縦方向のアドレス信号とし
て夫々ビデオ用RAM (以下、VRAMと称する)(
9)に供給され、その内容が読み出される。
このV RA M (9)からの映像信号と入力端子(
1)からの外部映像信号を高速スイッチ回路(lO)で
高速スイッチすることで外部映像信号にνRA ?I(
9)からの映像信号がスーパーインポーズされ、映像出
力端子(11)に取り出され、モニタへ供給される。
ここで同期出力として同期分離回路(2)で同期分離さ
れた複合同期信号を直接用いているのは、VTR等の同
期のあまいジッタのあるソースが入って来たときにはド
ツトカウンタ(7)の出力の水平同期ではPLL回路(
6)内のLPFの為追従性が悪くなるからである。
〔発明が解決しようとする課題〕
ところで、第4図の如き構成の従来回路の場合、入力端
子(1)からの外部映像信号を直接モニタに表示してい
るので、例えばチューナで無放送チャンネルを選択した
りすると画面に雑音が現われ、非常に見ずらく、また音
声出力もその雑音のため聞きすらい等の欠点があった。
また、入力端子(1)からの外部映像信号(主画面信号
)にV RA M (9)からの文字や図形等の映像信
号をスーパーインポーズするにしても主画面に雑音が入
っていたのでは見ずらいぼかりではなく、スーパーイン
ポーズの為のV RA M (9)の映像信号の同期も
不安定となりモニタ上では画像が流れてしまう等の欠点
があった。
この発明は断る点に鑑みてなされたもので、外部映像信
号の検出回路を設け、外部映像信号を常に監視して正規
の人力信号が人力されているか否かを判断し、若し正規
の外部映像信号が入力されていないと判断したならば、
同期信号をVRAMを含むキャラクタ発生回路の持つ同
期系に切換えると共に画面を全てキャラクタ発生回路側
に切換えて主画面(外部映像信号)側の雑音を表示しな
いようにすると共に音声についても出力をミュートした
り或いは他のソースに切換えるようにした映像表示回路
を提供するものである。
成してモニタに供給すると共に読み出しクロックに基づ
いて記憶素子(9)から映像信号を読み出し、この読み
出された映像信号のみモニタに供給するように検出回路
(21)の出力信号に基づいて切換回路(10)を制御
するように構成している。
[課題を解決するための手段] この発明による映像表示回路は、外部から供給される外
部映像信号の同期信号に基づいて記憶素子(9)からの
映像信号を読み出し、外部映像信号にスーパーインポー
ズして出力する映像表示回路において、外部映像信号の
有無を検出する検出回路(21)と、記憶素子(9)か
ら映像信号を読み出すための読み出しクロックを形成す
るクロック発生手段(6A、7.8)と、外部映像信号
と記憶素子(9)からの映像信号とを選択的にモニタに
供給する切換回路(10)とを備え、検出回路(21)
によって外部映像信号が人力されていないことが検出さ
れたときに、クロック発生手段(6A、7.8)によっ
て形成された読み出しクロックに基づいて内部的に同期
信号を形〔作用] 検出回路(21)で外部から供給される外部映像信号の
有無を検出する。外部映像信号が有るときは外部映像信
号に記憶素子(9)から読み出した映像信号をスーパー
インポーズして表示するスーパーインポーズモードとす
るも、外部映像信号が無いときはクロック発生手段(6
A、7.8)によって形成された読み出しクロックに基
づいて内部的に同期信号を形成してモニタに供給して内
部同期を図ると共に読み出しクロックに基づいて記憶素
子(9)から映像信号を読み出し、この読み出した映像
信号のみモニタに供給して表示する。つまり、外部映像
信号を消して記憶素子からの映像信号のみをあたかも黒
板に書かれた文字の様に表示する(以下、黒板モードと
云う)。これにより、無放送チャンネル選択時や放送終
了時の雑音による不快感が緩和され、記憶素子(9)か
らの映像信号の表示を安定に見易く且つ使い易くするこ
とができる。
[実施例] 以下、この発明の一実施例を第1図〜第3図に基づいて
詳しく説明する。
第1図は本実施例の全体の構成を示すもので、同図にお
いて、第4図と対応する部分には同一符号を付し、その
詳細説明は省略する。
本実施例では、入力端に入力端子(1)からの外部映像
信号の有無を検出する映像信号検出回路(21)を設け
る。この映像信号検出回路(2)は外部映像信号が有る
ときは例えばハイレベルの出力信号を発生し、外部映像
信号が無かったり或いは正規の映像信号以外の雑音等が
入いった時には例えばローレベルの出力信号を発生する
。この映像信号検出回路(21)の出力信号はクロック
発生用PLL回路(6八)のイネーブル端子ENに供給
されると共に同期切換用スイッチ回路(22)に切換信
号として供給され、更にナンド回路(23)の一方の入
力端にゲート信号として供給される。
PLL回路(6A)はイネーブル端子ENを有し、映像
信号検出回路(21)の出力信号がハイレベルのときは
位相比較器をイネーブルとして位相比較を行い、ローレ
ベルのときは位相比較を行わず、内部の発振器は一定電
圧を加えられてフリーラン状態となる。同期切換用スイ
ッチ回路(22)は映像信号検出回路(21)の出力が
ハイレベルのときは同期分離回路(2)からの複合同期
信号(外部同期信号)を選択し、ローレベルのときは、
加算器(24)でドツトカウンタ(7)とラインカウン
タ(8)の各出力を加算し、水平及び垂直同期を複合化
した内部同期信号を選択する。
高速スイッチ回路(23)はナンド回路(23)の出力
信号により切換わるようになされており、ナンド回路(
23)の出力信号がハイレベルのときはV RA M 
(91からの映像信号を通し、ローレベルのときは入力
端子(1)からの外部映像信号を通すように働く。ナン
ド回路(23)の他方の入力端にはインバータ(25)
を介して制御入力端子(26)より高速スイッチ制御人
力信号が供給されるようになされている。
次に第1図の回路動作を説明する。いま、入力端子(1
)より外部映像信号が供給されているときは映像信号検
出回路(21)で外部映像信号が有ることが検出され、
その出力側にハイレベルの出力信号を出力する。このハ
イレベルの出力信号はPLL回路(6A)のイネーブル
端子(6A)に供給されると共に同期切換用スイッチ回
路(22)及びナンド回路(23)の一方の入力端に供
給される。
PLL回路(6八)のイネーブル端子(6A)がハイレ
ベルになることにより内部の位相比較器(図示せず)が
イネーブル状態となり、外部映像信号に同期したドツト
クロツタがPLL回路(6A)から出力される。このド
ツトクロックに基づいてドツトカウンタ(7)及びライ
ンカウンタ(8)によりアドレス信号が形威され、これ
によりV RA M (9)の内容が読み出され、高速
スイッチ回路(10)に供給される。
ナンド回路(23)の一方の入力端子は今ハイレベルと
なっているのでナンド回路(23)の出力信号は制御入
力端子(26)からの高速スイッチ制御人力信号に依存
する。ナンド回路(23)の出力信号は切換信号として
高速スイッチ回路(10)に供給され、高速スイッチ制
御入力信号に依存した高速スイッチが行われる。この結
果出力端子(11)には入力端子(1)からの外部映像
信号にV RA M (9)からの映像信号がスーパー
インポーズされた信号が得られる。
また、同期切換用スイッチ回路(22)は映像信号検出
回路(21)からの出力信号がハイレベルのときは同期
分離回路(2)からの複合同期信号を選択して同期出力
端子(5)に出力する。これにより例えばVTRのよう
なジッタの多い信号に対しても追従性の早い同期をモニ
タに供給することができる。
次に入力端子(1)より供給されている外部映像信号が
無くなると、映像信号検出回路(21)の出力信号はロ
ーレヘルとなる。これによりP L L回路(6A)の
位相比較器がディセーブルとなり、内部の発振器(図示
せず)には一定電圧が加えられフリーラン状態となる。
このフリーラン状態の発振器の発振周波数に対してドツ
トカウンタ(7)及びラインカウンタ(8)が働き、そ
の出力を加算器(24)で複合化して内部同期信号を形
威し、これがスイッチ回路(22)で選択されて同期出
力端子(5)に導出されてモニタに供給される。
また、ドツトカウンタ(7)及びラインカウンタ(8)
からのアドレス信号によりV RA M (9)の内容
が読み出され、高速スイッチ回路(10)に供給される
。このどきナンド回路(23)の一方の入力端はローレ
ヘルになるので、ナンド回路(23)の出力信号は制御
入力端子(26)からの高速スイッチ制御入力信号とは
無関係に常時ハイレベルにある。従って高速スイ・7チ
回路(10)はV RA M (9)からの映像信号の
みを映像出力端子(11)に出力してモニタに供給する
ようになる。つまりモニタの表示モードは主画面(外部
映像信号)を消してV RA M (9)からの映像信
号のみを表示する黒板モードとなる。
このように本実施例では無放送チャンネルを選局したり
、放送終了後には雑音成分が入力信号となるが、このよ
うなときはV RA M (9)からの映像信号のみを
内部同期させて表示するようにしたので、雑音の影響を
受けることなく VRAM(9)からの映像信号を安定
した状態で見ることができる。また、外部映像信号が存
在しない時は音声信号も正常でないことがほとんどある
。例えば無放送チャンネルを選択した時は映像の他に音
も雑音だらけになって聞き苦しい感じを与える。そこで
、この様な時には音をミュートしたり、或いは正規の信
号が人力されていないことを人工音で発生させたりする
ことも考えれらる。
第2図は第1図で用いた映像信号検出回路(21)の具
体的な回路構成の一例を示すもので、入力端子(31)
からの外部映像信号より水平同期信号及び垂直同期信号
を含む複合同期信号を抽出する同期分離回路(32)と
、この同期分離回路(32)で抽出された複合同期信号
より垂直同期信号のみを抽出する十分狭帯域の低域フィ
ルタ(33)と、この低域フィルタ(33)で抽出され
た垂直同期信号を波形整形する波形整形回路(34)と
、この波形整形回路(34)からの垂直同期信号でトリ
ガされて出力端子(36)に外部映像信号が存在するこ
とを表わす信号を出力するリトリガブルモノマルチ(3
5)とから戊っている。
次に第2図の回路動作を第3図を参照して説明する。い
ま、入力端子(31)より第3図Aに示すような外部映
像信号S1が同期分離回路(2)に供給されると、その
出力側には第3図Bに示すように水平同期信号(Hsy
nc)及び垂直同期信号(Vsync)を含む複合同期
信号S2が得られる。この複合同期信号S2は低域フィ
ルタ(33)に供給され、ここで第3図Cに示すように
垂直同期信号S3のみが抽出される。この垂直同期信号
S3は波形整形回路(34)で波形整形されて第3図り
に示ずような信号S4となる。この波形整形された垂直
同期信号S4はリトリガブルマルチ(35)に供給され
る。このリトリガブルマルチ(35)の時定数は第3図
Eに示すように1垂直周期以上の長さに設定されている
従ってリトリガブルマルチ(35)は垂直同期信号S4
が供給されると、第3図計に示すように、その立下りに
同期してトリガされ、その状態を維持し、出力端子(3
6)にハイレベルの信号S5を出力する。
つまり、出力端子(36)のレベルがハイレベルである
ことは入力端子(31)には外部映像信号が存在してい
ることを表している。
また、入力端子(31)が無信号であれば同期分離回路
(32)の出力は何も出力されず、低域フィルタ(33
)及び波形整形回路(34)の出力も無出力となり、リ
トリガブルマルチ(35)もトリガされず、その出力は
ローレベルとなり、出力端子(36)のレベルもローレ
ベルとなる。また、入力端子(31)より雑音が人力さ
れたときには同期分離回路(32)の出力側に2値化さ
れた雑音が出力されるが、この雑音は狭帯域の低域フィ
ルタ(33)でカットされてしまい、無人力時と同様リ
トリガブルマルチ(35)はトリガされず、出力端子(
36)のレベルはローレベルとなる。つまり、出力端子
(36)のレベルがローレベルであることは入力端子(
31)には外部映像信号が存在していないことを表して
いる。
このようにして正規の信号が入力された時にはリトリガ
ブルマルチ(35)はトリガされ続けるが、無人力時や
雑音人力時にはリトリガブルマルチ(35)はトリガさ
れず、このリトリガブルマルチ(35ンの出力レベルず
なわち出力端子(36)のレベルを見ることにより外部
映像信号の有無を検出できることになる。
〔発明の効果〕
上述の如くこの発明によれば、外部映像信号の有無を検
出する検出回路を設け、この検出回路によって外部映像
信号が人力されていないことが検出されたときに、クロ
ック発生手段によって形成された読み出しクロックに基
づいて内部的に同期信号を形成してモニタに供給すると
共に読み出しクロックに基づいて記憶素子から映像信号
を読み出してモニタに供給するようにしたので、無放送
チャンネル選択時や放送終了時等の雑音による不快感が
緩和され、記憶素子からの映像信号の表示を安定に見易
く且つ使い易くすることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す回路構成図、第2図
はこの発明の要部の一例を示す回路構成図、第3図は第
2図の動作説明に供するための図、第4図は従来回路の
一例を示す回路構成図である。 (2)は同期分離回路、(3)は水平同期分離回路、(
4)はフレーム先頭検出回路、(6八)はクロック発生
用PLL回路、(7)はドツトカウンタ、(8)はライ
ンカウンタ、(9)はビデオ用RA M (VRAM)
、(10)は高速スイッチ回路、(21)は映像信号検
出回路、(22)は同期切換用スイッチ回路である。

Claims (1)

  1. 【特許請求の範囲】 外部から供給される外部映像信号の同期信号に基づいて
    記憶素子から映像信号を読み出し、上記外部映像信号に
    スーパーインポーズして出力する映像表示回路において
    、 上記外部映像信号の有無を検出する検出回路と、上記記
    憶素子から上記映像信号を読み出すための読み出しクロ
    ックを形成するクロック発生手段と、 上記外部映像信号と上記記憶素子からの映像信号とを選
    択的にモニタに供給する切換回路とを備え、上記検出回
    路によって上記外部映像信号が入力されていることが検
    出されたときに、上記クロック発生手段によって形成さ
    れた読み出しクロックに基づいて内部的に同期信号を形
    成して上記モニタに供給すると共に上記読み出しクロッ
    クに基づいて上記記憶素子から映像信号を読み出し、該
    読み出された映像信号のみ上記モニタに供給するように
    上記検出回路の出力信号に基づいて上記切換回路を制御
    するようにしたことを特徴とする映像表示回路。
JP1344273A 1989-12-28 1989-12-28 映像表示回路 Pending JPH03201882A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1344273A JPH03201882A (ja) 1989-12-28 1989-12-28 映像表示回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1344273A JPH03201882A (ja) 1989-12-28 1989-12-28 映像表示回路

Publications (1)

Publication Number Publication Date
JPH03201882A true JPH03201882A (ja) 1991-09-03

Family

ID=18367962

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1344273A Pending JPH03201882A (ja) 1989-12-28 1989-12-28 映像表示回路

Country Status (1)

Country Link
JP (1) JPH03201882A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0623379U (ja) * 1992-04-24 1994-03-25 富士通テン株式会社 テレビジョン受像機
WO1995034880A1 (fr) * 1994-06-14 1995-12-21 Nanao Corporation Systeme de reglage d'un ecran video
JP2003308063A (ja) * 1995-08-25 2003-10-31 Avocent Redmond Corp コンピュータ接続システム
USRE44814E1 (en) 1992-10-23 2014-03-18 Avocent Huntsville Corporation System and method for remote monitoring and operation of personal computers

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0623379U (ja) * 1992-04-24 1994-03-25 富士通テン株式会社 テレビジョン受像機
USRE44814E1 (en) 1992-10-23 2014-03-18 Avocent Huntsville Corporation System and method for remote monitoring and operation of personal computers
WO1995034880A1 (fr) * 1994-06-14 1995-12-21 Nanao Corporation Systeme de reglage d'un ecran video
JP2003308063A (ja) * 1995-08-25 2003-10-31 Avocent Redmond Corp コンピュータ接続システム

Similar Documents

Publication Publication Date Title
JPS611190A (ja) カラ−・グラフイツク・オ−バ−レイ・システム
JPH071423B2 (ja) パルス発生回路
JPH03201882A (ja) 映像表示回路
JPH02309778A (ja) クロック生成回路
JP2001285669A (ja) 同期信号処理回路および表示装置
JP3785632B2 (ja) 信号処理回路
JP3475773B2 (ja) 映像信号処理装置及び液晶表示装置
JPS6027286A (ja) ビデオ入力処理装置
JPH0434349B2 (ja)
JP2591819B2 (ja) 文字信号同期再生回路
JP3252940B2 (ja) 同期信号検出回路
JPH04360194A (ja) 表示メモリ制御装置
KR940004955Y1 (ko) 무신호 상태에서의 글자 떨림 방지회로
KR0123651Y1 (ko) 문자 표시용 발진기의 동작 제어회로
JPH0752963B2 (ja) ビデオデイスク装置の同期回路
JP3364664B2 (ja) 画像信号変換装置
KR970068488A (ko) 취침등기능을 갖춘 텔레비전
JPH0614692B2 (ja) 同期回路
JPH08298628A (ja) テレビジョン受像機及び映像機器
JP2000194344A (ja) 画像表示装置
JPS6282774A (ja) ビデオディスク再生装置の同期回路
JPS6157763U (ja)
JPH10117298A (ja) 同期処理回路
JPH07264481A (ja) 文字発生回路の垂直および水平同期信号発生回路および文字発生回路の垂直および水平同期信号発生方法
JPS62150978A (ja) ス−パ−インポ−ズ回路