JPH03216034A - 受信同期回路 - Google Patents
受信同期回路Info
- Publication number
- JPH03216034A JPH03216034A JP1049990A JP1049990A JPH03216034A JP H03216034 A JPH03216034 A JP H03216034A JP 1049990 A JP1049990 A JP 1049990A JP 1049990 A JP1049990 A JP 1049990A JP H03216034 A JPH03216034 A JP H03216034A
- Authority
- JP
- Japan
- Prior art keywords
- detection
- time difference
- unique word
- shift register
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の目的]
(産業上の利用分野)
本発明は、例えば衛星通信システムなどにおいて、時分
割多元接続(TDMA)方式で伝送されたデータの受信
タイミングを取るための受信同期回路に関する。
割多元接続(TDMA)方式で伝送されたデータの受信
タイミングを取るための受信同期回路に関する。
(従来の技術)
第3図は、3局の送信局がTDMA方式にてデータ伝送
を行う場合のTDMAフレームの一例を示す図である。
を行う場合のTDMAフレームの一例を示す図である。
このように各送信局には図中にA,B,Cで示すタイム
スロットがそれぞれ割り当てられおり、この割り当てら
れたタイムスロットにそれぞれバースト信号を挿入する
。なお各夕イムスロットの間には、どの送信局にも割り
当てられないガードタイム(保護時間)が設けられてい
る。
スロットがそれぞれ割り当てられおり、この割り当てら
れたタイムスロットにそれぞれバースト信号を挿入する
。なお各夕イムスロットの間には、どの送信局にも割り
当てられないガードタイム(保護時間)が設けられてい
る。
そして各送信局が送信するバースト信号は、同図に示す
ように送信データ(DATA)の前に前置語を付加して
構成される。ここで前置語は、復調用シンボル(CBR
)、ユニークワード(UW)、局識別符号(SIC)、
打合わせ回線(OW)などからなる。
ように送信データ(DATA)の前に前置語を付加して
構成される。ここで前置語は、復調用シンボル(CBR
)、ユニークワード(UW)、局識別符号(SIC)、
打合わせ回線(OW)などからなる。
例えば以上のように構成されたTDMAフレームを用い
てデータ伝送を行う場合、受信局では受信すべきバース
ト信号に付加された前置語中のユニークワードの検出を
行い、このユニークワードの検出タイミングから受信タ
イミングを得るものとなっている。すなわち第4図に示
すように、ユニークワードの検出信号(UW検出信号)
に同期して受信タイミング信号を発生する。そしてこの
受信タイミング信号に同期してデータの受信が行われる
。
てデータ伝送を行う場合、受信局では受信すべきバース
ト信号に付加された前置語中のユニークワードの検出を
行い、このユニークワードの検出タイミングから受信タ
イミングを得るものとなっている。すなわち第4図に示
すように、ユニークワードの検出信号(UW検出信号)
に同期して受信タイミング信号を発生する。そしてこの
受信タイミング信号に同期してデータの受信が行われる
。
ところで回線状態の劣化等により、ユニークワードの検
出が行えない場合がある。そこで従来は、ユニークワー
ドの検出に同期して動作し、TDMAフレームの1周期
より若干長い時間Tをカウントするカウンタを設けてい
る。そしてこのカウンタがカウントアップする前に、ユ
ニークヮードが検出できなかった場合にはカウンタのカ
ウントアップ時に基いて受信タイミングを得る。なお、
カウンタがカウントアップする前にユニークワードが検
出されれば、カウンタはリセットされる。
出が行えない場合がある。そこで従来は、ユニークワー
ドの検出に同期して動作し、TDMAフレームの1周期
より若干長い時間Tをカウントするカウンタを設けてい
る。そしてこのカウンタがカウントアップする前に、ユ
ニークヮードが検出できなかった場合にはカウンタのカ
ウントアップ時に基いて受信タイミングを得る。なお、
カウンタがカウントアップする前にユニークワードが検
出されれば、カウンタはリセットされる。
しかしこのような構成であると、例えばA,B,Cの3
つのタイムスロットにて伝送されたデータの全てを受信
するなど、複数のタイムスロットで伝送されたデータを
受信する場合には、それぞれのタイムスロットに対する
受信タイミングを取る必要があり、受信するバースト信
号の数、すなわち受信局数と同数(例えばA,B,Cの
3つのタイムスロットにて伝送されたデータの全てを受
信する場合には3個)のカウンタを設けなければならな
い。
つのタイムスロットにて伝送されたデータの全てを受信
するなど、複数のタイムスロットで伝送されたデータを
受信する場合には、それぞれのタイムスロットに対する
受信タイミングを取る必要があり、受信するバースト信
号の数、すなわち受信局数と同数(例えばA,B,Cの
3つのタイムスロットにて伝送されたデータの全てを受
信する場合には3個)のカウンタを設けなければならな
い。
(発明が解決しようとする課8)
以上のように従来は、ユニークワードを検出できなかっ
た時のためにカウンタを用いているため、複数局を受信
する場合には、受信局数と同数のカウンタを設けなけれ
ばならず、受信局数が増えるに従い構成が大掛かりとな
ってしまうという不具合があった。
た時のためにカウンタを用いているため、複数局を受信
する場合には、受信局数と同数のカウンタを設けなけれ
ばならず、受信局数が増えるに従い構成が大掛かりとな
ってしまうという不具合があった。
本発明はこのような事情を考慮してなされたものであり
、その目的とするところは、複数局の受信を行う場合で
あっても、構成を増大させることなく受信タイミングを
取ることができる受信同期回路を提供することにある。
、その目的とするところは、複数局の受信を行う場合で
あっても、構成を増大させることなく受信タイミングを
取ることができる受信同期回路を提供することにある。
[発明の構成コ
(課題を解決するための手段)
本発明は、アパーチャ期間内に、伝送されたデータ中か
ら同期語(ユニークワード)を検出する同期語検出手段
と、この同期語検出手段による同期語の検出タイミング
と前記アパーチャ期間の開始時点との時間差に関する時
間差情報を検出する例えばシフトレジスタ等の時間差検
出手段と、この時間差検出手段によって検出された時間
差情報を複数記憶可能な例えばRAM等の記憶手段と、
前記アパーチャ期間の開始時点からこの記憶手段に記憶
されている時間差情報が示す時間が経過した時点に所定
の信号を出力する例えばシフトレジスタ等の擬似検出信
号発生手段と、前記同期語検出手段によって同期語の検
出ができたか否かを判定する検出有無判定手段とを備え
、この検出有無判定手段によって同期語検出がなされた
と判定されたときには前記同期語検出手段が出力する検
出信号を選択出力し、また同期語検出がなされなかった
と判定されたときには前記擬似検出信号発生手段が出力
する信号を選択出力するようにした。
ら同期語(ユニークワード)を検出する同期語検出手段
と、この同期語検出手段による同期語の検出タイミング
と前記アパーチャ期間の開始時点との時間差に関する時
間差情報を検出する例えばシフトレジスタ等の時間差検
出手段と、この時間差検出手段によって検出された時間
差情報を複数記憶可能な例えばRAM等の記憶手段と、
前記アパーチャ期間の開始時点からこの記憶手段に記憶
されている時間差情報が示す時間が経過した時点に所定
の信号を出力する例えばシフトレジスタ等の擬似検出信
号発生手段と、前記同期語検出手段によって同期語の検
出ができたか否かを判定する検出有無判定手段とを備え
、この検出有無判定手段によって同期語検出がなされた
と判定されたときには前記同期語検出手段が出力する検
出信号を選択出力し、また同期語検出がなされなかった
と判定されたときには前記擬似検出信号発生手段が出力
する信号を選択出力するようにした。
(作 用)
このような手段を講じたことにより、同期語(ユニーク
ワード)の検出タイミングとアパーチャ期間の開始時点
との時間差に関する時間差情報が検出され、この時間差
情報が記憶手段に記憶される。そして、前記アパーチャ
期間の開始時点から記憶手段に記憶されている時間差情
報が示す時間が経過した時点に所定の擬似検出信号が発
生され、前記同期語検出手段によって同期語の検出がで
きたか否かに応じて、同期語検出がなされたときには前
記同期語検出手段が出力する検出信号が選択出力され、
また同期語検出がなされなかったときには前記擬似検出
信号が選択出力される。
ワード)の検出タイミングとアパーチャ期間の開始時点
との時間差に関する時間差情報が検出され、この時間差
情報が記憶手段に記憶される。そして、前記アパーチャ
期間の開始時点から記憶手段に記憶されている時間差情
報が示す時間が経過した時点に所定の擬似検出信号が発
生され、前記同期語検出手段によって同期語の検出がで
きたか否かに応じて、同期語検出がなされたときには前
記同期語検出手段が出力する検出信号が選択出力され、
また同期語検出がなされなかったときには前記擬似検出
信号が選択出力される。
従って、同期語の検出が行われなかった時には以前の同
期語検出での検出タイミングと同じタイミングで擬似検
出信号が出力され、この擬似検出信号が選択出力されて
受信タイミングが確保される。
期語検出での検出タイミングと同じタイミングで擬似検
出信号が出力され、この擬似検出信号が選択出力されて
受信タイミングが確保される。
ここで記憶手段、は時間差情報を複数記憶可能であるの
で、受信局数が複数となった場合には各受信局の時間差
情報をそれぞれ記憶手段に記憶すれば良い。
で、受信局数が複数となった場合には各受信局の時間差
情報をそれぞれ記憶手段に記憶すれば良い。
(実施例)
以下、図面を参照して本発明の一実施例に係る受信同期
回路に付き説明する。
回路に付き説明する。
第1図は同受信同期回路の構成を示すブロック図である
。図中、1はユニークヮード検出部であり、シフトレジ
スタ1asユニークワード判定部1bおよびANDゲー
トICとから構成されている。ここでシフトレジスタ1
aはユニークワードのビット数nに同桁となっている。
。図中、1はユニークヮード検出部であり、シフトレジ
スタ1asユニークワード判定部1bおよびANDゲー
トICとから構成されている。ここでシフトレジスタ1
aはユニークワードのビット数nに同桁となっている。
そしてシフトレジスタ1bの各桁の出力Ql.Q2・・
・ Qnがそれぞれユニークワード判定部1bへと入力
されている。ユニークワード判定部1bでは、シフトレ
ジスタ1bの各出力Q.,Q2・・・,Qnがそれぞれ
の所定レベルであるか否かを判断し、シフトレジスタ1
bの各出力Q1.Q2・・・,Qnの全てがそれぞれの
所定レベルであると、パルス信号を出力する。ANDゲ
ート1cはユニークワード判定部1bから出力されたパ
ルス信号と所定周期で所定期間rHJレベルとなるアパ
ーチャゲート信号が入力されており、アパーチャゲート
信号がrHJレベルである期間にのみパルス信号を出力
する。
・ Qnがそれぞれユニークワード判定部1bへと入力
されている。ユニークワード判定部1bでは、シフトレ
ジスタ1bの各出力Q.,Q2・・・,Qnがそれぞれ
の所定レベルであるか否かを判断し、シフトレジスタ1
bの各出力Q1.Q2・・・,Qnの全てがそれぞれの
所定レベルであると、パルス信号を出力する。ANDゲ
ート1cはユニークワード判定部1bから出力されたパ
ルス信号と所定周期で所定期間rHJレベルとなるアパ
ーチャゲート信号が入力されており、アパーチャゲート
信号がrHJレベルである期間にのみパルス信号を出力
する。
2はシフトレジスタであり、アパーチャゲート信号がr
HJレベルとなる期間とに対応する再生クロック(受信
信号より再生したクロック信号)の周期mと同桁となっ
ている。そしてシフトレジスタ2の各桁の出力Q1.Q
2・・・,Qmはそれぞれゲー}3a,3b・・・,3
mを介してRAM4に接続されている。なおシフトレジ
スタ2には再生クロツクがクロック端子に入力されてい
る。
HJレベルとなる期間とに対応する再生クロック(受信
信号より再生したクロック信号)の周期mと同桁となっ
ている。そしてシフトレジスタ2の各桁の出力Q1.Q
2・・・,Qmはそれぞれゲー}3a,3b・・・,3
mを介してRAM4に接続されている。なおシフトレジ
スタ2には再生クロツクがクロック端子に入力されてい
る。
5はシフトレジスタであり、シフトレジスタ2と同様に
アパーチャゲート信号がrHJレベルとなる期間とに対
応する再生クロツク(受信信号より再生したクロック信
号)の周期mと同桁となっている。そして各桁のブリセ
ット端子P。.P1・・・ PmはRAM4に接続され
ている。なおシフトレジスタ5にはアパーチャゲート信
号を反転した信号により開閉されるA.NDゲート9を
介して再生クロックがクロック端子に入力されている。
アパーチャゲート信号がrHJレベルとなる期間とに対
応する再生クロツク(受信信号より再生したクロック信
号)の周期mと同桁となっている。そして各桁のブリセ
ット端子P。.P1・・・ PmはRAM4に接続され
ている。なおシフトレジスタ5にはアパーチャゲート信
号を反転した信号により開閉されるA.NDゲート9を
介して再生クロックがクロック端子に入力されている。
6はアドレス発生器であり、RAM4の書込みまたは読
出しを行うアドレスを所定条件に従って発生する。
出しを行うアドレスを所定条件に従って発生する。
7はユニークワード検出/不検出判定部である。
このユニークワード検出/不検出判定部7にはアパーチ
ャゲート信号とANDゲート1cの出力信号とが入力さ
れており、両信号からUWが検出できたか否かを判定す
る。そしてこの判定結果に応じてRAM4の書込み許可
およびゲートのON制御と、セレクタ8の切換え制御を
行う。セレクタ8はシフトレジスタ2の最終段出力Qm
とシフトレジスタ5の最終段出力Qmとがそれぞれ入力
されており、このうちのいずれか一方を選択出力する。
ャゲート信号とANDゲート1cの出力信号とが入力さ
れており、両信号からUWが検出できたか否かを判定す
る。そしてこの判定結果に応じてRAM4の書込み許可
およびゲートのON制御と、セレクタ8の切換え制御を
行う。セレクタ8はシフトレジスタ2の最終段出力Qm
とシフトレジスタ5の最終段出力Qmとがそれぞれ入力
されており、このうちのいずれか一方を選択出力する。
次に以上のように構成された受信同期回路の動作を第2
図に示す各部の信号波形図を参照しながら説明する。ま
ず受信データはユニークヮード検出部1に入力され、次
のようにしてユニークヮードの検出が行われる。
図に示す各部の信号波形図を参照しながら説明する。ま
ず受信データはユニークヮード検出部1に入力され、次
のようにしてユニークヮードの検出が行われる。
すなわち、まずシフトレジスタ1aにおいて受信データ
中の連続するnビット分を抽出し、パラレルに出力する
。この抽出するビット数nは前述のごとくユニークワー
ドのビット数と同一値である。そしてこのシフトレジス
タ1aのnビットのパラレル出力はそれぞれユニークヮ
ード判定部1bへと入力される。
中の連続するnビット分を抽出し、パラレルに出力する
。この抽出するビット数nは前述のごとくユニークワー
ドのビット数と同一値である。そしてこのシフトレジス
タ1aのnビットのパラレル出力はそれぞれユニークヮ
ード判定部1bへと入力される。
続いてユニークワード判定部1bでは、シフトレジスタ
1aの各出力Ql,Q2・・・,Qnがユニークワード
のパターンに応じて予め設定されているそれぞれの所定
レベルであるか否かの判定することにより、シフトレジ
スタ1aのnビットのパラレル出力がユニークワードと
同一パターンであるか否かを判定する。そしてユニーク
ワード判定部1bはシフトレジスタ1aの各出力Q l
rQ2・・・,Qnがユニークワードのパターンに応
じて予め設定されているそれぞれの所定レベルである場
合に所定のパルス信号を出力する。ここで通信データ中
にユニークワードと同一パターンのデータが存在した場
合にこの通信データをユニークワードと誤認しないため
に、アパーチャゲート信号により開閉されるANDゲー
トICを介して出力される。
1aの各出力Ql,Q2・・・,Qnがユニークワード
のパターンに応じて予め設定されているそれぞれの所定
レベルであるか否かの判定することにより、シフトレジ
スタ1aのnビットのパラレル出力がユニークワードと
同一パターンであるか否かを判定する。そしてユニーク
ワード判定部1bはシフトレジスタ1aの各出力Q l
rQ2・・・,Qnがユニークワードのパターンに応
じて予め設定されているそれぞれの所定レベルである場
合に所定のパルス信号を出力する。ここで通信データ中
にユニークワードと同一パターンのデータが存在した場
合にこの通信データをユニークワードと誤認しないため
に、アパーチャゲート信号により開閉されるANDゲー
トICを介して出力される。
かくして、ユニークワードの検出が行われ、ANDゲー
ト1cの出力がユニークワードの検出信号となる。すな
わち、このユニークワード検出部はユニークワード(同
期語)の検出を行うものであり、同期語検出手段として
働く。
ト1cの出力がユニークワードの検出信号となる。すな
わち、このユニークワード検出部はユニークワード(同
期語)の検出を行うものであり、同期語検出手段として
働く。
以上のようにしてユニークワード検出部1にてユニーク
ワードの検出が行われ、出力された検出信号はシフトレ
ジスタ2に入力される。シフトレジスタ2では、再生ク
ロツクに応じて検出信号を順次シフトしていく。これに
より、シフトレジスタ2の各出力Q1,Q2・・・,Q
mは第2図に示すように推移する。なお第2図は、アパ
ーチャゲート信号がrHJレベルとなる期間(以下、ア
パーチャ期間と称する)が再生クロックの5周期分であ
り、シフトレジスタ2が5桁、すなわちmが5ではある
場合を例示している。
ワードの検出が行われ、出力された検出信号はシフトレ
ジスタ2に入力される。シフトレジスタ2では、再生ク
ロツクに応じて検出信号を順次シフトしていく。これに
より、シフトレジスタ2の各出力Q1,Q2・・・,Q
mは第2図に示すように推移する。なお第2図は、アパ
ーチャゲート信号がrHJレベルとなる期間(以下、ア
パーチャ期間と称する)が再生クロックの5周期分であ
り、シフトレジスタ2が5桁、すなわちmが5ではある
場合を例示している。
これと同時に、ユニークワード検出/不検出判定部7は
、検出信号およびアパーチャゲート信号が入力されてい
る。このユニークワード検出/不検出判定部7はアパー
チャ期間(第2図中の期間TA)内に検出信号が入力さ
れるか否かを監視している。そして、アパーチャ期間T
A中に検出信号が入力されたときにはユニークワードが
検出されたと判定し、また検出信号が人力されなかった
ときにはユニークワードが検出されなかったと判定する
。すなわち、このユニークワード検出/不検出判定部が
検出有無判定手段として働く。
、検出信号およびアパーチャゲート信号が入力されてい
る。このユニークワード検出/不検出判定部7はアパー
チャ期間(第2図中の期間TA)内に検出信号が入力さ
れるか否かを監視している。そして、アパーチャ期間T
A中に検出信号が入力されたときにはユニークワードが
検出されたと判定し、また検出信号が人力されなかった
ときにはユニークワードが検出されなかったと判定する
。すなわち、このユニークワード検出/不検出判定部が
検出有無判定手段として働く。
そしてユニークワード検出/不検出判定部7はユニーク
ワードが検出されたと判定したとき、アパーチャ期間T
A終了時T2にライトイネーブル(WE)信号を出力す
る。このWE信号はRAM4のWE端子およびゲート3
a,3b・・・,3mのゲート信号端子にそれぞれ入力
される。これに伴い、ゲート3a,3b・・・,3mが
ON状態となるとともに、RAM4が書込み状態となり
、T2時点におけるシフトレジスタ2の各出力Q 1r
Q2・・・+QmがRAM4に書込まれる。なお、第2
図に示す状態では、RAM4にはro0010Jなるデ
ータが書込まれることになる。この例えばr00010
Jなるデータの「1」が立っている部分がアパーチャ期
間TA内におけるユニクワードの検出位置を示す情報で
あり、例えばr00010Jなるデータがアパーチャ期
間TAの開始時点T1からユニークワードが検出される
までの時間差情報を示すものとなる。すなわち、シフト
レジスタ2は時間差検出手段として、またRAM4が記
憶手段として働く。
ワードが検出されたと判定したとき、アパーチャ期間T
A終了時T2にライトイネーブル(WE)信号を出力す
る。このWE信号はRAM4のWE端子およびゲート3
a,3b・・・,3mのゲート信号端子にそれぞれ入力
される。これに伴い、ゲート3a,3b・・・,3mが
ON状態となるとともに、RAM4が書込み状態となり
、T2時点におけるシフトレジスタ2の各出力Q 1r
Q2・・・+QmがRAM4に書込まれる。なお、第2
図に示す状態では、RAM4にはro0010Jなるデ
ータが書込まれることになる。この例えばr00010
Jなるデータの「1」が立っている部分がアパーチャ期
間TA内におけるユニクワードの検出位置を示す情報で
あり、例えばr00010Jなるデータがアパーチャ期
間TAの開始時点T1からユニークワードが検出される
までの時間差情報を示すものとなる。すなわち、シフト
レジスタ2は時間差検出手段として、またRAM4が記
憶手段として働く。
一方、ユニークワード検出/不検出判定部7はユニーク
ワードが検出されなかったと判定したとき、アパーチャ
期間TA終了時T2にセレクタ8を切換え制御する。こ
こでセレクタ8は通常時にはシフトレジスタ2を選択し
ているが、上記切換え制御によりシフトレジスタ5を選
択する。
ワードが検出されなかったと判定したとき、アパーチャ
期間TA終了時T2にセレクタ8を切換え制御する。こ
こでセレクタ8は通常時にはシフトレジスタ2を選択し
ているが、上記切換え制御によりシフトレジスタ5を選
択する。
ところで、シフトレジスタ5にはアパーチャ期間の開始
時点T1に同期して、RAM4に上記手順で記憶された
データがブリセットされるものとなっている。そしてこ
のシフトレジスタ5はアパーチャゲート信号を反転した
信号により開閉されるANDゲート9を介して再生クロ
ックが入力される。すなわち、シフトレジスタ5はアパ
ーチャ期間TA以外の期間に動作する。これにより、例
えば上述したようにRAM4にr00010Jなるデー
タが記憶されており、このr00010Jなるデータが
シフトレジスタ5にブリセットされると、アパーチャ期
間TAにはシフトレジスタ5にクロック信号が与えられ
ないため、第2図に示す状態に保持されている。そして
アパーチャ期間TAが終了すると、シフトレジスタ5に
クロック信号が与えられ、各段に保持されたデータが順
次シフトされる。第2図示の例では、アパーチャ期間T
Aの終了後の最初のクロックパルスにより出力Q5がr
HJレベルとなる。これは、シフトレジスタ2の最終段
出力Q5がrHJレベルとなるのと同一タイミングであ
る。すなわち、シフトレジスタ5はRAM4に記憶され
たデータからシフトレジスタ2が出力する検出信号と同
一のものを生成する。このシフトレジスタ5の出力する
信号が擬似検出信号であり、このシフトレジスタ5は擬
似検出信号発生手段として働く。
時点T1に同期して、RAM4に上記手順で記憶された
データがブリセットされるものとなっている。そしてこ
のシフトレジスタ5はアパーチャゲート信号を反転した
信号により開閉されるANDゲート9を介して再生クロ
ックが入力される。すなわち、シフトレジスタ5はアパ
ーチャ期間TA以外の期間に動作する。これにより、例
えば上述したようにRAM4にr00010Jなるデー
タが記憶されており、このr00010Jなるデータが
シフトレジスタ5にブリセットされると、アパーチャ期
間TAにはシフトレジスタ5にクロック信号が与えられ
ないため、第2図に示す状態に保持されている。そして
アパーチャ期間TAが終了すると、シフトレジスタ5に
クロック信号が与えられ、各段に保持されたデータが順
次シフトされる。第2図示の例では、アパーチャ期間T
Aの終了後の最初のクロックパルスにより出力Q5がr
HJレベルとなる。これは、シフトレジスタ2の最終段
出力Q5がrHJレベルとなるのと同一タイミングであ
る。すなわち、シフトレジスタ5はRAM4に記憶され
たデータからシフトレジスタ2が出力する検出信号と同
一のものを生成する。このシフトレジスタ5の出力する
信号が擬似検出信号であり、このシフトレジスタ5は擬
似検出信号発生手段として働く。
前述したようにユニークワード検出/不検出判定部7が
ユニークワードが検出されなかったと判定し、セレクタ
8を切換え制御を行った際には、以上のようにしてシフ
トレジスタ5で生成された擬似検出信号が、セレクタ8
により選択出力される。このセレクタ8の出力信号が受
信タイミング信号である。
ユニークワードが検出されなかったと判定し、セレクタ
8を切換え制御を行った際には、以上のようにしてシフ
トレジスタ5で生成された擬似検出信号が、セレクタ8
により選択出力される。このセレクタ8の出力信号が受
信タイミング信号である。
カ<シてユニークワード検出部1でユニークワードの検
出ができた場合には、ユニークワード検出部1が出力す
る検出信号がシフトレジスタ2を介して受信タイミング
信号として出力される。また、ユニークワード検出部1
でユニークワードの検出ができなかった場合には、以前
のユニークワード検出における検出信号がアパーチャ期
間内のどの位置で出力されたかを示す情報に基づいてシ
フトレジスタ5で擬似検出信号が生成され、この擬似検
出信号が受信タイミング信号として出力される。従って
、ユニークワード不検出時の受信タイミングの確保を図
ることができる。
出ができた場合には、ユニークワード検出部1が出力す
る検出信号がシフトレジスタ2を介して受信タイミング
信号として出力される。また、ユニークワード検出部1
でユニークワードの検出ができなかった場合には、以前
のユニークワード検出における検出信号がアパーチャ期
間内のどの位置で出力されたかを示す情報に基づいてシ
フトレジスタ5で擬似検出信号が生成され、この擬似検
出信号が受信タイミング信号として出力される。従って
、ユニークワード不検出時の受信タイミングの確保を図
ることができる。
ところでこの構成の受信同期回路を用いて複数局の受信
を行う場合には、それぞれのユニークワード検出タイミ
ングの情報をRAM4の別領域に記憶すれば良い。
を行う場合には、それぞれのユニークワード検出タイミ
ングの情報をRAM4の別領域に記憶すれば良い。
すなわち、アドレス発生部6に受信局数と同数のアドレ
スを設定しておく。そして、このアドレス発生部6はア
パーチャゲート信号の立上がりごとに発生するアドレス
を切換えていく。具体的には、例えば受信局数が3局で
あれば、A局用,B局用,C局用のそれぞれのアドレス
を予め設定しておき、アパーチャゲート信号がrHJレ
ベルとなるごとにA局用アドレスーB局用アドレスーC
局用アドレス→A局用アドレス・・・といった具合にア
ドレスを順次発生する。
スを設定しておく。そして、このアドレス発生部6はア
パーチャゲート信号の立上がりごとに発生するアドレス
を切換えていく。具体的には、例えば受信局数が3局で
あれば、A局用,B局用,C局用のそれぞれのアドレス
を予め設定しておき、アパーチャゲート信号がrHJレ
ベルとなるごとにA局用アドレスーB局用アドレスーC
局用アドレス→A局用アドレス・・・といった具合にア
ドレスを順次発生する。
これにより、前述した動作が各局ごとで行われ、各局の
同期を取られる このように本実施例によれば、アパーチャ期間TA内に
おけるユニークワードの検出位置を検出し、これをRA
M4に記憶するものとなっているため、RAM4の記憶
領域を使い分けることにより、回路構成は何等増大する
こと無く、受信局数の増大に対処できる。また、RAM
4に記憶するデータは、例えばアパーチャ期間TAに対
応する再生クロツクの周期数、すなわち例えば5ビット
程度であるので、RAM4は一つでも相当数の局に対す
るデータを記憶可能であり、受信局数が非常に多くなっ
ても対処できる。
同期を取られる このように本実施例によれば、アパーチャ期間TA内に
おけるユニークワードの検出位置を検出し、これをRA
M4に記憶するものとなっているため、RAM4の記憶
領域を使い分けることにより、回路構成は何等増大する
こと無く、受信局数の増大に対処できる。また、RAM
4に記憶するデータは、例えばアパーチャ期間TAに対
応する再生クロツクの周期数、すなわち例えば5ビット
程度であるので、RAM4は一つでも相当数の局に対す
るデータを記憶可能であり、受信局数が非常に多くなっ
ても対処できる。
なお本発明は上記実施例に限定されるものではない。例
えば、上記実施例では時間差検出手段および擬似信号発
生手段としてシフトレジスタを用いているが、例えばカ
ウンタや先入れ先出し(F I FO)メモリその他を
適用して構成することも可能である。また、記憶手段も
RAMには限定されず、例えばシフトレジスタ5を多段
型のものとして記憶手段の機能を持たせても良いし、ま
たはRAM以外のメモリやその他の種々の記憶媒体が適
用可能である。このほか、本発明の要旨を逸脱しない範
囲で種々の変形実施が可能である。
えば、上記実施例では時間差検出手段および擬似信号発
生手段としてシフトレジスタを用いているが、例えばカ
ウンタや先入れ先出し(F I FO)メモリその他を
適用して構成することも可能である。また、記憶手段も
RAMには限定されず、例えばシフトレジスタ5を多段
型のものとして記憶手段の機能を持たせても良いし、ま
たはRAM以外のメモリやその他の種々の記憶媒体が適
用可能である。このほか、本発明の要旨を逸脱しない範
囲で種々の変形実施が可能である。
[発明の効果]
本発明によれば、アパーチャ期間内に、伝送されたデー
タ中から同期語(ユニークワード)を検出する同期語検
出手段と、この同期語検出手段による同期語の検出タイ
ミングと前記アパーチャ期間の開始時点との時間差に関
する時間差情報を検出する例えばシフトレジスタ等の時
間差検出手段と、この時間差検出手段によって検出され
た時間差情報を記憶可能な例えばR A Fv1等の記
憶手段と、前記アパーチャ期間の開始時点からこの記憶
手段に記憶されている時間差情報が示す時間が経過した
時点に所定の信号を出力する例えばシフトレジスタ等の
擬似検出信号発生手段と、前記同期語検出手段によって
同期語の検出ができたか否かを判定する検出有無判定手
段とを備え、この検出有無判定手段によって同期語検出
がなされたと判定されたときには前記同期語検出手段が
出力する検出信号を選択出力し、また同期語検出がなさ
れなかったと判定されたときには前記擬似検出信号発生
手段が出力する信号を選択出力するようにしたので、複
数局の受信を行う場合であっても、構成を増大させるこ
となく受信タイミングを取ることができる受信同期回路
となる。
タ中から同期語(ユニークワード)を検出する同期語検
出手段と、この同期語検出手段による同期語の検出タイ
ミングと前記アパーチャ期間の開始時点との時間差に関
する時間差情報を検出する例えばシフトレジスタ等の時
間差検出手段と、この時間差検出手段によって検出され
た時間差情報を記憶可能な例えばR A Fv1等の記
憶手段と、前記アパーチャ期間の開始時点からこの記憶
手段に記憶されている時間差情報が示す時間が経過した
時点に所定の信号を出力する例えばシフトレジスタ等の
擬似検出信号発生手段と、前記同期語検出手段によって
同期語の検出ができたか否かを判定する検出有無判定手
段とを備え、この検出有無判定手段によって同期語検出
がなされたと判定されたときには前記同期語検出手段が
出力する検出信号を選択出力し、また同期語検出がなさ
れなかったと判定されたときには前記擬似検出信号発生
手段が出力する信号を選択出力するようにしたので、複
数局の受信を行う場合であっても、構成を増大させるこ
となく受信タイミングを取ることができる受信同期回路
となる。
第1図および第2図は本発明の一実施例にかかる受信同
期回路を説明する図であり、第1図は構成を示すブロッ
ク図、第2図は第1図中の各部の信号波形を示す図、第
3図および第4図はそれぞれ従来技術を説明する図であ
る。 1・・・ユニークワード検出部、1a・・・シフトレジ
スタ、1b・・・ユニークワード判定部、IC・・・A
NDゲート、2・・・シフトレジスタ、3a〜3m・・
・ゲート、4・・・RAM,5・・・ンフトレジスタ、
6・・・アドレス発生器、7・・・ユニークワード検出
/不検出判定部、8・・・セレクタ、9・・・ANDゲ
ート。
期回路を説明する図であり、第1図は構成を示すブロッ
ク図、第2図は第1図中の各部の信号波形を示す図、第
3図および第4図はそれぞれ従来技術を説明する図であ
る。 1・・・ユニークワード検出部、1a・・・シフトレジ
スタ、1b・・・ユニークワード判定部、IC・・・A
NDゲート、2・・・シフトレジスタ、3a〜3m・・
・ゲート、4・・・RAM,5・・・ンフトレジスタ、
6・・・アドレス発生器、7・・・ユニークワード検出
/不検出判定部、8・・・セレクタ、9・・・ANDゲ
ート。
Claims (1)
- 【特許請求の範囲】 時分割多元接続方式で伝送されたデータの受信タイミン
グを取る受信同期回路において、アパーチャ期間内に、
前記伝送されたデータ中から同期語を検出する同期語検
出手段と、この同期語検出手段による同期語の検出タイ
ミングと前記アパーチャ期間の開始時点との時間差に関
する時間差情報を検出する時間差検出手段と、この時間
差検出手段によって検出された時間差情報を複数記憶可
能な記憶手段と、 前記アパーチャ期間の開始時点からこの記憶手段に記憶
されている時間差情報が示す時間が経過した時点に所定
の信号を出力する擬似検出信号発生手段と、 前記同期語検出手段によって同期語の検出ができたか否
かを判定する検出有無判定手段と、この検出有無判定手
段によって同期語検出がなされたと判定されたときには
前記同期語検出手段が出力する検出信号を選択出力し、
また同期語検出がなされなかったと判定されたときには
前記擬似検出信号発生手段が出力する信号を選択出力す
る選択手段とを具備したことを特徴とする受信同期回路
。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1049990A JPH03216034A (ja) | 1990-01-22 | 1990-01-22 | 受信同期回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1049990A JPH03216034A (ja) | 1990-01-22 | 1990-01-22 | 受信同期回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH03216034A true JPH03216034A (ja) | 1991-09-24 |
Family
ID=11751890
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1049990A Pending JPH03216034A (ja) | 1990-01-22 | 1990-01-22 | 受信同期回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH03216034A (ja) |
-
1990
- 1990-01-22 JP JP1049990A patent/JPH03216034A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| WO1996026451A1 (fr) | Instrument de mesure des erreurs sur les bits | |
| US5301195A (en) | Circuit for multiframe synchronization | |
| JPH03216034A (ja) | 受信同期回路 | |
| GB2244160A (en) | Synchronisation of digital audio signals | |
| JP3063291B2 (ja) | 回線監視回路 | |
| JP3421715B2 (ja) | 伝送装置 | |
| JP2617575B2 (ja) | データ速度変換回路 | |
| JP3108328B2 (ja) | 同期再生回路 | |
| KR200158764Y1 (ko) | 동기식 직렬 수신 장치 | |
| JP2635857B2 (ja) | フレーム同期検出装置 | |
| JP3161795B2 (ja) | 位相制御装置 | |
| JP3049029B1 (ja) | 前方後方保護段数の検出方法、その装置および前方後方保護段数の検出方法を記録した記録媒体 | |
| SU1529284A1 (ru) | Устройство дл цикловой синхронизации цифрового видеомагнитофона | |
| SU1585833A1 (ru) | Устройство дл контрол синхронизма воспроизведенных сигналов | |
| JP3006000B2 (ja) | 非同期エラーパルス多重化回路 | |
| JP2679734B2 (ja) | 多重化同期保護回路 | |
| SU1309323A1 (ru) | Система передачи данных с множественным доступом | |
| SU1608752A1 (ru) | Устройство дл регенерации динамической пам ти | |
| JPH07250101A (ja) | エラスティックストア回路 | |
| JPS6232854B2 (ja) | ||
| JPH0897791A (ja) | 信号検出回路及びフレーム同期回路 | |
| JPH0220937A (ja) | 同期検出回路 | |
| JPH08331115A (ja) | 同期再生回路 | |
| JPH0964854A (ja) | ヒットレス切替装置 | |
| JPS6138897B2 (ja) |