JPH03216048A - 冗長系自動立上げ方式 - Google Patents

冗長系自動立上げ方式

Info

Publication number
JPH03216048A
JPH03216048A JP2013060A JP1306090A JPH03216048A JP H03216048 A JPH03216048 A JP H03216048A JP 2013060 A JP2013060 A JP 2013060A JP 1306090 A JP1306090 A JP 1306090A JP H03216048 A JPH03216048 A JP H03216048A
Authority
JP
Japan
Prior art keywords
redundancy
power
circuit
redundant
detection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2013060A
Other languages
English (en)
Inventor
Mare Tandai
丹代 希
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2013060A priority Critical patent/JPH03216048A/ja
Publication of JPH03216048A publication Critical patent/JPH03216048A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は冗長系自動立上け方式に関し、特にデジタル論
理回路を応用する通信機、デジタルコンピュータ等個個
の電気部品を用いて構成する論理回路や集積回路として
構成する論理回路を用いて構成した冗長系を持つデジタ
ル回路の冗長系自動立上げ方式に関する。
〔従来の技術〕
冗長系を備えたデジタル回路は多用されている。このよ
うなデジタル回路に信頼性を付与するために付与された
冗長系は、回路動作に不具合を発生した場合にこれを交
換して正常動作を確保するため運用され、不具合を発生
した回路は正常なものと交換され、再び正常な冗長系と
しての機能を回復する。
一般に、冗長系を形成する構成を交換する場合には、装
置内をプロジェクト(project)状態とする。こ
のプロジェク1・状態におかれた装置内では、冗長を設
定する冗長情報を各冗長切替部に保持し、プロジェクト
状態を解除したのちにCPUかメモリから冗長情報を読
み出し冗長制御部を復[]させる方法で行なっていた。
〔発明か解決しようとする課題〕
上述した従来の冗長系交換においては、プロジェクト解
除が行われてからCPUが冗長情報を設定するので、冗
長系が復旧するまでの間に冗長系情報が誤ってしまう可
能性かあるという欠点がある。
〔課題を解決するための手段〕
本発明の冗長系自動立上げ方式は、冗長切替制御部の制
御のもとに少なくとも1つの冗長切替部を介して切替を
行なう冗長系を指示する系指示回路と、前記系指示回路
部の指示状態の変化を検出する系状態変化検出回路と、
前記冗長切替部を動作させる電源を投入するパワーオン
回路と、前記パワーオン回路による電源投入を検出する
パワーオン検出回路と、前記系状態変化検出回路とパヮ
ーオン検出回路の検出出力を記憶するとともに前記冗長
切替部に設定される冗長系の状態を記憶するメモリと、
前記系指示回路によって指示される冗長系に関する情報
を前記冗長切替部に供給するとともに前記系指示回路に
よる冗長系切替を防止するプロジェクト信号を受けつつ
も前記パワーオン検出回路による電源投入情報にもとづ
いて前記メモリに記憶した冗長系に関する情報を自動的
に普及する系設定部とを備えて構成される。
また本発明の冗長系自動立上げ方式は、前記メモリを不
揮発性メモリとした構成を有する。
〔実施例〕
次に、図面を参照して本発明を説明する。
第1図は本発明の一実施例の構成図である。第1図に示
す実施例は、冗長系を指示する系指示回路1と、系指示
回路1の指示状態の変化を検出する系状態変化検出回路
2と、冗長切替部を動作させる電源を投入するパワーオ
ン回路5と、パワーオン回路5による電源投入を検出す
るバワーオン検出回路6と、系状態変化検出回路2とパ
ワーオン検出回路6の検出出力を記憶するとともに冗長
切替部に設定される冗長系の状態を記憶するメモリとし
ての不揮発性メモリ4と、系指示回路1によって指示さ
れる冗長系に関する情報を冗長切替部に供給するととも
に系指示回路4による冗長系切替を防止するプロジェク
ト信号を受けている状態においてもパワーオン検出回路
6による電源投入情報にもとづいて不揮発性メモリ4に
記憶した冗長系に関する情報を自動的に普及する系設定
部3とを備え、第1図にはなお、冗長切替制御部100
と冗長切替部101を併記して示す。
次に、第1図の実施例の動作について説明する。
装置通常動作時の冗長系切替えは、系指示回路1の指示
を受け、系指示信号11により糸設定部3に設定される
。一方、系指示信号11は、冗長系の情報を監視する系
状態変化検出回路2にも供給され、冗長系が変更する度
に不揮発性メモリ4に変更内容を書換えるための書込み
信号41と書込みアドレス42が出力され、系選択信号
31を書き込む。こうして不揮発性メモリ4には常に最
新の冗長系情報が蓄えられる。
不具合になった冗長系を良品と交換すべく、冗長切替制
御部100の交換時にあっては、装置は通常プロジェク
ト信号7によってプロジェクト状態になっていて、冗長
系に関する情報は各冗長切替部で保持している。
冗長切替制御部100に対するバワーオン時にはバワー
オン回路が働き、パワーオン検出回路6が不揮発性メモ
リの不揮発性メモリからの読出レすべき冗長情報のアド
レスを指定する読出しアドレス44と続出し信号43を
出力する。不揮発性メモリ4のデータは系設定部3に入
力される。同時にパワーオン検出回路6は、系設定部3
に系セット信号61を出力する。この系セット信号61
はプロジェクト信号7よりも優先して有効である。従っ
て、不揮発性,メモリ4の冗長情報がデータバス45を
介して系設定部3に設定され、系情報が自動的に復旧す
る。
〔発明の効果〕
以上説明したように本発明は、冗長系交換におけるフ゛
ロジエクト状態においてもパワーオンで自動的に冗長切
替情報を復旧させることにより、冗長情報を断させるこ
となしに冗長切替制御部を交!1することが可能となる
効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の構成図である。 1・・・系指示回路、2・・・状態変化検出回路部、3
・・・系設定部、4・・・不揮発性メモリ、5・・・パ
ワーオン回路、7・・・プロジェクト信号、6・・・パ
ワーオン検出回路部、l1・・・系指示信号、31・・
・系選択信号、41・・・書込み信号、42・・・書込
みアドレス、43・・・読出し信号、44・・・読出し
アドレス、45・・・データパス、61・・・系セット
信号。

Claims (1)

  1. 【特許請求の範囲】 1、冗長切替制御部の制御のもとに少なくとも1つの冗
    長切替部を介して切替を行なう冗長系を指示する系指示
    回路と、前記系指示回路部の指示状態の変化を検出する
    系状態変化検出回路と、前記冗長切替部を動作させる電
    源を投入するパワーオン回路と、前記パワーオン回路に
    よる電源投入を検出するパワーオン検出回路と、前記系
    状態変化検出回路とパワーオン検出回路の検出出力を記
    憶するとともに前記冗長切替部に設定される冗長系の状
    態を記憶するメモリと、前記系指示回路によって指示さ
    れる冗長系に関する情報を前記冗長切替部に供給すると
    ともに前記系指示回路による冗長系切替を防止するプロ
    ジェクト信号を受けつつも前記パワーオン検出回路によ
    る電源投入情報にもとづいて前記メモリに記憶した冗長
    系に関する情報を自動的に普及する系設定部とを備えて
    成ることを特徴とする冗長系自動立上げ方式。 2、前記メモリを不揮発性メモリで構成したことを特徴
    とする請求項1記載の冗長系自動立上げ方式。
JP2013060A 1990-01-22 1990-01-22 冗長系自動立上げ方式 Pending JPH03216048A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013060A JPH03216048A (ja) 1990-01-22 1990-01-22 冗長系自動立上げ方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013060A JPH03216048A (ja) 1990-01-22 1990-01-22 冗長系自動立上げ方式

Publications (1)

Publication Number Publication Date
JPH03216048A true JPH03216048A (ja) 1991-09-24

Family

ID=11822588

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013060A Pending JPH03216048A (ja) 1990-01-22 1990-01-22 冗長系自動立上げ方式

Country Status (1)

Country Link
JP (1) JPH03216048A (ja)

Similar Documents

Publication Publication Date Title
US4603406A (en) Power backed-up dual memory system
KR970062904A (ko) 이중면 비휘발성 메모리를 이용한 데이타베이스 회복 장치 및 그 방법
EP0173967A2 (en) Microprogram load unit
US4841474A (en) Computer system with work stations at remote positions and reserve battery power supply
JPH11110308A (ja) 電源断時のデータバックアップ方式
JPH0855496A (ja) 書込可能なメモリ装置及び冗長アドレス情報の記憶方法
JPH03216048A (ja) 冗長系自動立上げ方式
US5430852A (en) Control transfer method in system with multiple arithmetic units each with independent microprogram control by transferring start address and branch condition codes
JP7212510B2 (ja) 電源管理装置、電源管理方法、及び電源管理プログラム
JP2980704B2 (ja) プログラマブルコントローラ
JPS6339013A (ja) 電子計算機
JPH1145105A (ja) Cnc装置のデータのバックアップ方式
JP2004078847A (ja) メモリ切替手段を備えた機器
JPH08221334A (ja) 装置アドレス設定装置及び設定方法
JPH02173831A (ja) 二重化中央処理装置
JPH03225145A (ja) 空気調和機の制御装置
JPH03216669A (ja) 前状態復帰機能付き複写機
JP2000330809A (ja) 建設機械の電子制御装置
JP2001326590A (ja) 光送信装置の冗長切替方式
JPH04355809A (ja) 初期値設定回路
JPS6121557A (ja) バス切換装置
JPH11312101A (ja) 稼働情報管理方法及び装置
JPH0414374B2 (ja)
JPS5816497B2 (ja) システム共通部をそなえたデ−タ処理システム
JPH0467219A (ja) 停電時における半導体記憶装置のデータ保護方式