JPH0430285A - メモリカードおよびメモリカードを用いるデータ処理システム - Google Patents

メモリカードおよびメモリカードを用いるデータ処理システム

Info

Publication number
JPH0430285A
JPH0430285A JP2136098A JP13609890A JPH0430285A JP H0430285 A JPH0430285 A JP H0430285A JP 2136098 A JP2136098 A JP 2136098A JP 13609890 A JP13609890 A JP 13609890A JP H0430285 A JPH0430285 A JP H0430285A
Authority
JP
Japan
Prior art keywords
memory card
memory
data
data processing
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2136098A
Other languages
English (en)
Other versions
JP2540650B2 (ja
Inventor
Katsuzo Sakai
酒井 勝三
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2136098A priority Critical patent/JP2540650B2/ja
Publication of JPH0430285A publication Critical patent/JPH0430285A/ja
Application granted granted Critical
Publication of JP2540650B2 publication Critical patent/JP2540650B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、メモリカードに関し、特に、内蔵されたバッ
クアップバッテリにより主メモリに格納されたデータの
消失を防止でき、データ処理装置本体への装着誤りを防
止できるメモリカードに関するものである。
〔従来の技術〕
半導体製造技術の飛躍的な発展により、安価に大容量の
半導体メモリが提供されるようになり、その結果、外部
メモリの大容量データファイルとして用いることが可能
な着脱自在のメモリカードが開発されるようになってい
る。
第6図は、従来のメモリカードの一例を示す回路ブロッ
ク図である。第6図において、1はメモリカード全体を
示し、2はデータ処理装置本体に装着するためのコネク
タである。また、3はカード内に内蔵される主メモリ(
大容量メモリ)であり、4はバックアップバッテリ、5
はダイオード、6は抵抗である。メモリカード1におい
ては、主メモリ3がコネクタ2を介して、例えば、デー
タ処理装置のプロセッサ(CP U)のバスインタフェ
ースと接続され、主メモリ3のリードあるいはライトが
行なわれる。メモリカード1がデータ処理装置本体から
取り外された時には、バックアップバッテリ4により主
メモリ3に対して電源がダイオード5を介して供給され
、主メモリ3に格納されたデータが消失されないように
構成されている。コネクタ2の左欄に示される信号端子
は、主要な信号端子を示している。Vccは主メモリに
対する外部からの電源供給端子であり、ADD−BAS
はアドレスバスインタエース端子である。DATA−B
ASはデータバスインタフェース端子である。WEは主
メモリをライトあるいはリードするためのライトイネー
ブル端子であり、CEはメモリカードを選択するための
チップイネーブル端子である。GNDは接地端子であり
、また、BATT−DETはバッテリ4の電圧が低下し
たことを検出するための端子である。
メモリカード1は、例えば、端末装置などのデータ処理
装置に装着されて、外部メモリのデータファイルとして
使用されるが、端末装置から取り外された状態では、内
蔵されるバックアップバッテリ4により主メモリ3に電
源が供給され、主メモリ3に格納されているデータが消
去されないように保護される。また、端末装置に装着さ
れた場合には、電源供給端子Vccから電源が供給され
る。
バッテリ4の劣化の防止のためダイオード5によりバッ
テリ4には電源端子Vccがらの電源でが充電されない
ようになっている。抵抗6は、BATT−DET!子に
対する保護抵抗である。
なお、この種のメモリカードの規格に関する技術資料と
しては、例えば、社団法人日本電子工業振興協会・パー
ソナルコンピュータ業務委員会の「ICメモリカードガ
イドライン」 (昭和61年9月発行)がある。
〔発明が解決しようとする課題〕
ところで、このようなメモリカードの使わ九方は、メモ
リカードに格納されているデータを識別するため、メモ
リカードの筐体の外部にラベル等を貼り付けて、メモリ
カード自体を識別するようにしている。
しかし、このようなラベルの貼り付は作業は煩らしいも
のであり、誤って貼り付けてしまう場合もある。また、
メモリカードに格納しているデータ内容を変更すると、
それに対応させて貼り付けるラベルを変更しなければな
らず、その管理が煩雑であり、運用上に問題がある。
メモリカードに格納さ九ているデータ内容を確認するた
めには、当該メモリカードを端末装置に装着して、メモ
リカードに記憶している内容の一部のデータを読み出し
て行うこととなるが、この場合、読み呂すデータを適切
に選択しないと、データ内容を確認できない場合ある。
また、メモリカードのコネクタは多芯コネクタであるた
め、装着および脱着の操作が手速く行えないという問題
がある。
メモリカードのバックアップ電源のバッテリについても
、特にBATT −DET端子を通して外部からバッテ
リ4の電圧が低下したことを検出しなければ、十分な放
電容量が残っているのか、あるいは電圧が低下し、危険
な状態になっているのかの判断が独立ではできない。し
たがって、メモリカードを単独で放置しておいた場合に
は、データが消失してしまう可能性があり、メモリカー
ドのデータが保証されない虞れがあるという問題がある
本発明は、これらの問題を解決するためになされたもの
である。
本発明の目的は、内蔵されたバックアップバッテリによ
り大容量メモリに格納されたデータの消失を防止し、デ
ータ処理装置本体への装着誤りを防止できるメモリカー
ドを提供することにある。
本発明の他の目的は、内蔵されたバックアップバッテリ
により大容量メモリに格納されたデータの消失を防止す
るメモリカードにおいて、容易にデータ内容および内蔵
されたバックアップバッテリの状態を確認できるメモリ
カードを提供することにある。
〔課題を解決するための手段〕
上記目的を達成するため、本発明のメモリカードは、デ
ータ処理装置に対し着脱自在なコネクタと、データ処理
装置のデータファイルとして用いる大容量の主メモリと
、主メモリの記憶保持動作を保証するバックアップバッ
テリと、メモリカードを識別する識別データを格納する
サブメモリと。
サブメモリをリード/ライトし、データ入出力処理を行
う外部インタフェース部と、サブメモリの内容を表示す
る表示部とを有することを特徴とする。
更に、バックアップバッテリの電圧低下を所定の閾値電
圧との比較により検出する低電圧検出機構を設け、低電
圧検出機構はバックアップバッテリの電圧低下を監視し
、所定値以下の電圧低下を検出すると、表示部に警告表
示を行うことを特徴とする。
〔作用〕
これによれば、メモリカードには、メモリカードを構成
する主要部の主メモリとバックアップバッテリに加えて
、サブメモリと該サブメモリの内容を表示する表示部が
設けられる。サブメモリには、ラベルに記入していたメ
モリカードの内容を識別する表示をサブメモリに識別コ
ードとして格納し、該サブメモリに格納した識別コード
を表示部に表示させる。これにより、メモリカードの内
容を常に識別できるようになる。したがって、従来のラ
ベルの機能はサブメモリと表示部により実現されるので
、メモリカードにラベルを貼り付ける等の煩られしさが
なく、ラベル表記とデータ内容の不一致がなくなる。
更に、このメモリカードには、メモリカードに内蔵され
るバックアップバッテリの電圧を監視するための低電圧
検出機構を設けられる。低電圧検出機構はバックアップ
バッテリの電圧低下を監視し、所定値以下の電圧低下を
検出すると、表示部に警告表示を行う。これにより、バ
ックアップバッテリの電圧の低下が、表示部によりブリ
ンク表示などの警告表示により報知されるので、常時、
バッテリの電圧低下を確認することができ、データの消
失に対する保証が確実に行える。
〔実施例〕
以下、本発明の一実施例を図面を用いて具体的に説明す
る。
第1図は、本発明の一実施例にかかるメモリカードの外
観図である。第1図において、2は端末装置などのデー
タ処理装置と接続するためのコネクタであり、10はメ
モリカードの全体を示し、13は表示部を示している。
表示部13は、例えば、駆動電力消費量の少ない液晶タ
イプの表示器。
ニレクトロクロミンクタイプの表示器などが用いられる
第2図は、本発明の一実施例にかかるメモリカード゛の
内部回路構成を示す回路ブロック図である。
第2図において、2はコネクタ、3は主メモリ、4はバ
ックアップバッテリ、5はダイオード、6は抵抗である
。これらは、第6図で説明したメモリカードと同じ参照
符号を付加して説明したものと同様なものである。また
、コネクタ2における外部端子も同様である。Vccは
主メモリに対する外部からの電源供給端子であり、AD
D −BASはアドレスバスインタエース端子である。
DATA−RASはデータバスインタフェース端子であ
る。WEは主メモリをライトあるいはリードするための
ライトイネーブル端子であり、CEはメモリカードを選
択するためのチップイネーブル端子である。GNDは接
地端子であり、また、BATT−DETはバッテリ4の
電圧が低下したことを検出するための端子である。10
はメモリカードの全体を示し、11は表示部ユニット、
12は外部インタフェース部を含む制御部である。13
は表示部、14はサブメモリである。
メモリカード1oの表示部ユニット11は、制御部12
の制御のもとにある表示部13とサブメモリ14とを有
している。サブメモリ14は、制御部12における外部
インタフェース部を介してリードあるいはライトできる
ように構成されている。また、表示部13は制御部12
を介してサブメモリ14に格納しているデータ内容を表
示するように構成されている。
サブメモリ14には、メモリカード10の内容を識別す
るための識別コードが格納される。サブメモリ14に格
納されている識別コードは、常時、表示部13により表
示される。これにより、メモリカード10の内容は、表
示部13の表示内容を見ることにより、常に識別できる 第3図は、本発明の他の一実施例にかかるメモリカード
の内部回路構成を示す回路ブロック図である。第3図に
おいて、第2図の参照符号と同一の参照符号の要素は、
同じものを示している。この第3図のメモリカード20
においては、更に。
低電圧検出機構15が設けられている。低電圧検出機構
15は、バックアップバッテリ4の電圧を所定の閾値電
圧との比較により監視し、主メモリ3のデータ保証電圧
(このデータ保証電圧は若干の余裕を持たせて実際のデ
ータ保証電圧より高く設定した電圧)以下となった場合
に、制御部12に対し警告表示を起動する起動信号を発
生する。
制御部12はこの起動信号によって、表示部13を警告
表示の表示モードとするため表示状態をブリンク表示と
する。これにより、ユーザにバックアップバッテリ4の
電圧低下を知らせるようにする。このようなバックアッ
プバッテリ4の電圧低下の警告表示は、1つの値のみの
閾値電圧(データ保証電圧)を基準として、低電圧検出
機構15により電圧低下を判別するのでなく、2つの比
較基準電圧値を設けておき、低電圧検出機構15が順次
に複数の比較基準電圧との比較により電圧低下の検出を
行うようにしてもよい。この場合、第1段階の警告表示
では、例えば、ブリンク表示のブリンクの間隔を長くす
る。この段階では、余裕をもって内蔵バッテリの交換を
行うことができる。
次の第2段階の警告表示では1例えば、ブリンク表示の
ブリンクの間隔を短くする。この第2段階の警告表示に
入ってから、緊急に内蔵バッテリの交換を行うようにす
れば良い。このような構成により、更にメモリカード2
0は、使い勝手が良くなる。
また、このメモリカード20においては、特に、表示部
13に対する駆動電源の供給経路に表示制御スイッチ1
6を設けている。この表示制御スイッチ16は、表示部
13での表示が不要な場合、例えば、当該メモリカード
を端末装置に装着している時、当該メモカードを確実に
管理している時などにおいて、表示部13への駆動電源
を停止して表示を止め、バックアップバッテリ4の電力
消費を更に少なくするようする。なお、この場合、表示
制御スイッチ16は、逆に表示が必要な場合のみ、表示
させるような制御スイッチであると、バッテリの電圧低
下が表示されないので、当該メモリカードのユーザの管
理のもとに、表示が不要な場合にのみ表示を止めるよう
にする。このため、表示スイッチ16としては、低電圧
検昌機構15により、表示制御スイッチの有効/無効が
制御される電子スイッチを用いる。
第4図は、メモリカードがデータ処理装置に接続されて
用いら九るデータ処理システムの全体のシステム構成を
示すブロック図である。データ処理装置とメモリカード
との接続関係を示している。
第4図において、30はデータ処理装置の端末装置を示
している。31はマイクロコンピュータ、32はマイク
ロコンピュータ31のもとに全体を制御するための制御
部、33はデータ等を入力するためのキーボード、34
はデータあるいはプログラム等を格納するための主メモ
リ、35は入力データあるいは出力データを表示するた
めのデイスプレィ装置の表示部を示している。制御部3
2には、システム全体を制御するための各種の信号の信
号線が接続されているが、ここではアドレスバスインタ
フェースADD−BASとデータバスインタフェースD
ATA−RASの信号線のみを示し、その他は省略しで
ある。メモリカード10と端末装置30とは、これらの
バスインタフェースにより接続され、端末装置30から
メモリカード10に格納するデータがライトされ、また
、メモリカード10に格納されているデータが端末装置
30の側にリードされる。この時、サブメモリ14には
、メモリカード10に格納されるデータの内容を識別す
るための識別データが書き込まれ、以降、メモリカード
10の表示部13にはサブメモリ14に書込まれた識別
データが表示されるようになる。このようにサブメモリ
に識別データを格納し、メモリカードの主メモリに格納
されているデータを常に確認できるようにする処理の一
例を第5図に示す。
第5図は、サブメモリに格納している識別データにより
メモリカードに格納するデータを管理する処理の一例を
示すフローチャートである。第5図を参照して説明する
。メモリカード50の表示部51には、rH工TAC−
DATA−IJというラベル名の一種の表示がなされて
いるが、これは、サブメモリ14の識別コードの内容を
表示されている例を示している。ステップ41において
、このメモリカード50を端末装置にセットする。
これは、装束装置のコネクタにメモリカード50のコネ
クタを装着することによりセットする。次に、ステップ
42において、端末装置本体でのプログラムをスタート
させる。次に、ステップ43において、最初にサブメモ
リ14の内容の識別コードAを端末装置本体の制御部内
のバッファに取り込む。この識別コードAはメモリカー
ド50の表示部51に表示された表示内容を含んだデー
タである。次に、ステップ44において、識別コードA
の内容をチエツクする。取り込んだ識別コードAの内容
が端末装置の要求しているラベル名の識別コードと不一
致ならば、エラー処理ルーチンに進み、エラー処理を行
う。エラー処理では、装着したメモリカードが相違して
いる旨を表示するメモリカード装着誤りのメツセージ表
示を行い、合せて正しいメモリカードのセットを促すメ
ツセージを表示する。
ステップ44の判定処理で、取り込んだ識別コードAの
内容が要求しているラベル名の識別コードと一致してい
ることが判定でき、Aのラベル名がOKの場合には、ス
テップ45に進む。次に、例えば、データ処理が終って
ファイルに格納するデータBを、メモリカードの主メモ
リ (データファイル)に格納する処理を行う。これは
、ステップ45において、端末装置の側の主メモリ34
から、データBをメモリカード50の主メモリに転送す
る処理により行う。次に、ステップ46において、サブ
メモリの内容の識別コードをA−+A’に更新する処理
を行う。なお、ここで、更新するサブメモリの識別コー
ドA′はデータBのタイトルラベル名とする。
次に、ステップ47において、プログラムをストップさ
せ、次のステップ48において、メモリカード50を端
末装置から取り外し可として、処理を終了する。これに
より、メモリカード50は、端末装置から取り外しが可
能となる。このとき以降、主メモリのデータ内容が変更
されたメモリカ−ド60の表示部61においては、表示
内容が変わり、例えばrHITAC−DATA−2Jと
いう内容の表示がなされている。
このように、サブメモリに格納する識別コードの内容を
、メモリカードの主メモリに格納されてるデータの更新
と合せて更新することにより、メモリカードに格納され
ているデータ内容の正確な確認を行うことができる。す
なわち、メモリカードをデータ処理装置本体に装着し、
メモリカードの主メモリをデータファイルとして用いて
データ処理を行う場合、メモリカードを端末装置(デー
タ処理装置)の本体に装着した時、装置本体は、メモリ
カードのサブメモリに格納されている識別データを読み
込み、装着すべきメモリカードの所定の識別データと一
致しない場合には、メモリカード装着誤りの旨のメツセ
ージを表示出力する。
また、メモリカードを装置本体に装着した時、データ処
理装置本体では、サブメモリに格納されている識別デー
タを読み込み、装着すべきメモリカードの所定の識別デ
ータと一致した場合において、メモリカードの主メモリ
からのデータを読み込みデータ処理を行う。また、デー
タ処理を行ったデータをメモリカードの主メモリに書き
込む場合に、サブメモリに格納されている識別データを
読み込み、装着すべきメモリカードの識別データを確認
して、正してメモリカードの識別データである場合に、
データをメモリカードの主メモリに書き込み、サブメモ
リの識別データをデータ更新を行った旨を示す識別デー
タに更新する。
以上、本発明を実施例にもとづき具体的に説明したが、
本発明は、前記実施例に限定されるものではなく、その
要旨を逸脱しない範囲において種々変更可能であること
は言うまでもない。
〔発明の効果〕
以上、説明したように、本発明によれば、メモリカード
の内容を常に識別できるので、メモリカードの表面にラ
ベル等を貼る必要はなく、かつ、ラベルの貼り間違いが
生ずることもなくなるので、使い勝手、操作性の向上が
期待できる。また、バッテリ交換の時期が可視的に表示
されるので、メそリカードの運用上における操作性が向
上する。
【図面の簡単な説明】
第1図は、本発明の一実施例にかかるメモリカードの外
観図、 第2図は、本発明の一実施例にかかるメモリカードの内
部回路構成を示す回路ブロック図、第3図は2本発明の
他の一実施例にかがるメモリカードの内部回路構成を示
す回路ブロック図、第4図は、メモリカードがデータ処
理装置に接続されて用いられるデータ処理システムの全
体のシステム構成を示すブロック図、 第5図は、サブメモリに格納している識別データにより
メモリカードに格納するデータを管理する処理の一例を
示すフローチャート、 第6図は、従来のメモリカードの一例を示す回路ブロッ
ク図である。 図中、1はメモリカード、2はコネクタ、3は主メモリ
 (大容量メモリ)、4はバックアップバッテリ、5は
ダイオード、6は抵抗、10はメモリカード、11は表
示部ユニット、12は制御部である。13は表示部、1
4はサブメモリ、15は低電圧検出機構、30は端末装
置(データ処理装置)、31はマイクロコンピュータ、
32は制御部、33はキーボード、34は主メモリ、3
5は表示部(デイスプレィ装W)。

Claims (1)

  1. 【特許請求の範囲】 1、データ処理装置に対し着脱自在なコネクタと、デー
    タ処理装置のデータファイルとして用いる大容量の主メ
    モリと、主メモリの記憶保持動作を保証するバックアッ
    プバッテリと、メモリカードを識別する識別データを格
    納するサブメモリと、サブメモリをリード/ライトし、
    データ入出力処理を行う外部インタフェース部と、サブ
    メモリの内容を表示する表示部とを有することを特徴と
    するメモリカード。 2、コネクタと一体に形成された基板に、主メモリ、外
    部インタフェース部、バックアップバッテリ、サブメモ
    リ、表示部を構成する各回路が搭載され、データ処理装
    置にコネクタにより着脱自在とされることを特徴とする
    請求項1に記載のメモリカード。 3、請求項1に記載のメモリカードにおいて、更に、バ
    ックアップバッテリの電圧低下を所定の閾値電圧との比
    較により検出する低電圧検出機構を設け、低電圧検出機
    構はバックアップバッテリの電圧低下を監視し、所定値
    以下の電圧低下を検出すると、表示部に警告表示を行う
    ことを特徴とするメモリカード。 4、請求項1に記載のメモリカードをデータ処理装置本
    体に装着し、メモリカードの主メモリをデータファイル
    として用いてデータ処理を行うデータ処理システムであ
    って、メモリカードをデータ処理装置本体に装着した時
    、データ処理装置本体は、サブメモリに格納されている
    識別データを読み込み、装着すべきメモリカードの所定
    の識別データと一致しない場合には、メモリカード装着
    誤りの旨のメッセージを表示出力することを特徴とする
    データ処理システム。 5、請求項1に記載のメモリカードをデータ処理装置本
    体に装着し、メモリカードの主メモリをデータファイル
    として用いてデータ処理を行うデータ処理システムであ
    って、メモリカードをデータ処理装置本体に装着した時
    、データ処理装置本体は、サブメモリに格納されている
    識別データを読み込み、装着すべきメモリカードの所定
    の識別データと一致した場合に、メモリカードの主メモ
    リからのデータを読み込み、データ処理を行い、データ
    処理を行ったデータをメモリカードの主メモリに書き込
    んだ時に、サブメモリの識別データをデータ更新を行っ
    た旨を示す識別データに更新することを特徴とするデー
    タ処理システム。
JP2136098A 1990-05-25 1990-05-25 メモリカ―ドおよびメモリカ―ドを用いるデ―タ処理システム Expired - Fee Related JP2540650B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2136098A JP2540650B2 (ja) 1990-05-25 1990-05-25 メモリカ―ドおよびメモリカ―ドを用いるデ―タ処理システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2136098A JP2540650B2 (ja) 1990-05-25 1990-05-25 メモリカ―ドおよびメモリカ―ドを用いるデ―タ処理システム

Publications (2)

Publication Number Publication Date
JPH0430285A true JPH0430285A (ja) 1992-02-03
JP2540650B2 JP2540650B2 (ja) 1996-10-09

Family

ID=15167223

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2136098A Expired - Fee Related JP2540650B2 (ja) 1990-05-25 1990-05-25 メモリカ―ドおよびメモリカ―ドを用いるデ―タ処理システム

Country Status (1)

Country Link
JP (1) JP2540650B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018127003A (ja) * 2018-04-23 2018-08-16 キヤノン株式会社 画像形成装置およびその制御方法、並びに、プログラム
US10331072B2 (en) 2014-02-25 2019-06-25 Canon Kabushiki Kaisha Printing system with creasing control, control method thereof, control apparatus, and non-transitory computer-readable storage medium

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5759260A (en) * 1980-09-26 1982-04-09 Fujitsu Ltd Microcomputer
JPS58158754A (ja) * 1982-03-15 1983-09-21 Hitachi Ltd 制御システム
JPS6349955A (ja) * 1986-08-20 1988-03-02 Fujitsu Ltd メモリチエツク装置
JPS63122867U (ja) * 1987-02-04 1988-08-10
JPS641979U (ja) * 1987-06-19 1989-01-09
JPH01175653A (ja) * 1987-12-30 1989-07-12 Fanuc Ltd コンピュータに取り付けられたromの正誤を判定する装置
JPH01196614A (ja) * 1988-02-01 1989-08-08 Nec Corp メモリカード

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5759260A (en) * 1980-09-26 1982-04-09 Fujitsu Ltd Microcomputer
JPS58158754A (ja) * 1982-03-15 1983-09-21 Hitachi Ltd 制御システム
JPS6349955A (ja) * 1986-08-20 1988-03-02 Fujitsu Ltd メモリチエツク装置
JPS63122867U (ja) * 1987-02-04 1988-08-10
JPS641979U (ja) * 1987-06-19 1989-01-09
JPH01175653A (ja) * 1987-12-30 1989-07-12 Fanuc Ltd コンピュータに取り付けられたromの正誤を判定する装置
JPH01196614A (ja) * 1988-02-01 1989-08-08 Nec Corp メモリカード

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10331072B2 (en) 2014-02-25 2019-06-25 Canon Kabushiki Kaisha Printing system with creasing control, control method thereof, control apparatus, and non-transitory computer-readable storage medium
JP2018127003A (ja) * 2018-04-23 2018-08-16 キヤノン株式会社 画像形成装置およびその制御方法、並びに、プログラム

Also Published As

Publication number Publication date
JP2540650B2 (ja) 1996-10-09

Similar Documents

Publication Publication Date Title
US6813668B2 (en) Multi-functional electronic card capable of detecting removable cards
US7482780B2 (en) Diagnosis method, power supply control device, electronic apparatus, battery pack and computer-readable storage medium capable of setting the electronic apparatus to a diagnosis mode
US4722065A (en) Electronically programmable calculator with memory package
US6751740B1 (en) Method and system for using a combined power detect and presence detect signal to determine if a memory module is connected and receiving power
JPH0430285A (ja) メモリカードおよびメモリカードを用いるデータ処理システム
US4731748A (en) Pocket computer with means for checking the detachable memory module before and after power interruption
US7039743B2 (en) System and method of retiring events upon device replacement
JPH07230344A (ja) 携帯型電子機器及び電池パック
US20120179858A1 (en) Memory device
CN101359292A (zh) 计算机系统及控制方法
JPH0495187A (ja) Icカード
CN1130612C (zh) 具有可显示开机状态的显示装置的主机板
JP4288876B2 (ja) メモリのバックアップ用電池の異常検出装置及びその異常検出方法
KR100250879B1 (ko) 메모리 데이터 백업장치
JPH0344752A (ja) Ramカードデータ保護方式
KR900006547B1 (ko) 컴퓨터용 메모리 구성장치
JP2530742B2 (ja) メモリカ―ド
EP2028591A1 (en) Control method and computer system utilizing the same
JPS62123757A (ja) 不揮発性メモリ内蔵1チツプマイクロコンピユ−タ
US20090094404A1 (en) Self writing storage device
JPH05265850A (ja) メモリカード制御装置
JPH04111616U (ja) 小型電子式計算機
JPH08195076A (ja) メモリカード
JPH10162209A (ja) 自動販売機及びその自動販売機に用いられるカードアダプタ
JPS62260250A (ja) 電子機器

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees