JPH0442727A - 電流制限回路 - Google Patents

電流制限回路

Info

Publication number
JPH0442727A
JPH0442727A JP14575690A JP14575690A JPH0442727A JP H0442727 A JPH0442727 A JP H0442727A JP 14575690 A JP14575690 A JP 14575690A JP 14575690 A JP14575690 A JP 14575690A JP H0442727 A JPH0442727 A JP H0442727A
Authority
JP
Japan
Prior art keywords
load
voltage
zener diode
resistor
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14575690A
Other languages
English (en)
Inventor
Hiroshi Oyama
大山 宏史
Takashi Yamaguchi
隆 山口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Platforms Ltd
NEC Corp
Original Assignee
NEC Corp
NEC AccessTechnica Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC AccessTechnica Ltd filed Critical NEC Corp
Priority to JP14575690A priority Critical patent/JPH0442727A/ja
Publication of JPH0442727A publication Critical patent/JPH0442727A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は電流制限回路に関する。
〔従来の技術〕
従来の電流制限回路は、第2図に示すように、電源1の
正極にNPN)ランジスタ3のコレクタと抵抗器4の一
端とを接続し、NPN)ランジスタ3のベースに抵抗器
4の他端とツェナーダイオード6のカソードを接続し、
NPN)ランジスタ3のエミッタに抵抗器5の一端を接
続し、抵抗器5の他端とのツェナーダイオード6のアノ
ードとを負荷2の一端に接続し、負荷2の他端に第2の
ツェナーダイオードのアノードと電源1の負極とを接続
して構成していた。
〔発明か解決しようとする課題〕
上述した従来の電流制限回路は、負荷が消費する最大電
流を制限する回H′n4成となっているが、負荷が電流
を消費しない場合、電源の電圧がそのまま負荷に加わる
ので、負荷に電源電圧以上の耐圧を持たせなければなら
なず、コストアップの原因になるという欠点かある。
〔課題を解決するための手段〕
本発明の電流制限回路は、電源の正極にNPNトランジ
スタのコレクタと第1の抵抗器の一端とを接続し、前記
NPNトランジスタのベースに前記第1の抵抗器の他端
と第1のツェナーダイオードのカソードと第2のツェナ
ーダイオードのカソードとを接続し、前記NPNトラン
ジスタのエミッタに第2の抵抗器の一端を接続し、前記
第2の抵抗器の他端と前記第1のツェナーダイオードの
アノードとを負荷の一端に接続し、前記負荷の他端に前
記第2のツェナーダイオードのアノードと前記電源の負
極とを接続して構成している。
〔実施例〕
次に本発明について図面を参照して説明する6第1図は
本発明の一実施例を示すブロック図である。
第1図において、本実施例の電流制限回路は電源1の正
極にNPNトランジスタ3のコレクタと抵抗器4の一端
とを接続し、NPN)ランジスタ3のベースに抵抗器4
の他端とツェナーダイオード6のカソードとツェナータ
イオード7のカソードとを接続し、NPN)ランジスタ
3のエミッタに抵抗器5の一端を接続し、抵抗器5の他
端とツェナーダイオード6のアノードとを負荷2の一端
に接続し、負荷2の他端にツェナーダイオード7のアノ
ードと電源1の負極とを接続して構成している。
次に、本実施例の動作について説明する。
負荷2に消費する電流が大きくなると、抵抗器5を流れ
る電流が増加する。ここでツェナーダイオード6に加わ
る電圧は、抵抗器5とNPN)−ランジスタ3のベース
・エミッタ間電圧の和なので、ツェナーダイオード6に
かがる電圧が増加し、やがてツェナー電流が流れる。こ
れによってNPNトランジスタ3のベース電流が減少し
、コレクタ電流が制限されることにより負荷2に流れる
電流は制限される。
次に、負荷2の消費電流がほとんど無くなるか、あるい
は十分小さくなった時、NPN)−ランジスタ3のベー
ス電圧は電源1の電圧まで上昇しようとするか、ここで
、ツェナータイオード7のツェナー電圧が電源1の電圧
より低く設定されてあれば、抵抗器4を通してツェナー
電流が流れNPNトランジスタ3のベース電圧はツェナ
ー電圧に保たれる。NPN )ランジスタ3のエミッタ
電圧はベース電圧よりベース・エミッタ間電圧分低く保
たれるため、負荷2の電圧はツェナーダイオード7のツ
ェナー電圧以下に制限される。
〔発明の効果〕
以上説明したように、本発明は、電源の正極にNPN)
−ランジスタのコレクタと第1の抵抗器の一端とを接続
し、NPN)ランジスタのベースに第1の抵抗器の他端
と第1のツェナーダイオードのカソードと第2のツェナ
ーダイオードのカソードとを接続し、NPNトランジス
タのエミッタに第2の抵抗器の一端を接続し、第2の抵
抗器の他端と第1のツェナータイオードのアノードとを
負荷の一端に接続し、負荷の他端に第2のツェナーダイ
オードのアノードと電源の負極とを接続して構成するこ
とにより、負荷にかかる電圧も制限することができるの
で、負荷の耐圧不足を解決することができて、負荷の部
品のコストを低減することができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路図、第2図は従来
の電流制限回路の一例を示す回路図である。 1・・・電源、2・・・負荷、3・・・NPN)ランジ
スタ、4.5・・・抵抗器、6.7・・・ツェナーダイ
オード。

Claims (1)

    【特許請求の範囲】
  1.  電源の正極にNPNトランジスタのコレクタと第1の
    抵抗器の一端とを接続し、前記NPNトランジスタのベ
    ースに前記第1の抵抗器の他端と第1のツェナーダイオ
    ードのカソードと第2のツェナーダイオードのカソード
    とを接続し、前記NPNトランジスタのエミッタに第2
    の抵抗器の一端を接続し、前記第2の抵抗器の他端と前
    記第1のツェナーダイオードのアノードとを負荷の一端
    に接続し、前記負荷の他端に前記第2のツェナーダイオ
    ードのアノードと前記電源の負極とを接続して成ること
    を特徴とする電流制限回路。
JP14575690A 1990-06-04 1990-06-04 電流制限回路 Pending JPH0442727A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14575690A JPH0442727A (ja) 1990-06-04 1990-06-04 電流制限回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14575690A JPH0442727A (ja) 1990-06-04 1990-06-04 電流制限回路

Publications (1)

Publication Number Publication Date
JPH0442727A true JPH0442727A (ja) 1992-02-13

Family

ID=15392431

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14575690A Pending JPH0442727A (ja) 1990-06-04 1990-06-04 電流制限回路

Country Status (1)

Country Link
JP (1) JPH0442727A (ja)

Similar Documents

Publication Publication Date Title
JPS589460A (ja) トランジスタブリツジ整流回路
JPH0442727A (ja) 電流制限回路
CN114967820A (zh) 一种满足负载要求的宽电压输入电源电路及其工作方法
US5473529A (en) Circuit arrangement for rectifying an AC voltage signal with a plurality of differential amplifier stages
JP2003150256A (ja) 定電圧回路
JP2555789Y2 (ja) 定電圧電源回路
JPH10201239A (ja) 整流回路
JPH057614Y2 (ja)
JP2593692Y2 (ja) 直列負荷保護装置
JPH0642246Y2 (ja) 高耐圧電源回路
JPH0317471Y2 (ja)
JP3254634B2 (ja) 集積回路内回路への電源供給方式
JP4010056B2 (ja) 電源回路
JPS5831213Y2 (ja) メモリバツクアツプ回路
SU1451669A1 (ru) Стабилизатор напр жени посто нного тока
JPH03870Y2 (ja)
JPH0637615A (ja) 電流切替形駆動制御回路
JPH09130153A (ja) ダミー負荷回路
JPS5839615U (ja) 電源装置の異常検出回路
JPH0385056A (ja) 電流供給回路
JPS63142760A (ja) 電話機用電源回路
JPH11234105A (ja) 電源スイッチ制御回路
JPH054632U (ja) レベル変換回路
JPH0962382A (ja) 定電圧回路
JPH01181333A (ja) 負荷検出回路