JPH0447582A - サーチ方法 - Google Patents

サーチ方法

Info

Publication number
JPH0447582A
JPH0447582A JP2156723A JP15672390A JPH0447582A JP H0447582 A JPH0447582 A JP H0447582A JP 2156723 A JP2156723 A JP 2156723A JP 15672390 A JP15672390 A JP 15672390A JP H0447582 A JPH0447582 A JP H0447582A
Authority
JP
Japan
Prior art keywords
signal
digital
search
supplied
program number
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2156723A
Other languages
English (en)
Other versions
JP2965324B2 (ja
Inventor
Morio Asami
浅見 守男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Group Corp
Original Assignee
Aiwa Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aiwa Co Ltd filed Critical Aiwa Co Ltd
Priority to JP2156723A priority Critical patent/JP2965324B2/ja
Publication of JPH0447582A publication Critical patent/JPH0447582A/ja
Application granted granted Critical
Publication of JP2965324B2 publication Critical patent/JP2965324B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、ディジタルオーディオ信号とディジタルビ
デオ信号とを合成し・たディジタル信号が記録され、デ
ィジタルビデオ信号の1画面分毎に複数桁のプログラム
番号が記録されたテープより、目標プログラム番号の位
置をサーチする方法に関する。
[従来の技術] 現行のディジタルオーディオテープレコーダ(以下「D
AT」という)は、オーディオ信号のみを記録再生する
ようになっている。
しかし、オーディオ信号だけでなく、他の信号、例えば
静止画用のビデオ信号を同時に記録再生できれば非常に
便利であることから、本出願人は、先にディジタルオー
ディオ信号とディジタルビデオ信号を合成して、同時に
記録再生することを提案した。
[発明が解決しようとする課M] ところで、磁気テープには複数面面分の画像データが記
録される0例えば、後述するように1画面分のmtsデ
ータが約5秒かかって記録される場合、DAT用2用量
時間テープ、1400画面分以上の画像データが記録さ
れる。
そのため、サブコート部に4桁のプログラム番号を記録
し1、画像データのサーチに使用することが考えられて
いる。
この場合、約5秒毎に4桁のプログラム番号が記録され
ることになるが、例えば200倍サーチをするときには
、ヘッドが複数トラックを横切って走査すること、ある
いはサブコートエリアが記録トラックの両端にのみある
こと等の理由から、プログラム番号を正確に読み取るに
は9秒程度の記録時間が必要となる。
そのため、約5秒毎に4桁のプログラム番号が記録され
る場合には、従来DATで使用されている200倍サー
チをそのまま使用することができない。
なお、テープ速度を遅くすれば、サーチは可能であるが
、サーチ時間が長くなる。
そこで、この発明では、それ程サーチ時間を長くするこ
となく、正確にサーチできるようにするものである。
[課題を解決するための手段] この発明は、Nビット (Nは整数)のディジタルオー
ディオ信号とMビット(Mは整数)のディジタルビデオ
信号とが合成されてN+Mビットのディジタル信号とし
・てテープに記録され、ディジタルビデオ信号の1画面
分毎に複数桁のプログラム番号がテープに記録され、目
標プログラム番号が与えられ、テープよりその位置をサ
ーチする際、テープ速度をプログラム番号の上位所定桁
まで読み取れる速度に段階的に低下させてサーチを行な
うものである。
[作 用] 上述したように、約5秒毎に4桁のプログラム番号が記
録される場合、最初は、例えば200倍サーチを行なっ
て目標プログラム番号を3桁までサーチする。ここで、
3桁のプログラム番号と考えると、同一番号の記録時間
は約50秒とり、正確に読み取ることができる。次に、
例えば16倍サーチを行なって目標プログラム番号の位
置をサーチする。16倍サーチでは、約5秒の記録時間
ても正確にサーチできる。
このように段階的にテープ速度を低下させてサーチする
ことにより、それ程サーチ時間を長くすることなく、正
確にサーチを行なうことができる。
[実 施 例] 以下、図面を参照しながら、この発明の一実施例につい
て説明する。
本例において、アナログオーディオ信号は1サンプル1
0ビツトのディジタルオーディオ信号DSa [A9〜
AOIに変換され(第2図Aに図示)、さらに1サンプ
ル8ビツトのディジタルオーディオ信号DSa’  [
A?’〜AO’ ]に圧縮処理される(同図Bに図示)
また、アナログビデオ信号は1サンプル8ビツトのディ
ジタルオーディオ信号DSv[V7〜V。
]に変換される(同図Cに図示)。
第2図りは、本例において記録再生されるディジタル信
号DSのフォーマットを示している。
16ビツトのデータDI5〜DOのうち、上位8ビツト
にディジタルオーディオ信号DSa’  [A7’〜A
O’ ]が配され、下位8ビツトにディジタルビデオ信
号DSv[V7〜VOIが配される。
このようなビット構成のディジタル信号DSがDATに
設けられた回転磁気ヘット (図示せず)に供給されて
磁気テープに記録され、またこれより再生される。
後述するようにDATでは、クロックfsてサンプリン
グされた左(L)チャネルおよび右(R)チャネルのデ
ィジタルオーディオ信号DSaの双方が順次記録される
。そのため、ディジタルビデオ信号DSvの各サンプル
データは、クロック2fsに同期してディジタルオーデ
ィオ信号DSaと混合されて記録されることになる。
オーディオサンプリングクロックfsとして48kHz
を使用すると、ビデオサンプリングクロックが4 f 
sc (N T S C方式で、fscは3.58MH
zとする)の場合、ビデオサンプリングクロック4 f
 scと、上述したクロック2fsとの間には、周波数
的には149倍程度の開きがある。つまり、 1 / 
4 f scの周期でサンプリングされたディジタルヒ
デオI言号DSVの各サンフルデータは、1/2fs(
1/4fscの149倍程度)の周期でもって順次記録
される。
そのため、1フレ一ム朋間は1/30秒であるのて、1
フレーム(奇数フィールドおよび偶数フィールド)のビ
デオ信号を記録するには、約4゜96秒かかることにな
る。しかも、後述するようにビデオ信号には識別コーF
’ I Dが付加されるので、最終的に1フレームのビ
デオ信号は、約5秒かかって記録される。
第3図は、データ構成を示す図である。つまり、1画面
を構成する奇数(ODD)および偶数(EVEN)の各
フィールドのビデオ信号の直前には、データの始まりを
示すスタートコートS −I D、奇数フィールドか偶
数フィールドかを区別するためのモードコードMD−I
D、  識別コートとデータとを区別するためのラスト
スタートコートLS・IDが付加される。また、各フィ
ールドのビデオ信号の直後には、データの終わりを示す
スタートコートE−IDが(1加される。
例えば、スタートコ−):’ S −I Dは、最下位
ヒツトのみが「1」の8ビツトデータで構成され、スト
ップコートE・IDは、全ビットが「0」の8ビツトデ
ータで構成される。
第1図は、第2図りに示すようなフォーマットのディジ
タル信号DSを形成し、第3図に示すようなデータ構成
でもってDATに記録再生するための信号処理装置の一
例である。
まず・ オーディオ信号の信号処理系について説明する
オーディオインの端子8L、8Rに供給された左右チャ
ネルのオーディオ信号S aL、  S aRはアンプ
9L、9Rで増幅されたち、ノイズリダクション回路1
0LS IORてノイズが除去され、ローパスフィルタ
IIL、IIRて帯域制限される。
そして、A/D変換器12L、12Rに供給されて10
ビツトのディジタルオーディオ信号D S aL。
DSaRに変換される。A/D変換器12L、12Rに
は、オーディオサンプリングクロックfs (48kH
z)が供給される。
A/D変換器12L、12Rより出力されろディジタル
オーディオf言号DSaL、  DSaRは、それぞれ
切換スイッチ13のL側、RIIに供給される。
この切換スイッチ13には周波数48kH2てデユーテ
ィ50%のクロックLRCKが供給され、1/96kH
zの周期毎にL側、R劉に交互に切り換えられる。
切換スイッチ13より出力されるディジタルオーディオ
信号DSaは、圧縮回路14に供給されて、1サンプル
】Oビットの信号から、 】サンプル8ビツトの信号に
変換される。
圧縮回路14て8ビツトの信号とされたディジタルオー
ディオ信号DSa’は混合分離手段86を構成する混合
手段(加算器)20に供給されて、後述するディジタル
ビデオ信号DSvと混合される。
そして、混合されたディジタル信号DS(第2図りに図
示)はディジタルアウト処理回路22に供給されて、D
ATの音声フォーマットに準拠した形態のディジタル信
号に変換される。
ディジタルアウト処理回#i22には、周知のようにピ
ットクロックB Ci(生成用のクロック発生手段など
が設けられている。
フォーマット化されたディジタル信号DSは、ディジタ
ルアウトの端子24を介して最終的にはDATの回転磁
気ヘット(図示せず)に供給されて記録される。
回転磁気ヘットより再生されたディジタル信号DSはデ
ィジタルインの端子32を介し・てディジタルイン処理
回路34に供給されて、ディジタルイン処理される。例
えば、PLL回路(図示せず)が駆動されて再生ピット
クロックBCKに同期したマスタクロックなどが生成さ
れる。
このマスタクロックに基づいてディジタルオーディオ信
号DSaとディジタルビデオ信号DSvとを分離するた
めの分H信号が生成され、次段の分離手段36からはデ
ィジタルオーディオ信号DSa′(第2図Bに図示)と
ディジタルビデオ信号DSv(同図Cに図示)とが分離
されて出力される。
分離手段36でもって、1/96kHzのmu毎に分離
された8ビツトのディジタルオーディオ信号DSa’は
、伸張回路38に供給される。この伸張回路38では、
上述した圧縮回路14とは逆の処理が行なわれ、1サン
プル8ビツトの信号は、1サンプル10ビツトの信号に
戻される伸張回路38で10ビツトの信号とされたディ
ジタルオーディオ信号DSaは、切換スイッチ39の可
動端子に供給される。この切換スイッチ39にはクロッ
クLRCKが供給され、1/96kH2の周期毎にL側
、R111に交互に切り換えられる。
つまり、切換スイッチ39のL側およびR@の固定端子
には、それぞれ1/48kHzの周期でもって、左右チ
ャネルのディジタルオーディオDSaL、DSaRが得
られる。
切換スイッチ39より出力されるディジタルオーディオ
DSaL、  DSaRは、D/入変換@40L、40
Rに供給されてアナログ信号に変換される。
このA/D変換器4OL、4ORには、オーディオサン
プリングクロックfsが供給される。
D/A変換器40L、4ORより出力されるオーディオ
信号S aL、  S aRは、ローパスフィルタ41
L、41Rて帯域制限され、ノイズリダクンヨン回路4
2L、42Rてノイズが除去されたのち、さらにアンプ
43L、43Rで増幅されてオーディオアウトの端子4
4L、44Rに出力される。
次に、ビデオ信号に対する信号処理系について説明する
ビデオインの端子50に供給された静止画用のビデオ信
号Sνはアンプ52て増幅されたのち、A/D変換器5
4に供給されて1サンプル8ビツトのディジタル信号に
変換される。このA/D変換器54には、4 f sc
 (f scはサブキャリア周波数であり、3.58M
Hz)のサンプリングクロックが使用される。
A/D変換器54より出力されるディジタルビデオ信号
DSvは、入力信号と再生信号とを切り換える切換スイ
ッチ56のa側の固定端子に供給される。この切換スイ
ッチ66の出力信号は、メモリ手段60を構成するメモ
リ62.64に書き込み信号とし・て供給される。
メモリ62.64は、それぞれ1フレ一ム分の記憶容量
を有するものとされる。これらメモリ62.64の書き
込みおよび読み出し・は、CPUを有してなるコントロ
ーラ100よりメモリコントロール回路70.72に制
御信号が供給されて制御される。
端子50に供給されるビデオ信号Svはアンプ52を介
してサブキャリア抽出回路110に供給され、この抽出
回路110で抽出されたサブキャリアfscはコントロ
ーラ100に供給されるる。また、A/D変換器54よ
り出力されるディジタルビデオ信号DSνは、垂直同期
分離回路112に供給され、この分離回路112で分離
された垂直同期信号は、コントローラ100に供給され
る。メモリコントロール回路70.72には、サブキャ
リアfsc、垂直同期信号、ビットクロックBCKに基
づいて制御信号が供給される。
この場合、記録時において、メモリ62.64への書き
込みは4 f scのクロックをもって行なわれると共
に、その読み出しは、一方のメモリに間しては2fsの
クロックをもって行なわれ、他方のメモリに間し・ては
4 f scのクロックをもって行なわれる。つまり、
一方のメモリは、ディジタルビデオ信号DSvを、上述
したディジタルオーディオ信号DSaに結合するため、
ディジタルビデオ信号DSvの時間軸圧縮手段として機
能する。
また、再生において、メモリ62.64への書き込みは
2fsの周波数のクロックをもって行なわれると共に、
その読み出しは4 f scのクロックをもって行なわ
れる。つまり、メモリ62.64は、ディジタルビデオ
信号DSvの時間軸伸張手段として機能する。
メモリ62より読み出される信号は、切換スイッチ66
.68のe側の固定端子に供給され、メモリ64より読
み出される信号は、切換スイッチ66.68のf側の固
定端子に供給される。これら切換スイッチ66.68の
切り換えはコントローラ100によって制御される。
切換スイッチ68より出力されるディジタルビデオ信号
DSvはシンクビットシフトエンコーダ76に供給され
、シンクビットのシフト処理が行なわれる。
本来、ビデオ信号は8ビツトにA/D変換処理されるも
のであるから、そのシンクビットは全ビットが「0」の
ディジタルデータである。しかし、上述したように画像
に影響を及ぼさないビットに識別コートIDをあてがっ
た間係上、エンコーダ76では、識別コードIDとシン
クビットとを識別できるように、シンクビットが1ビツ
トだけシフト処理される(第4図参照)。
エンコーダ76でシンクビットのシフト処理が行なわれ
たディジタルビデオ信号DSvは加算器78に供給され
、この加算W78において識別コードIDが付加される
(第3図参照)。80は、識別コードIDの発生器であ
る。
加算器78で識別コードIDの付加されたディジタルビ
デオ信号DSvは、信号処理回路82で並列・直列変換
処理がなされると共に、ディジタルビデオ信号DSvの
最上位ビットMSBに対するビット反転処理が行なわれ
る。この処理については、後述する。
信号処理回路82て所定の信号処理を終了し、たディジ
タルビデオ信号DSvは、混合手段20で第2図りに示
すようにディジタルオーディオ信号DSa’に混合され
てDATIIJに送出される。
また、ディジタル信号DSの再生時には、分離手段36
て分離されるデジタルビデオ信号DSvは信号処理回路
90て直列・並列変換処理がされろと共に、ディジタル
ビデオ信号DSvの最上位ビットMSBの反転処理が行
なわれる。
そして、シンクビットシフトデコーダ92て、シンクビ
ットのみ記録時と逆にシフト処理されて、元のシンクビ
ットに戻されたのち(第4図参照)、切換スイッチ56
のh側の固定端子に供給される。
切換スイッチ56の切り換えはコント〔f−ラ100に
よって制御され、記録時にはg側に接続され、再生時に
はb劉に接続される。
また・ 切換スイッチ66より出力されるディジタルビ
デオ信号DSvは切換スイッチ102のg側の固定端子
に供給され、そのh側の固定端子にはA/D変換器54
の出力信号が供給される。二の切換スイッチ102の切
り換えはコントローラ100によって制御される。すな
わち、記録時に動画(スルー画)を表示するときにはh
側に接続され、記録する静止画を表示するときにはg側
に接続される。再生時にはg側に接続されたままとされ
る。
切換スイッチ102より出力されるディジタルビデオ信
号DSvはD/A変換器104てアナログ信号に変換さ
れたのち、アンプ106を介してビデオアウトの端子1
0日に出力される。この端子10日には、モニタ手段(
図示せず0)が接続される。
また、信号処理回路90の出力信号は識別コード検出器
94に供給される。検出器94て検出された識別コード
IDは、コントローラ100に供給される。この識別コ
ードIDに基づいてメモリコントロール回路70.72
が制御される。
再生時に、識別コードIDのけ加されたディジタルビデ
オ信号DSvを再生してメモリ手段60に記憶する場合
、画像データのみが記憶される。その際、奇数および偶
数の双方のフィールドにおいて、画像データの最初のデ
ータから所定時間経過した時点が最終データとなるが、
この最終データをより正確に検出するため、時間による
管理の他に、ストップコートE−IDを検出し、その両
者が一致したとき最終画像データとして判断される。
そして、偶数フィールドの最終画像データの書き込みが
終了した段階で、メモリ62.64の書き込み、読み出
しモートが逆転されると共に、切換スイッチ66.6日
も逆側に切り換えられる。
ところで、ディジタルビデオ信号DSvの再生中にDA
Tの再生が停止したようなときには、端子32に供給さ
れる再生出力データは、第5図に示すように、全ビット
が「o」となる。
画像データに対する時間管理(カウントアツプ処理)は
、第1図に示す信号処理装置側で行なわレルカら、DA
Tの再生が停止しても、これに連動してカウントアツプ
処理が停止することはない。
そのため、メモリ手段60の一方のメモiハ 例えばメ
モリ64は相変わらず書き込み状態におがれ、全ヒツト
「0」のデータが本来の画像データとし・て書き込まれ
る。DATの停止モートから所定の時閉が経過すると、
偶数フィールドの最終画像データの再生時間が到来する
と共に、そのときの再生データは常に全ビットが「0」
になっているので、これをストップコートE−IDと誤
って判断する。これにより、信号処理装置では、最終画
像データが到来したものとみなして、切換スイッチ66
.68が切り換えられると共に、メモリ64は読み出し
モートに制御される。
そうすると、DATが停止モートになってからメモリ6
4に書き込まれた全ビット「0」のデータが読み出され
、これが黒の画像として表示されるので、非常に見苦し
い画像がモニタされることになる。
これを避けるため、上述したように画像データの最上位
ビットを反転記録し、再生時に再反転すれば、第5図に
示すように、途中停止時の再生出力データが全ヒツト「
0」てあっても、再反転処理をすると、その最上位ヒツ
トMSBは「1」になる。
これによって、信号処理装置側では、最終画面データの
到来と誤判断せず、メモリ手段60ては切り換え制御が
行なわれないので、常に前画面がモニタされることにな
り、上述した欠点は除去される。
また、コントローラ100には、シャッタースイッチ5
w5u、  記録スイッチ5WRE、再生スイッチ5W
PL、ポーズスイッチ5WPA、停止スイッチ5WST
および記録時のモード選択スイッチSWMOが接続され
る。
再生スイッチ5WPLがオンとされるときには再生時と
なる。これにより、DATは再生状態とされると共に、
切換スイッチ56はb側に接続される。
再生されたディジタルビデオ信号DSvは切換スイッチ
56を介してメモリ62.64の一方に2fsのクロッ
クをもって書き込まれる。メモリ62.64の一方に書
き込まれている間、他方のメモリからは4 f scの
クロックをもって1フレ一ム分のディジタルビデオ信号
DSνが繰り返し読み出され、切換スイッチ66、10
2を通し・てD/A変換器104に供給されてアナロク
信号に変換されたのち、モニタに供給されて静止画が表
示される。
一方のメモリに1フイ一ルド分の最終画像データが書き
込まれると、メモリ62.64の書き込み読み出しのモ
ートが逆にされ、切換スイッチ66も切り換えられる。
これにより、再生されたディジタルビデオ信号DSvは
今度は他方のメモリに2fsのクロックをもって書き込
まれ、一方のメモリからは4 f scのクロックをも
って1フレ一ム分のディジタルビデオ信号DSvが繰り
返し読み出され、これによる静止画がモニタに表示され
る。
以下、上述したようにメモリ62.64に対する書き込
み読み出しが繰り返し行なわれる。
次に、記録スイッチ5WREがオンとされるときには記
録時となる。これにより、DA、Tは記録状態とされる
と共に、切換スイッチ56はalllllに接続される
この記録時において、モート選択スイッチsWMOが、
それぞれS側、m1PlおよびafPVに接続されると
きには、ワンショットモート、マニュアルモートおよび
オートモートとなる。
ワンショットモートでは、シャッタースイッチ5WSH
をオンとすることにより、メモリに1フレ一ム分の画像
データを取り込み、この画像データを1回だけ記録し、
自動的に記録ポーズ状態となる。
マニュアルモートでは、シャッタースイッチ5WSHを
オンとすることにより、メモリに1フレ一ム分の画像デ
ータを取り込み、この画像データを1回以上記録する。
記録ポーズ状態または体止状態となるまで、同一の画像
データを何回でも記録する。
オートモートでは、自動的にシャッターをオンとし・て
、メモリに1フレ一ム分の画像データを取り込み、この
画像データを記録する。記録が終了すると・ 再び自動
的にシャッターをオンとして、メモリに1フレ一ム分の
画像データを取り込み、この画像データを記録する。記
録ポーズ状態または停止状態となるまで、繰り返される
次に、記録動作の詳細について、第6図のフローチャー
トを使用して説明する。
記録スイッチ5WREがオンとなると、ステップ101
て、自動的に記録ポーズがオンとされる。
このとき、切換スイッチ56はa側に接続され、A/D
変換器54からのディジタルビデオ信号DSvは、切換
スイッチ56を介してメモリ手段60のメモリ62.6
4に書き込み信号として供給される。またこのとき、切
換スイッチ102はh劉に接続され、A/D変換器54
からのディジタルビデオ信号DSvは切換スイッチ10
2を介してD/A変換器104に供給され、ビデオアウ
トの端子108に接続されるモニタ(図示せず)には、
ビデオインの端子50に供給されるビデオ信号SVによ
る動画(スルー画)が表示されている。
次に、ステップ102で、ワンショットモードか否か判
断される。
モード選択スイッチSWMOがS側に接続され、ワンシ
ョットモートであるときには、ステップ103て、シャ
ッタースイッチ5WS)Iかオンか否か判断される。上
述せずも、シャッタースイッチ5WS)Iは、自動的に
オフに復帰するものとする。
ステップ103て、シャッタースイッチ5WS)lがオ
ンであるときには、ステップ104で、Iフレーム分の
ビデオデータDSvが、4 f scのクロックをもフ
てメモリ62.64に書き込まれる。
次に、ステップ105で、メモリ62より4fSCのク
ロックをもって1フレ一ム分のビデオデータDSvが繰
り返し読み出される。このとき、切換スイッチ102が
h側からglNに切り換えられるので、メモリ62より
読み出された1フレ一ム分のビデオデータDSvは、切
換スイッチ66.102を介してD/A変換器104に
供給され、端子10日に接続されるモニタには、静止画
が表示される。
次に、ステップ106で、ポーズスイッチswPAがオ
フであるか否か判断される。オフでないときには、ステ
ップ103に戻り、オフであるときには、ステップ10
7て、メモリ64より2fsのクロックをもって1フレ
一ム分のビデオデータDSvが読み出され、これが切換
スイッチ68を経て、上述したようにディジタルオーデ
ィオ信号DSa’と混合されてDATでもって記録され
る。
次に、ステップ10日で、記録が完了したか否か判断さ
れる。lフレーム分のビデオデータDSVの記録が完了
したときには、ステップ109で、自動的に記録ポーズ
がオンとされる。
そして、ステップ110て、切換スイッチ102が、h
側に接続され、ビデオアウトの端子108に接続される
モニタには、ビデオインの端子50に供給されるビデオ
信号Svによる動画(スルー画)が表示され、ステップ
103に戻る。
また、ステップ103て、シャッタースイッチ5WSH
がオフであるときには、ステップ111で、モニタにス
ルー画が表示されているか否か判断される。スルー画で
なく静止画が表示されているときには、ステップ105
に進む。スルー画が表示されているときには、ステップ
112て、ポーズスイッチ5WPAがオフであるか否か
判断される。
オフでないときには、ステップ103に戻る。オフであ
るときには、ステップ113て、ステップ105と同様
にして、モニタに静止画の表示が行なわれて、ステップ
107に進む。
また、ステップ102て、ワンショットモートでないと
きには、ステップ115て、マニュアルモードが否かが
判断される。
モード選択スイッチSWMOがm側に接続され、マニュ
アルモードであるときには、ステップ116て、シャッ
タースイッチ5WSHがオンであるが否か判断される。
シャッタースイッチ5WSHがオンであるときには、ス
テップ117て、メモリ手段60のメモリ62.64に
1フレ一ム分のビデオデータDSvが書き込まれる。
次に、ステップ118で、ステップ105と同様にして
、モニタに静止画が表示される。そして、ステップ11
9て、ポーズスイッチ5WPAがオフであるか否か判断
される。オフでないときには、ステップ116に戻る。
オフであるときには、ステップ107と同様にし5て、
メモリ64より1フし−ム分のビデオデータDSvが読
み出され、ディジタルオーディオ信号DSa’と混合さ
れてDATでもって記録される。
次に、ステップ121で、記録が完了したか否か判断さ
れる。記録が完了しときには、ステップ122て、ポー
ズスイッチ5WPAがオンであるか否か判断される。オ
ンでないときには、ステップ118に戻る。オンである
ときには、ステップ123て、ステップ110と同様に
して、モニタにスルー画が表示されて、ステップ116
に戻る。
ステップ116で、シャッタースイッチ5WSHがオン
でないときには、ステップ124で、モニタにスルー画
が表示されているか否か判断される。
スルー画でなく静止画が表示されているときには、ステ
ップ118に進む。スルー画が表示されているときには
、ステップ】25て、ポーズスイッチ5WPAがオフで
あるか否か判断される。オフでないときには、ステップ
116に戻る。オフであるときには、ステップ126で
、ステップ105と同様にして、モニタに静止画の表示
が行なわれて、ステップ120に進む。
また、ステップ115て、ワンショットモードでないと
きには、ステップ128で、オートモードか否かが判断
される。
モード選択スイッチSWMOがa側に接続され、オート
モードであるときには、ステップ129て、ポーズスイ
ッチ5WPAがオフであるか否かが判断される。オフで
あるときには、ステップ130て、コントローラ100
の内部のシャッターがオンとされたのち、ステ・ンブ1
31で、メモリ手段ゝ60のメモリ62.64に1フレ
一ム分のビデオデータDSvが書き込まれる。
次に、ステップ132で、ステップ105と同様にして
、モニタに静止画が表示される。そして、ステップ13
3で、ステップ107と同様にして、メモリ64より1
フレ一ム分のビデオデータDSVが読み出され、ディジ
タルオーディオ信号DSa′と混合されてDATでもっ
て記録される。
次に、ステップ134で、記録が完了したか否かr1断
される。記録が完了し、ときには、ステップ129に戻
る。
また、ステップ128で、オートモートでないときには
、ステップ102に戻る。
なお、記録スイッチ5WREがオンとされ、いづれかの
モートにある状態で、停止スイッチ5WSTがオンとさ
れるときには、割り込み処理によって停止状態となる。
このとき、切換スイッチ102は、h側に接続され、モ
ニタにスルー画が表示される状態となる。
ところで、再生時に、メモリ手段60のメモリ62.6
4に1フレ一ム分のビデオデータDSvを書き込むため
には、約5秒の時間を要する。
そのため、DATでもってテープ上に、第7図Aに示す
ようにビデオデータDSvとオーディオデータDSa’
とを関連付けて記録しである場合、メモリ62.64に
1フレ一ム分のビデオデータDS(が書き込まれた後に
、この1フレ一ム分のビデオデータDSvli:繰り返
して読み出し、モニタに静止画を表示するものとすれば
、再生音声と再生画像との関係は、同図Bに示すように
なる。つまり、音声が出力されてから、約5秒後に画像
が表示されることとなり、音声と画像との再生タイミン
グが大きくずれる。
このようなタイミングずれを改善するために、メモリ6
2.64に1フイ一ルド分のビデオデータDSvの書き
込みが終了したならば、それから他の1フイ一ルド分の
ビデオデータDSvが書き込まれるまでの間は、最初に
書き込まれた1フイ一ルド分のビデオデータDSvを繰
り返し読み出し、モニタにフィールド信号による静止画
を表示することが考えられる。上述せずも、第1図例の
信号処理装置においても、再生の開始時には、フィール
ド信号による静止画が表示される。
第7図Aに示すようにビデオデータDSvとオーディオ
データDSa’とを関連付けて記録しである場合、再生
音声と再生画像との関係は、同図Cに示すようになる。
つまり、音声が出力されてから、約2.5秒後に画像が
表示され、いまだ音声と画像との再生タイミングのずれ
がある。
そこで、本例においては、第8図Aに示すように、ある
1フレ一ム分のビデオデータDSvに対して、1フイ一
ルド分が記録された時点から対応するオーディオデータ
DSa’が記録される。つまり、コントローラ100か
らは、奇数フィールドの画像データDSvの記録が終了
した時点て、同図Bに示すようなシンクロ信号が出力さ
れ、このシンクロ信号に基づいてオーディオインの端子
8L、8Rに供給されるオーディオ信号S aLXS 
aRの供給タイミングが制御される。
なお、シンクロ信号のタイミングでもって、発光素子、
例えばLEDを発光させることにより、ユーザーに音声
入力のタイミングを知らせるようにしてもよい。
本例においては、このようにビデオデータDSVとオー
ディオデータDSa’との記録タイミングを約1フイー
ルド朋間だけずらしたので、再生画像と再生音声との間
係は、同図Cに示すようになり、画像と音声との再生タ
イミングが一致するようになる。
ところで、DATにおいて、サーチ用のプログラム番号
は、トラックフォーマット(第9図に図示)のサブコー
トエリアに記録されている。
サーチ時(FFサーチ、REWサーチ)のヘットの走査
軌跡は、第10図A、  Bに、実線矢印で示すように
、数トラツクに渡る。そのため、例えば200倍サーチ
時に、ヘットがサブコートエリアを通過する確率は、9
秒間(現行DATの同一プログラム番号の記録時間)で
3回にうぎない。
200倍サーチでもってサブコードをエラーなしで読み
取ることを考慮に入れると、9秒間の記録時間を短くす
ることは困難である。
一方、上述したように1フレ一ム分のビデオデータDS
vは、DATでもって約5秒かυ)って記録される。そ
のため、各1フレ一ム分のビデオデータDSvが記録さ
れる約5秒間に対応してプログラム番号を付すと、20
0倍サーチは不可能となる。
また、約5秒毎にプログラム番号を付すと、DAT用の
2時間テープに1400以上のプログラム番号が必要と
なる。
そこで、各1フし一部分のビデオデータDSvが記録さ
れる約5秒間に対応してプログラム番号を付すると共に
、プログラム番号1〜プログラム番号3の領域の他に、
インデックス番号の領域の半分を使用し・て、4桁のプ
ログラム番号を付する(第11図のパックフォーマット
参照)。
約5秒毎に4桁のプログラム番号を付した場合、4桁の
ブグラム番号の上位3桁は約5C1閏同−である。DA
Tにおけるサーチは、このことを利用して行なわれる。
第12図は、DATのサーチに関与する部分の構成を示
したものである。
同図において、ヘッドからの再生信号はサブコード処理
回路201に供給され、このサブコート処理回路201
からのプログラム番号のデータDPRはCPU202に
供給される。
また、204はキャプスタンモータであり、このモータ
204に取り付けられた周波数発電機FGからの周波数
信号SFGは、キャプスタン制御回路203に供給され
る。この制御回路203によって、モータ204の回転
速度および回転方向が制御される。制御回路203の動
作は、プログラム番号のデータDPRに基づき、CPU
202によって制御される。
ある4桁のプログラム番号のサーチを行なう場合には、
4桁のプログラム番号の上位3桁が約50秒間同一であ
ることを利用し、200倍サーチによって上位3桁のサ
ーチが行なわれる。つまり、サブコート処理回路201
よりCPU202に供給されるデータDPRで示される
ブロクラム番号の上位3桁が目標値と一致するまでは、
200倍サーチが行なわれる。
次に、上位3桁が目標値と一致したときには、CPU2
02によって制御回路203が制御され、16倍サーチ
が行なわれる。つまり、データDPRで示されるプログ
ラム番号の全桁が目標値と一致するまでは、 16倍サ
ーチが行なわれる。
第13図は、プログラム番号1254をサーチする場合
の動作を示したものであり、200倍サーチ(高速サー
チ)で1250〜1259の部分がサーチされ、その後
16倍サーチ(低速サーチ)てもって1254の部分が
サーチされる。
なお、200倍および16倍のサーチは一例であり、そ
れぞれブグラム番号の上位3桁および全桁を読み取り可
能な速度であれば、これに限定されるものではない。
ところで、第1図例の信号処理装置を使用することによ
り、ディジタルオーディオ信号DSaとディジタルビデ
オ信号DSνとが混合されてDATでもって記録された
テープを、2台のDATを使用して、ディジタルダビン
グをするとき、下位8ビツトのディジタルビデオ信号D
Sνはそのまま記録すると共に、上位8ビツトのディジ
タルオーディオ信号DSa’は他の内容のものに入れ換
えて記録することが考えられる。
第14図は、2台のDATを使用して、ディジタルダビ
ングをするための構成である。
同図において、301はマスター側のDATてあり、3
02はスレーブ側のDATである。DAT301より出
力されろディジタル信号DSm(第16図Aに図示、第
2図り参照)は、切換スイッチ303のa側を介してD
AT302に記録信号として供給されると共に、切換ス
イッチ303のb側およびアフレコ装置304を介して
DAT302に記録信号として供給される。
また、DAT301より出力されるピットクロックBC
K (第16図Cに図示)および左右チャネルの切り換
えのためのクロックLRCK (同図Bに図示)は、同
期基準信号としてD A T 302およびアフレコ装
置304に供給される。
また、アフレコ装置304には左右チャネルのオーディ
オ信号S al、  S sRが供給される。
第15図は、アフレコ装置304の具体構成を示す図で
ある。
同図において、DAT301より切換スイッチ303を
介して供給されるディジタル信号DSmは、切換スイッ
チ341の&剣の固定端子に供給される。
DAT301からのクロックBCK、LRCKはタイミ
ング発生回路343に供給される。
また、左右チャネルのオーディオ信号S am、SaR
は信号処理回路342に供給される。この信号処理回路
342には、クロックLRCKが供給されると共に、タ
イミング発生回路343より周波数fsのクロックが供
給される。
この信号処理回路342は、第1図におけるアンプ9L
、9R〜圧縮回路14まてと同様の構成とされ、8ビツ
トに圧縮されたディジタルオーディオ信号DSa’(第
16図りに図示、第2図B参照)が出力される。このデ
ィジタルオーディオ信号DSa′は、切換スイッチ34
1のb側の固定端子に供給される。
また、タイミング発生回路343ては、クロックBCK
、LRCKに基づいて、ディジタル信号DSmのビデオ
信号DSvに対応して低レベル“0゛となると共に、オ
ーディオ信号DSaに対応して高レベル“1°ゝとなり
、8ビツトクロツク毎に状態が変化するワードクロック
WCK(第16図εに図示)が生成される。
ワードクロックW CKは切換スイッチ341に切換制
御信号とし・で供給される。切換スイッチ341は、ク
ロックWCKが低レベル“0′°であるときにはa側に
接続され、一方高しヘルi+ 1 ++であるときには
b側に接続される。
これにより、切換スイ・ンチ341からは、ディジタル
信号DSmのオーディオ信号DSa’の部分が入れ換え
られたディジタル信号DSs (第16図Fに図示)が
出力され、このディジタル信号DSsがアフしコ装置3
04の出力信号となる。
第14図に戻って、ダビング時に、切換スイッチ303
をa側に接続するときには、DAT301より出力され
るディジタル信号DSmがDAT302にそのまま供給
されて記録される。
また、ダビング時に、切換スイッチ303をb側に接続
するときには、アフレコ装置304より出力されるディ
ジタル信号DSsがDAT 302に供給されて記録さ
れる。つまり、音声のアフレコ処理が行なわれることに
なる。
なお、上述実施例においては、テープ速度を200倍、
16倍に2段階に制御してサーチを行なうものであるが
、プログラム番号の桁数に応し、で、さらに多くの段階
を経てサーチを行なわせるようにしてもよい。
また、上述実施例においては、総ビット数16に対して
、オーディオ信号DSa’が上位8ビットビデオ信号D
Sνが下位8ビツトに配されて記録再生されるものであ
るが、ビット数および配lt位置はこれに限定されない
ことは勿論である。
また、上述実施例においては、音声信号が圧縮処理され
て記録されるものであるが、圧縮処理されないで記録さ
れるものにも、この発明を同図に適用することができる
また、上述実施例においては、磁気的に記録再生するも
のを示したが、光学的に記録再生できるものであっても
よい。
[発明の効果] 以上説明したように、この発明によれば、最初からプロ
グラム番号を全桁読み取らせてサーチを行なうものでは
なく、段階的にテープ速度を低下させて上位桁から読み
取らせてサーチを行なうのて、それ程サーチ速度を長く
することなく、正確にサーチを行なうことができる。
【図面の簡単な説明】
第1図は信号処理装置の構成図、第2図はディジタル信
号のフォーマットの一例を示す図、第3図は記録データ
の構成を示す図、第4図はシンクビットのシフト処理の
説明図、第5図は最上位ビット反転の説明図、第6図は
記録動作を示すフローチャート、第7図および第8図は
画像と音声の再生タイミングの説明図、第9図〜第13
図はサーチの説明のための図、第14図〜第16図は音
声アフレコの説明のための図である。 14争 36 ・ 38争 62.64  ◆ 80 ・ ・圧縮回路 ・混合手段 ・分離手段 ・伸張回路 ・メモリ手段 ・識別コード発生器 94・・・識別コート検出器 201・・・サブコート処理回路 202・・・CPU 203・・・キャプスタン制御回路 204・・・キャプスタンモータ 301.302 ・・・DAT 304・・・アフレコ装置 DATのトラックフォーマット 第9図 サーチ吟のヘット定量 第10図 ノ寸ツクフ7−マ・/ト 第11図 DA”rr)”7−チ1=lVITる部分アフレコ装置
の構−成図 第15図

Claims (1)

    【特許請求の範囲】
  1. (1)Nビット(Nは整数)のディジタルオーディオ信
    号とMビット(Mは整数)のディジタルビデオ信号とが
    合成されてN+Mビットのディジタル信号としてテープ
    に記録され、 上記ディジタルビデオ信号の1画面分毎に複数桁のプロ
    グラム番号が上記テープに記録され、目標プログラム番
    号が与えられ、上記テープよりその位置をサーチする際
    、 上記テープ速度を上記プログラム番号の上位所定桁まで
    読み取れる速度に段階的に低下させてサーチを行なうこ
    とを特徴とするサーチ方法。
JP2156723A 1990-06-15 1990-06-15 サーチ方法 Expired - Fee Related JP2965324B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2156723A JP2965324B2 (ja) 1990-06-15 1990-06-15 サーチ方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2156723A JP2965324B2 (ja) 1990-06-15 1990-06-15 サーチ方法

Publications (2)

Publication Number Publication Date
JPH0447582A true JPH0447582A (ja) 1992-02-17
JP2965324B2 JP2965324B2 (ja) 1999-10-18

Family

ID=15633926

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2156723A Expired - Fee Related JP2965324B2 (ja) 1990-06-15 1990-06-15 サーチ方法

Country Status (1)

Country Link
JP (1) JP2965324B2 (ja)

Also Published As

Publication number Publication date
JP2965324B2 (ja) 1999-10-18

Similar Documents

Publication Publication Date Title
US5270828A (en) Recording and reproducing method and apparatus utilizing a signal format for simplifying special operations and assisting efficient signal processing
JPH0447582A (ja) サーチ方法
JP3056508B2 (ja) ディジタル信号の記録再生方式
JP3056507B2 (ja) ディジタル信号の記録再生方式
JP2839654B2 (ja) ダビング装置
JP2685901B2 (ja) ディジタル信号の信号処理装置
JP3004319B2 (ja) ディジタル信号の記録再生方式
JP2711172B2 (ja) ディジタル信号の記録再生方式
JP2726327B2 (ja) ディジタル信号の記録再生方式および再生装置
JPH0447874A (ja) 静止画記録装置
JPH03168977A (ja) ディジタル信号記録装置
JP2711171B2 (ja) ディジタル信号の記録再生方式
JP2988968B2 (ja) ディジタル信号の再生装置
JP2711173B2 (ja) ディジタル信号の記録再生方式
JPH0447877A (ja) ディジタル信号の記録再生方式
JPH0447882A (ja) ディジタル信号の再生装置
JPH0447880A (ja) ディジタル信号の記録再生方式
JP2735290B2 (ja) ディジタル信号の信号処理装置
JPH0447884A (ja) ディジタル信号の記録再生方式
JPH02149975A (ja) 画像信号および音声信号のディジタルオーディオテープ記録方式
JPH0447873A (ja) ダビング装置
JPH0447881A (ja) ディジタル信号の再生装置
JPH0314379A (ja) ディジタル信号の信号処理装置
JPH0314377A (ja) ディジタル信号の信号処理装置
JPH0314378A (ja) ディジタル信号の信号処理装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees