JPH0447874A - 静止画記録装置 - Google Patents

静止画記録装置

Info

Publication number
JPH0447874A
JPH0447874A JP2156724A JP15672490A JPH0447874A JP H0447874 A JPH0447874 A JP H0447874A JP 2156724 A JP2156724 A JP 2156724A JP 15672490 A JP15672490 A JP 15672490A JP H0447874 A JPH0447874 A JP H0447874A
Authority
JP
Japan
Prior art keywords
signal
recording
switch
memory
dsv
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2156724A
Other languages
English (en)
Inventor
Morio Asami
浅見 守男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Group Corp
Original Assignee
Aiwa Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aiwa Co Ltd filed Critical Aiwa Co Ltd
Priority to JP2156724A priority Critical patent/JPH0447874A/ja
Publication of JPH0447874A publication Critical patent/JPH0447874A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野コ この発明は、シャッターオン時に入力ビデオ信号より1
画面分の画像データをメモリに取り込み、この画像デー
タをメモリより順次読み出して記録する静止画記録装置
に間する。
[従来の技術] 現行のディジタルオーディオテープレコーダ(以下「D
AT」という)は、オーディオ信号のみを記録再生する
ようになっている。
しかし、オーディオ信号だけでなく、他の信号、例えば
静止画用のビデオ信号を同時に記録再生できれば非常に
便利であることから、本出願人は、先にディジタルオー
ディオ信号とディジタルビデオ信号を合成して、同時に
記録再生することを提案した。
[発明が解決しようとする課題] ところで、ディジタルビデオ信号に関し・では、例えば
シャッターオン時に入力ビデオ信号より1画面分の画像
データがメモリに取り込まれる。そして、この画像デー
タがメモリより順次読み出され、ディジタルオーディオ
信号と合成されて記録される。
この場合、記録時には、メモリに取り込まれて記録され
る画像データによる画像をモニタできることが、いかな
る画像のデータが記録されるか知るうえで望ましく、ま
た記録ポーズ状態および停止状態とするときには、次に
記録する画像を選択する上で、入力ビデオ信号による画
像をモニタできることが望ましい。
そこで、この発明では、上述したモニタ状態を自動的に
得ることができる静止画記録装置を提供するものである
[課題を解決するための手段] この発明は、シャッターオン時に入力ビデオ信号より1
画面分の画像データをメモリに取り込み、この画像デー
タをメモリより順次読み出して記録する静止画記録装置
において、シャッターオン後の記録時には、メモリより
読み出される画像データを選択して出力し、記録ポーズ
状態または停止状態では入力ビデオ信号を選択して出力
するスイッチ回路を設けてなるものである。
[作 用] 上述構成において、スイッチ回路の出力側にモニタを接
続することにより、シャッターオン後の記録時には、メ
モリより読み出される画像データによる画像をモニタで
き、記録ポーズ状態または停止状態では入力ビデオ信号
による画像をモニタできる。
[実  施  例コ 以下、図面を参照しながら、この発明の一実施例につい
て説明する。
本例において、アナログオーディオ信号は1サンプル1
0ビツトのディジタルオーディオ信号DSa[A9〜A
O]に変換され(第2図Aに図示)、さらに1サンプル
8ビツトのディジタルオーディオ信号DSa’  [A
?’〜AO′]に圧縮処理される(同図Bに図示)。
また、アナログビデオ信号は1サンプル8ビツトのディ
ジタルオーディオ信号DSv[V7〜VO]に変換され
る(同図Cに図示)。
第2図りは、本例において記録再生されるディジタル信
号DSのフォーマットを示している。
16ビツトのデータD15〜DOのうち、上位8ビツト
にディジタルオーディオ信号DSa’  [A?’〜A
O’ ]が配され、下位8ビツトにディジタルビデオ信
号DSv[V7〜VO]が配される。
このようなビット構成のディジタル信号DSがDATに
設けられた回転磁気ヘッド(図示せず)に供給されて磁
気テープに記録され、またこれより再生される。
後述するようにDATでは、クロックfsでサンプリン
グされた左(L)チャネルおよび右(R)チャネルのデ
ィジタルオーディオ信号DSaの双方が順次記録される
。そのため、ディジタルビデオ信号DSvの各サンプル
データは、クロック2fsに同期してディジタルオーデ
ィオ信号DSaと混合されて記録されることになる。
オーディオサンプリングクロックfsとして48kHz
を使用すると、ビデオサンプリングクロックが4 f 
sc (N T S C方式で、fscは3.58MH
zとする)の場合、ビデオサンプリングクロック4 f
 scと、上述したクロック2fsとの間には、周波数
的には149倍程度の開きがある。つまり、1 / 4
 f scの周期でサンプリングされたディジタルビデ
オ信号DSvの各サンプルデータは、1/2fs(1/
4fscの149倍程度)の周期でもって順次記録され
る。
そのため、1フレ一ム期間は1/30秒であるので、1
フレーム(奇数フィールドおよび偶数フィールド)のビ
デオ信号を記録するには、約4゜96秒かかることにな
る。しかも、後述するようにビデオ信号には識別コード
IDが付加されるので、最終的に1フレームのビデオ信
号は、約5秒かかつて記録される。
第3図は、データ構成を示す図である。つまり、1画面
を構成する奇数(ODD)および偶数(EVEN)の各
フィールドのビデオ信号の直前には、データの始まりを
示すスタートコードS・ID、奇数フィールドか偶数フ
ィールドかを区別するためのモートコードMD−ID、
  識別コードとデータとを区別するためのラストスタ
ートコードLS・IDが付加される。また、各フィール
ドのビデオ信号の直後には、データの終わりを示すスト
ップコードE−IDが付加される。
例えば、スタートコード5−IDは、最下位ビットのみ
が「1」の8とットデータで構成され、ストップコード
E−IDは、全ビットが「0」の8とットデータで構成
される。
第1図は、第2図りに示すようなフォーマットのディジ
タル信号DSを形成し、第3図に示すようなデータ構成
でもフてDATに記録再生するための信号処理装置の一
例である。
まず、オーディオ信号の信号処理系について説明する。
オーディオインの端子8L、8Rに供給された左右チャ
ネルのオーディオ信号SaL、  SaRはアンプ9L
、9Rで増幅されたち、ノイズリダクション回路10L
、IORでノイズが除去され、ローパスフィルタIIL
、IIRで帯域制限される。
そして、A/D変換器12L、12Hに供給されて10
ビツトのディジタルオーディオ信号DSaL、DSaR
に変換される。A/D変換器12L、12Rには、オー
ディオサンプリングクロックfs(48kH2)が供給
される。
A/D変換器12L、12Rより出力されるディジタル
オーディオ信号DSaL、DSaRは、それぞれ切換ス
イッチ13のL側、R側に供給される。
この切換スイッチ13には周波数48kHzでデユーテ
ィ50%のクロックLRCKが供給され、1 / 96
 k Hzの周期毎にLl、R11に交互に切り換えら
れる。
切換スイッチ13より出力されるディジタルオーディオ
信号DSaは、圧縮回路14に供給されて、1サンプル
10ビツトの信号から、1サンプル8ビツトの信号に変
換される。
圧縮回路14で8ビツトの信号とされたディジタルオー
ディオ信号DSa’は混合分敵手段86を構成する混合
手段(加算器)20に供給されて、後述するディジタル
ビデオ信号DSvと混合される。
そして、混合されたディジタル信号DS(第2図りに図
示)はディジタルアウト処理回路22に供給されて、D
ATの音声フォーマットに準拠した形態のディジタル信
号に変換される。
ディジタルアウト処理回路22には、周知のようにピッ
トクロックBCK生成用のクロック発生手段などが設け
られている。
フォーマット化されたディジタル信号DSは、ディジタ
ルアウトの端子24を介して最終的にはDATの回転磁
気ヘッド(図示せず)に供給されて記録される。
回転磁気ヘッドより再生されたディジタル信号DSはデ
ィジタルインの端子32を介してディジタルイン処理回
路34に供給されて、ディジタルイン処理される。例え
ば、PLL回路(図示せず)が駆動されて再生ピットク
ロックBCKに同期したマスタクロックなどが生成され
る。
このマスタクロックに基づいてディジタルオーディオ信
号DSaとディジタルビデオ信号DSvとを分離するた
めの分離信号が生成され、次段の分離手段36からはデ
ィジタルオーディオ信号DSa′(第2図Bに図示)と
ディジタルビデオ信号DSv(同図Cに図示)とが分離
されて出力される。
分離手段36てもって、1/96kHzの周期毎に分離
された8ビツトのディジタルオーディオ信号DSa’は
、伸張回路38に供給される。この伸張回路38では、
上述した圧縮回路14とは逆の処理が行なわれ、1サン
プル8ビツトの信号は、1サンプル10ビツトの信号に
戻される伸張回路38で10ビツトの信号とされたディ
ジタルオーディオ信号DSaは、切換スイッチ39の可
動端子に供給されるや この切換スイッチ39にはクロ
ックLRCKが供給され、1/96kH2の周期毎にL
側、R側に交互に切り換えられる。
つまり、切換スイッチ39のL側およびR側の固定端子
には、それぞれ]/48kHzの周期でもって、左右チ
ャネルのディジタルオーディオDSaL、DSaRが得
られる。
切換スイッチ39より出力されるディジタルオーディオ
DSaL、  DSaRは、D/A変換器40L140
Hに供給されてアナログ信号に変換される。
このA/D変換器4OL、4ORには、オーディオサン
プリングクコツクfsが供給される。
D/A変換器40L、4ORより出力されるオーディオ
信号S aL、  S aRは、ローパスフィルタ4I
L、41Rて帯域制限され、ノイズリダクション回路4
2L、42Rでノイズが除去されたのち、さらにアンプ
43L、43Rで増幅されてオーディオアウトの端子4
4L、44Hに出力される。
次に、ビデオ信号に対する信号処理系について説明する
ビデオインの端子50に供給された静止画用のビデオ信
号Svはアンプ52で増幅されたのち、A/D変換器5
4に供給されて1サンプル8ビツトのディジタル信号に
変換される。このA/D変換器54には、4 f sc
 (f scはサブキャリア周波数であり、3.58M
H2)のサンプリングクロックが使用される。
A/D変換器54より出力されるディジタルビデオ信号
DSvは、入力信号と再生信号とを切り換える切換スイ
ッチ56のe側の固定端子に供給される。この切換スイ
ッチ56の出力信号は、メモリ手段60を構成するメモ
リ62.64に書き込み信号として供給される。
メモリ62.64は、それぞれ1フレ一ム分の記憶容量
を有するものとされる。これらメモリ62.64の書き
込みおよび読み出しは、CPUを有してなるコントロー
ラ100よりメモリコントロール回路70.72に制御
信号が供給されて制御される。
端子50に供給されるビデオ信号Svはアンプ52を介
してサブキャリア抽出回路110に供給され、この抽出
回路110て抽出されたサブキャリアfscはコントロ
ーラ100に供給されるる。また、A/D変換器54よ
り出力されるディジタルビデオ信号DSvは、垂直同門
分離回路112に供給され、この分離回路112で分離
された垂直同期信号は、コントローラ100に供給され
る。メモリコントロール回路70.72には、サブキャ
リアf sc、垂直同期信号、ビットクロックBCKに
基づいて制御信号が供給される。
この場合、記録時において、メモリ62.64への書き
込みは4 f scのクロックをもって行なわれると共
に、その読み出しは、一方のメモリに関しては2fsの
クロックをもって行なわれ、他方のメモリに間しては4
 f scのクロックをもって行なわれる。つまり、一
方のメモリは、ディジタルビデオ信号DSvを、上述し
たディジタルオーディオ信号DSaに結合するため、デ
ィジタルビデオ信号DSνの時閉軸圧縮手段として機能
する。
また、再生において、メモリ62.64への書き込みは
2fsの周波数のクロックをもって行なわれると共に、
その読み出しは4fscのクロックをもって行なわれる
。つまり、メモリ62.64は、ディジタルビデオ信号
DSvの時間軸伸張手段として機能する。
メモリ62より読み出される信号は、切換スイッチ66
.68のe側の固定端子に供給され、メモリ64より読
み出される信号は、切換スイッチ66.68のf側の固
定端子に供給される。これら切換スイッチ66.68の
切り換えはコントローラ100によって制御される。
切換スイッチ68より出力されるディジタルビデオ信号
DSvはシンクビットシフトエンコーダ76に供給され
、シンクビットのシフト処理が行なわれる。
本来、ビデオ信号は8ビツトにA/D変換処理されるも
のであるから、そのシンクビットは全ビットが「0」の
ディジタルデータである。しかし、上述したように画像
に影響を及ぼさないビットに識別コードIDをあてがっ
た関係上、エンコーダ76では、識別コードIDとシン
クビ・ントとを識別できるように、シンクビットが1ビ
ツトだけシフト処理される(第4図参照)。
エンコーダ76てシンクビットのシフト処理が行なわれ
たディジタルビデオ信号DS’vは加算器78に供給さ
れ、この加算器78において識別コー1” I Dが付
加される(第3図参照)。80は、識別コーF’ I 
Dの発生器である。
加算器78て識別コーF’ I Dの付加されたディジ
タルビデオ信号DSvは、信号処理回路82で並列・直
列変換処理がなされると共に、ディジタルビデオ信号D
Svの最上位ピッ)MSBに対するビット反転処理が行
なわれる。この処理については、後述する。
信号処理回路82で所定の信号処理を終了したディジタ
ルビデオ信号DSvは、混合手段20で第2図りに示す
ようにディジタルオーディオ信号DSa’に混合されて
DAT側に送出される。
また、ディジタル信号DSの再生時には、分離手段36
で分離されるデジタルビデオ信号DSvは信号処理回路
90で直列・並列変換処理がされると共に、ディジタル
ビデオ信号DSvの最上位ピッ)MSBの反転処理が行
なわれる。
そして、シンクビットシフトデコーダ92で、シンクビ
ットのみ記録時と逆にシフト処理されて、元のシンクビ
ットに戻されたのち(第4図参照)、切換スイッチ56
のbIlの固定端子に供給される。
切換スイッチ56の切り換えはコントローラ100によ
って制御され、記録時にはallに接続され、再生時に
はb側に接続される。
また、切換スイッチ66より出力されるディジタルビデ
オ信号DSvは切換スイッチ102のg側の固定端子に
供給され、そのh側の固定端子にはA/D変換器54の
出力信号が供給される。この切換スイッチ102の切り
換えはコントローラ100によって制御される。すなわ
ち、記録時に動画(スルー画)を表示するときにはha
に接続され、記録する静止画を表示するときにはg側に
接続される。再生時にはgllに接続されたままとされ
る。
切換スイッチ102より出力されるディジタルビデオ信
号DSvはD/A変換器104てアナログ信号に変換さ
れたのち、アンプ106を介してビデオアウトの端子1
08に出力される。この端子10日には、モニタ手段(
図示せず0)が接続される。
また、信号処理回路90の出力信号は識別コード検出器
94に供給される。検出器94で検出された識別コート
IDは、コントローラIGOに供給される。この識別コ
ードIDに基づいてメモリコントロール回路70.72
が制御される。
再生時に、識別コードIDの付加されたディジタルビデ
オ信号DSvを再生してメモリ手段60に記憶する場合
、画像データのみが記憶される。その際、奇数および偶
数の双方のフィールドにおいて、画像データの最初のデ
ータから所定時間経過した時点が最終データとなるが、
この最終データをより正確に検出するため、時間による
管理の他に、ストップコードE−IDを検出し、その両
者が一致したとき最終画像データとして判断される。
そして、偶数フィールドの最終画像データの書き込みが
終了した段階で、メモリ62.64の書き込み、読み出
しモードが逆転されると共に、切換スイッチ66.68
も逆側に切り換えられる。
ところで、ディジタルビデオ信号DSvの再生中にDA
Tの再生が停止したようなときには、端子32に供給さ
れる再生出力データは、第5図に示すように、全ビット
が「0」となる。
画像データに対する時開管理(カウントアツプ処理)は
、第1図に示す信号処理装置側で行なわれるから、DA
Tの再生が停止しても、これに連動してカウントアツプ
処理が停止することはない。
そのため、メモリ手段60の一方のメモlへ 例えばメ
モリ64は相変わらず書き込み状態におかれ、全ビット
「0」のデータが本来の画像データとして書き込まれる
。DATの停止モードから所定の時間が経過すると、偶
数フィールドの最終画像データの再生時間が到来すると
共に、そのときの再生データは常に全ビットが「o」に
なっているので、これをストップコードE−IDと誤っ
て判断する。これにより、信号処理装置では、最終画像
データが到来したものとみなして、切換スイッチ66.
68が切り換えられると共に、メモリ64は読み出しモ
ードに制御される。
そうすると、D A Tが停止モートになってがらメモ
リ64に書き込まれた全ビット「o」のデータが読み出
され、これが黒の画像として表示されるので、非常に見
苦しい画像がモニタされることになる。
これを避けるため、上述したように画像データの最上位
ヒツトを反転記録し、再生時に再反転すれば、第5図に
示すように、途中停止時の再生出力データが全ビット「
0」であっても、再反転処理をすると、その最上位ビッ
トMSBは「1」になる。
これによフて、信号処理装置側では、最終画面データの
到来と躾判断せず、メモリ手段60では切り換え制御が
行なわれないので、常に前画面がモニタされることにな
り、上述した欠点は除去される。
また、コントローラ100には、シャッタースイッチ5
WSH1記録スイツチ5WRE、再生スイッチS W 
PL、  ポーズスイッチS W PA、  停止スイ
ッチ5WSTおよび記録時のモード選択スイッチSWM
Oが接続される。
再生スイッチ5WPLがオンとされるときには再生時と
なる。これにより、DATは再生状態とされると共に、
切換スイッチ56はb側に接続される。
再生されたディジタルビデオ信号DSvは切換スイッチ
56を介してメモリ62.64の一方に2fsのクロッ
クをもって書き込まれる。メモリ62.64の一方に書
き込まれている間、他方のメモリからは4 f scの
クロックをもって1フレ一ム分のディジタルビデオ信号
DSvが繰り返し読み出され、切換スイッチ66、10
2を通してD/A変換器104に供給されてアナログ信
号に変換されたのち、モニタに供給されて静止画が表示
される。
一方のメモリに1フイ一ルド分の最終画像データが書き
込まれると、メモリ62.64の書き込み読み出しのモ
ードが逆にされ、切換スイッチ66も切り換えられる。
これにより、再生されたディジタルビデオ信号DSvは
今度は他方のメモリに2fsのクロックをもって書き込
まれ、一方のメモリからは4 f scのクロックをも
フて1フレ一ム分のディジタルビデオ信号DSvが繰り
返し読み出され、これによる静止画がモニタに表示され
る。
以下、上述したようにメモリ62.64に対する書き込
み読み出しが繰り返し行なわれる。
次に、記録スイッチ5WREがオンとされるときには記
録時となる。これにより、DATは記録状態とされると
共に、切換スイッチ56はa側に接続される。
この記録時において、モード選択スイッチSWMOが、
それぞれsll、mllおよびa側に接続されるときに
は、ワンショットモード、マニュアルモードおよびオー
トモードとなる。
ワンショットモードでは、シャッタースイッチ5WSH
をオンとすることにより、メモリに1フレ一ム分の画像
データを取り込み、この画像データを1回だけ記録し、
自動的に記録ポーズ状態となる。
マニュアルモードでは、シャッタースイッチ5WSHを
オンとすることにより、メモリに1フレ一ム分の画像デ
ータを取り込み、この画像データを1回以上記録する。
記録ポーズ状態または停止状態となるまで、同一の画像
データを何回でも記録する。
オートモートでは、自動的にシャッターをオンとして、
メモリに1フレ一ム分の画像データを取り込み、この画
像データを記録する。記録が終了すると、再び自動的に
シャッターをオンとして、メモリに1フレ一ム分の画像
データを取り込み、二の画像データを記録する。記録ポ
ーズ状態または停止状態となるまで、繰り返される。
次に、記録動作の詳細について、第6図のフローチャー
トを使用して説明する。
記録スイッチ5WREがオンとなると、ステップ101
で、自動的に記録ポーズがオンとされる。
このとき、切換スイッチ56はa側に接続され、A/D
変換器54からのディジタルビデオ信号DSvは、切換
スイッチ56を介してメモリ手段60のメモリ62.6
4に書き込み信号として供給される。またこのとき、切
換スイッチ102はa側に接続され、A/D変換器54
からのディジタルビデオ信号DSvは切換スイッチ10
2を弁してD/A変換器104に供給され、ビデオアウ
トの端子108に接続されるモニタ(図示せず)には、
ビデオインの端子50に供給されるビデオ信号Sνによ
る動画(スルー画)が表示されている。
次に、ステップ102で、ワンショットモードか否か判
断される。
モート選択スイッチSWMOがS側に接続され、ワンシ
ョットモードであるときには、ステップ103で、シャ
ッタースイッチ5WSHがオンか否か判断される。上述
せずも、シャッタースイッチ5WSHは、自動的にオフ
に復帰するものとする。
ステップ103で、シャッタースイッチ5WSHがオン
であるときには、ステップ104で、1フレ一ム分のビ
デオデータDSvが、4 f scのクロックをもフて
メモリ62.64に書き込まれる。
次に、ステップ105で、メモリ62より4fSCのク
ロックをもフて1フレ一ム分のビデオデータDSvが繰
り返し読み出される。このとき、切換スイッチ102が
h側からgllに切り換えられるので、メモリ62より
読み出された1フレ一ム分のビデオデータDSvは、切
換スイッチ66.102を介してD/A変換器104に
供給され、端子108に接続されるモニタには、静止画
が表示される。
次に、ステップ106で、ポーズスイッチ5WPAがオ
フであるか否か判断される。オフでないときには、ステ
ップ103に戻り、オフであるときには、ステップ10
7で、メモリ64より2fsのクロックをもって1フレ
一ム分のビデオデータDSvが読み出され、これが切換
スイッチ68を経て、上述したようにディジタルオーデ
ィオ信号DSa’と混合されてDATでもって記録され
る。
次に、ステップ108で、記録が完了したか否か判断さ
れる。lフレーム分のビデオデータDSVの記録が完了
したときには、ステップ109で、自動的に記録ポーズ
がオンとされる。
そして、ステップ110で、切換スイッチ102が、h
aに接続され、ビデオアウトの端子108に接続される
モニタには、ビデオインの端子50に供給されるビデオ
信号Svによる動画(スルー画)が表示され、ステップ
103に戻る。
また、ステップ103で、シャッタースイッチ5WSH
がオフであるときには、ステップ111で、モニタにス
ルー画が表示されているか否か判断される。スルー画で
なく静止画が表示されているときには、ステップ105
に進む。スルー画が表示されているときには、ステップ
112で、ポーズスイッチ5WPAがオフであるか否か
判断される。
オフでないときには、ステップ103に戻る。オフであ
るときには、ステップ113で、ステップ105と同様
にして、モニタに静止画の表示が行なわれて、ステップ
10?に進む。
また、ステップ102で、ワンショットモードでないと
きには、ステップ115で、マニュアルモードが否かが
判断される。
モード選択スイッチSWMOがmllに接続され、マニ
ュアルモードであるときには、ステップ116で、シャ
ッタースイッチ5WSHがオンであるか否か判断される
。シャッタースイッチ5WSHがオンであるときには、
ステップ117で、メモリ手段60のメモリ62.64
に1フレ一ム分のビデオデータDSvが書き込まれる。
次に、ステップ118で、ステップ105と同様にして
、モニタに静止画が表示される。そして、ステップ11
9で、ポーズスイッチ5WPAがオフであるか否か判断
される。オフでないときには、ステップ116に戻る。
オフであるときには、ステップ107と同様にして、メ
モリ64より1フレ一ム分のビデオデータDSvが読み
出され、ディジタルオーディオ信号DSa’と混合され
てDATでもフて記録される。
次に、ステップ121で、記録が完了したか否か判断さ
れる。記録が完了しときには、ステップ122で、ポー
ズスイッチ5WPAがオンであるか否か判断される。オ
ンでないときには、ステップ118に戻る。オンである
ときには、ステップ123て、ステップ110と同様に
して、モニタにスルー画が表示されて、ステップ116
に戻る。
ステップ116で、シャツタースイ・・rチ5WSHが
オンでないときには、ステップ124で、モニタにスル
ー画が表示されているか否か判断される。
スルー画でなく静止画が表示されているときには、ステ
ップ11Bに進む。スルー画が表示されているときには
、ステップ125で、ポーズスイッチ5WPAがオフで
あるか否か判断される。オフでないときには、ステップ
116に戻る。オフであるときには、ステップ126で
、ステップ105と同様にして、モニタに静止画の表示
が行なわれて、ステップ120に進む。
また、ステップ115で、ワンショットモードでないと
きには、ステップ128で、オートモードか否かが判断
される。
モード選択スイッチSWMOがallに接続され、オー
トモードであるときには、ステップ129で、ポーズス
イッチ5WPAがオフであるか否かが判断される。オフ
であるときには、ステップ130で、コントローラ10
0の内部のシャッターがオンとされたのち、ステップ1
31で、メモリ手段60のメモリ62.64に1フレ一
ム分のビデオデータDSvが書き込まれる。
次に、ステップ132で、ステップ105と同様にして
、モニタに静止画が表示される。そして、ステップ13
3で、ステップ107と同様にして、メモリ64より1
フレ一ム分のビデオデータDSVが読み出され、ディジ
タルオーディオ信号DSa′と混合されてDATでもっ
て記録される。
次に、ステップ134で、記録が完了したか否か判断さ
れる。記録が完了しときには、ステップ129に戻る。
また、ステップ128で、オートモードでないときには
、ステップ102に戻る。
なお、記録スイッチ5WREがオンとされ、いづれかの
モードにある状態で、停止スイッチ5WSTがオンとさ
れるときには、割り込み処理によって停止状態となる。
このとき、切換スイッチ102は、h側に接続され、モ
ニタにスルー画が表示される状態となる。
ところで、再生時に、メモリ手段60のメモリ62.6
4に1フレ一ム分のビデオデータDSvを書き込むため
には、約5秒の時間を要する。
そのため、DATでもってテープ上に、第7図Aに示す
ようにビデオデータDSvとオーディオデータDSa’
とを関連付けて記録しである場合、メモリ62.64に
1フレ一ム分のビデオデータDSνが書き込まれた後に
、この1フレ一ム分のビデオデータDSvを繰り返して
読み出し、モニタに静止画を表示するものとすれば、再
生音声と再生画像との間係は、同図Bに示すようになる
つまり、音声が出力されてから、約5秒後に画像が表示
されることとなり、音声と画像との再生タイミングが大
きくずれる。
このようなタイミングずれを改善するために、メモリ6
2.64に1フイ一ルド分のとデオデータDSvの書き
込みが終了したならば、それから他の1フイ一ルド分の
ビデオデータDSvが書き込まれるまでの間は、最初に
書き込まれた1フイ一ルド分のビデオデータDSvを繰
り返し読み出し、モニタにフィールド信号による静止画
を表示することが考えられる。上述せずも、第1図例の
信号処理装置においても、再生の開始時には、フィール
ド信号による静止画が表示される。
第7図Aに示すようにとデオデータDSvとオーディオ
データDSa’とを関連付けて記録しである場合、再生
音声と再生画像との間係は、同図Cに示すようになる。
つまり、音声が出力されてから、約2.5秒後に画像が
表示され、いまだ音声と画像との再生タイミングのずれ
がある。
そこで、本例においては、第8図Aに示すように、ある
1フレ一ム分のビデオデータDSvに対して、1フイ一
ルド分が記録された時点から対応するオーディオデータ
DSa’が記録される。つまり、コントローラ100か
らは、奇数フィールドの画像データDSvの記録が終了
した時点で、同図Bに示すようなシンクロ信号が出力さ
れ、このシンクロ信号に基づいてオーディオインの端子
8L、8Rに供給されるオーディオ信号SaL、SaR
の供給タイミングが制御される。
なお、シンクロ信号のタイミングでもって、発光素子、
例えばLEDを発光させることにより、ユーザーに音声
入力のタイミングを知らせるようにしてもよい。
本例においては、このようにビデオデータDSVとオー
ディオデータDSa’との記録タイミングを約1フイー
ルF’ 131間だけずらしたので、再生画像と再生音
声との関係は、同図Cに示すようになり、画像と音声と
の再生タイミングが一致するようになる。
ところで、DATにおいて、サーチ用のプログラム番号
は、トラックフォーマット(第9図に図示)のサブコー
ドエリアに記録されている。
サーチ時(FFサーチ、REWサーチ)のヘッドの走査
軌跡は、第10図A、  Bに、実線矢印で示すように
、数トラツクに渡る。そのため、例えば200倍サーチ
時に、ヘッドがサブコードエリアを通過する確率は、9
秒間(現行DATの同一プログラム番号の記録時間)で
3回に過ぎない。
200倍サーチでもってサブコードをエラーなしで読み
取ることを考慮に入れると、9秒間の記録時間を短くす
ることは困難である。
一方、上述したように1フレ一ム分のビデオデータDS
vは、DATでもって約5秒かかって記録される。その
ため、各1フレ一ム分のビデオデータDSvが記録され
る約5秒間に対応してプログラム番号を付すと、200
倍サーチは不可能となる。
また、約5秒毎にプログラム番号を付すと、DAT用の
2時間テープに1400以上のプログラム番号が必要と
なる。
そこで、各1フレ一ム分のビデオデータDSvが記録さ
れる約5秒間に対応してプログラム番号を付すると共に
、プログラム番号1〜プログラム番号3の領域の他に、
インデックス番号の領域の半分を使用して、4桁のプロ
グラム番号を付する(第11図のバックフォーマット参
照)。
約5秒毎に4桁のプログラム番号を付した場合、4桁の
ブグラム番号の上位3桁は約50秒間同一である。DA
Tにおけるサーチは、このことを利用して行なわれる。
第12図は、DATのサーチに関与する部分の構成を示
したものである。
同図において、ヘッドからの再生信号はサブコード処理
回路201に供給され、このサブコード処理回路201
からのプログラム番号のデータDPR1,tCPU20
2に供給される。
また、204はキャプスタンモータであり、このモータ
204に取り付けられた周波数発電機FGからの周波数
信号SFGは、キャプスタン制御回路203に供給され
る。この制御回路203によって、モータ204の回転
速度および回転方向が制御される。制御回路203の動
作は、プログラム番号のデータDPRに基づき、CPU
202によって制御される。
ある4桁のプログラム番号のサーチを行なう場合には、
4桁のプログラム番号の上位3桁が約50秒間同一であ
ることを利用し、200倍サーチによって上位3桁のサ
ーチが行なわれる。つまり、サブコード処理回路201
よりCPU202に供給されるデータDPRで示される
プログラム番号の上位3桁が目標値と一致するまでは、
200倍サーチが行なわれる。
次に、上位3桁が目標値と一致したときには、CPU2
02によって制御回路203が制御され、16倍サーチ
が行なわれる。つまり、データDPRで示されるプログ
ラム番号の全桁が目標値と一致するまでは、 16倍サ
ーチが行なわれる。
第13図は、プログラム番号1254をサーチする場合
の動作を示したものであり、200倍サーチ(高速サー
チ)で1250〜12590部分がサーチされ、その後
16倍サーチ(低速サーチ)でもって1254の部分が
サーチされる。
なお、200倍および16倍のサーチは一例であり、そ
れぞれブグラム番号の上位3桁および全桁を読み取り可
能な速度であれば、これに限定されるものではない。
ところで、第1図例の信号処理装置を使用することによ
り、ディジタルオーディオ信号DSaとディジタルビデ
オ信号DSvとが混合されてDATでもって記録された
テープを、2台のDATを使用して、ディジタルダビン
グをするとき、下位8ビツトのディジタルビデオ信号D
Svはそのまま記録すると共に、上位8ビツトのディジ
タルオーディオ信号DSa’は他の内容のものに入れ換
えて記録することが考えられる。
第14図は、2台のDATを使用して、ディジタルダビ
ングをするための構成である。
同図において、301はマスター側のDATであり、3
02はスレーブ側のDATである。DATaO2より出
力されるディジタル信号DSm(第16図Aに図示、第
2図D11照)は、切換スイッチ303のa側を介して
DAT 302に記録信号として供給されると共に、切
換スイッチ303のb側およびアフレコ装置304を介
してDAT302に記録信号として供給される。
また、DAT301より出力されるピットクロックBC
K (第16図Cに図示)および左右チャネルの切り換
えのためのクロックLRCK (同図Bに図示)は、同
期基準信号としてDAT302およびアフレコ装置30
4に供給される。
また、アフレコ装置304には左右チャネルのオーディ
オ信号S aL、  S sRが供給される。
第15図は、アフレコ装置304の具体構成を示す図で
ある。
同図において、DAT301より切換スイッチ303を
介して供給されるディジタル信号DSmは、切換スイッ
チ341のa側の固定端子に供給される。
DAT301からのクロックBCK、LRCKはタイミ
ング発生回路343に供給される。
また、左右チャネルのオーディオ信号SaL、SaRは
信号処理回路342に供給される。この信号処理回路3
42には、クロックLRCKが供給されると共に、タイ
ミング発生回路343より周波数fsのクロックが供給
される。
この信号処理回路342は、第1図におけるアンプ9L
、9R〜圧縮回路14までと同様の構成とされ、8ビツ
トに圧縮されたディジタルオーディオ信号DSa’(第
16図りに図示、第2図B参照)が出力される。このデ
ィジタルオーディオ信号DSa’は、切換スイッチ34
1のbllの固定端子に供給される。
また、タイミング発生回路343では、クロックBCK
、LRCKに基づいて、ディジタル信号DSmのビデオ
信号DSvに対応して低レベル“0”となると共に、オ
ーディオ信号DSaに対応して高レベル“1″となり、
8ビツトクロツク毎に状態が変化するワードクロックW
CK(第16図Eに図示)が生成される。
ワードクロックWCKは切換スイッチ341に切換制御
信号として供給される。切換スイッチ341は、クロッ
クWCKが低レベル“OIIであるときにはaIIIに
接続され、一方高レベル“1”であるときにはbggに
接続される。
これにより、切換スイッチ341からは、ディジタル信
号DSmのオーディオ信号DSa’の部分が入れ換えら
れたディジタル信号DSs(第16図Fに図示)が出力
され、このディジタル信号DSsがアフレコ装置304
の出力信号となる。
第14図に戻って、ダビング時に、切換スイッチ303
をallに接続するときには、DAT 301より出力
されるディジタル信号DSmがDAT302にそのまま
供給されて記録される。
また、ダビング時に、切換スイッチ303をb側に接続
するときには、アフレコ装置304より出力されるディ
ジタル信号DSsがDAT302に供給されて記録され
る。つまり、音声のアフレコ処理が行なわれることにな
る。
なお、上述実施例においては、総ビット数16に対して
、オーディオ信号DSa’が上位8ビツト、ビデオ信号
DSvが下位8ビツトに配されて記録再生されるもので
あるが、ビット数および配置位置はこれに限定されない
ことは勿論である。
また、上述実施例においては、音声信号が圧縮処理され
て記録されるものであるが、圧縮処理されないで記録さ
れるものにも、この発明を同様に適用することができる
また、上述実施例においては、磁気テープに記録再生す
るものを示したが、磁気ディスク、あるいは光学的に記
録再生できるものであってもよい。
[発明の効果] 以上説明したように、この発明によれば、シャッターオ
ン後の記録時には、メモリより読み出される画像データ
による画像をモニタでき、また記録ポーズ状態および停
止状態では入力ビデオ信号による画像をモニタできる。
つまり、ユーザーの望む画像をモニタでき、ユーザーに
とって非常に使い勝手のよい静止画記録装置を得ること
ができる。
4、 TI!i面の簡単な説明 第1図は信号処理装置の構成図、第2図はディジタル信
号のフォーマットの一例を示す図、第3図は記録データ
の構成を示す図、第4図はシンクビットのシフト処理の
説明図、第5図は最上位ビット反転の説明図、第6図は
記録動作を示すフローチャート、第7図および第8図は
画像と音声の再生タイミングの説明図、第9図〜第13
図はサーチの説明のための図、第14図〜第16図は音
声アフレコの説明のための図である。
62.64 ・圧縮回路 ・混合手段 ・分離手段 ・伸張回路 ・メモリ手段 ・識別コード発生器 ・識別コード検出器 ・サブコード処理回路 ・CPU 203・・・キャプスタン制御回路 204・・・キャプスタンモータ 301.302 ・−−DAT 304・争・アフレコ装置 DATのトラックフィーマット 第9図 ワ 千吟のへ・ン←走査 第10図 ノずツクフT−マ・ソト 第11図 DATの7−千に関する部分 第12図

Claims (1)

    【特許請求の範囲】
  1. (1)シャッターオン時に入力ビデオ信号より1画面分
    の画像データをメモリに取り込み、この画像データをメ
    モリより順次読み出して記録する静止画記録装置におい
    て、 上記シャッターオン後の記録時には、上記メモリより読
    み出される画像データを選択して出力し、記録ポーズ状
    態または停止状態では上記入力ビデオ信号を選択して出
    力するスイッチ回路を設けてなる静止画記録装置。
JP2156724A 1990-06-15 1990-06-15 静止画記録装置 Pending JPH0447874A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2156724A JPH0447874A (ja) 1990-06-15 1990-06-15 静止画記録装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2156724A JPH0447874A (ja) 1990-06-15 1990-06-15 静止画記録装置

Publications (1)

Publication Number Publication Date
JPH0447874A true JPH0447874A (ja) 1992-02-18

Family

ID=15633948

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2156724A Pending JPH0447874A (ja) 1990-06-15 1990-06-15 静止画記録装置

Country Status (1)

Country Link
JP (1) JPH0447874A (ja)

Similar Documents

Publication Publication Date Title
JP2805298B2 (ja) 画像信号再生装置
JPH0447874A (ja) 静止画記録装置
JP3056508B2 (ja) ディジタル信号の記録再生方式
JP2839654B2 (ja) ダビング装置
JP2685901B2 (ja) ディジタル信号の信号処理装置
JP3056507B2 (ja) ディジタル信号の記録再生方式
JP2965324B2 (ja) サーチ方法
JPH0723329A (ja) 映像編集装置
JP3728005B2 (ja) 記録再生装置
JP2726327B2 (ja) ディジタル信号の記録再生方式および再生装置
JP2675457B2 (ja) 情報再生装置
JPH0732476B2 (ja) スチル画像再生装置
JPH0314377A (ja) ディジタル信号の信号処理装置
JPH02149975A (ja) 画像信号および音声信号のディジタルオーディオテープ記録方式
JP2988968B2 (ja) ディジタル信号の再生装置
JPH02149991A (ja) 画像信号および音声信号のディジタルオーディオテープファイル編集方法
JPH0314379A (ja) ディジタル信号の信号処理装置
JP2635768B2 (ja) ディジタル信号の信号処理方法およびその信号処理装置
JPH0447877A (ja) ディジタル信号の記録再生方式
JPH0314378A (ja) ディジタル信号の信号処理装置
JPH0447878A (ja) ディジタル信号の記録再生方式
JPH0447884A (ja) ディジタル信号の記録再生方式
JPH0447882A (ja) ディジタル信号の再生装置
JPH02161660A (ja) ディジタル信号の記録再生方法
JPH0314381A (ja) ディジタル信号の信号処理装置