JPH0447759U - - Google Patents
Info
- Publication number
- JPH0447759U JPH0447759U JP9059890U JP9059890U JPH0447759U JP H0447759 U JPH0447759 U JP H0447759U JP 9059890 U JP9059890 U JP 9059890U JP 9059890 U JP9059890 U JP 9059890U JP H0447759 U JPH0447759 U JP H0447759U
- Authority
- JP
- Japan
- Prior art keywords
- storage means
- data signal
- host computer
- circuit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
Description
第1図は、本考案に係るデータ信号転送装置の
好適な実施例の全体概略構成図である。 1はホストコンピユータ、2,4,6はデユア
ルポートRAM、3,5,7はサブコンピユータ
、9,11,13はオア回路、ABはアドレスバ
ス、DBはデータバス、L1,L2,L3,Lc
は信号ラインである。
好適な実施例の全体概略構成図である。 1はホストコンピユータ、2,4,6はデユア
ルポートRAM、3,5,7はサブコンピユータ
、9,11,13はオア回路、ABはアドレスバ
ス、DBはデータバス、L1,L2,L3,Lc
は信号ラインである。
Claims (1)
- 【実用新案登録請求の範囲】 ホストコンピユータからデータ信号が転送され
る複数のサブコンピユータに各々備えられた記憶
手段と該ホストコンピユータとの間にオア回路が
設けられ、 全てのサブコンピユータに必要な共通データ信
号の上記記憶手段への書き込みを許可する第1の
信号、または特定のサブコンピユータに必要な特
定データ信号の該記憶手段への書き込みを許可す
る第2の信号が、上記オア回路を介して上記ホス
トコンピユータから該記憶手段に与えられる、 ことを特徴とするデータ信号転送装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9059890U JPH0447759U (ja) | 1990-08-29 | 1990-08-29 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9059890U JPH0447759U (ja) | 1990-08-29 | 1990-08-29 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0447759U true JPH0447759U (ja) | 1992-04-23 |
Family
ID=31825494
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9059890U Pending JPH0447759U (ja) | 1990-08-29 | 1990-08-29 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0447759U (ja) |
-
1990
- 1990-08-29 JP JP9059890U patent/JPH0447759U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6335152U (ja) | ||
| HK36994A (en) | Apparatus for read handshake in high-speed asynchronous bus interface | |
| EP0217479A3 (en) | Information processing unit | |
| JPH0447759U (ja) | ||
| JPS6071964U (ja) | デユアルポ−トram | |
| JPS6151548U (ja) | ||
| JPS6214536U (ja) | ||
| JPS60180054U (ja) | 計算機装置 | |
| JPS6211753B2 (ja) | ||
| JPS61185142U (ja) | ||
| JPS58108547U (ja) | デ−タ転送装置 | |
| JPS6281253U (ja) | ||
| JPS58174748U (ja) | 同期信号リ−ド接続回路 | |
| JPS6368054U (ja) | ||
| JPH03107736U (ja) | ||
| JPH02116346U (ja) | ||
| JPS61204267U (ja) | ||
| JPS6057127U (ja) | 電子線描画装置 | |
| JPH0286250U (ja) | ||
| JPH0521376B2 (ja) | ||
| JPS59147236U (ja) | インタ−フエイス制御装置 | |
| JPS58138146U (ja) | シリアルデ−タ入力装置 | |
| JPH03167648A (ja) | ダイレクトメモリアクセス制御装置 | |
| JPS5992929U (ja) | Dma装置のメモリ監視装置 | |
| JPS6392970U (ja) |