JPH0455008B2 - - Google Patents

Info

Publication number
JPH0455008B2
JPH0455008B2 JP15346485A JP15346485A JPH0455008B2 JP H0455008 B2 JPH0455008 B2 JP H0455008B2 JP 15346485 A JP15346485 A JP 15346485A JP 15346485 A JP15346485 A JP 15346485A JP H0455008 B2 JPH0455008 B2 JP H0455008B2
Authority
JP
Japan
Prior art keywords
unbalance
block
signal
block data
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15346485A
Other languages
English (en)
Other versions
JPS6214543A (ja
Inventor
Masanori Miura
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP15346485A priority Critical patent/JPS6214543A/ja
Publication of JPS6214543A publication Critical patent/JPS6214543A/ja
Publication of JPH0455008B2 publication Critical patent/JPH0455008B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Dc Digital Transmission (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、伝送中継装置の誤り検出方式に関す
る。特に、伝送路符号としてmBnB(m<n)符
号を用い、復号操作を行うことなしに伝送路の誤
りを検出する誤り検出方式に関するものである。
〔概要〕
本発明は、mBnB符号を用いた伝送路の誤り検
出方式において、 データ信号をブロツクデータに分割し、このブ
ロツクデータの不平衡を検出し、さらにブロツク
間の不平衡を検出して、不平衡が閾値を越えた場
合に誤りであると判定することにより、 高速処理に適した誤り検出方式を提供するもの
である。
〔従来の技術〕
従来、伝送路符号としてmBnB符号を用いた中
継装置において、復号操作なしに誤り検出を行う
場合に、アツプダウンカウンタを利用し、1ビツ
ト毎に連続して符号検出を行い、閾値を越えた場
合に誤り符号を送出する方式を採用していた。
第2図に示すのが従来方式の回路構成である。
図において、10はアツプダウンカウンタ、5
は誤り符号送出回路である。伝送路のデータ信号
6はアツプダウンカウンタ10に入力され、アツ
プダウンカウンタ10は入力されるクロツク信号
7に基づいて、データ信号を計数し、閾値(この
場合は+4、−4と設定されている。)を越える
と、+4と−4の符号を誤り符号送出回路5に送
る。誤り符号送出回路5は、クロツク信号7に同
期して、+4と−4の符号が入力されたとき、誤
り符号9を送出してこの伝送路の誤りを検出す
る。
〔発明が解決しようとする問題点〕
上述した従来の誤り検出方式は、1ビツト毎に
符号検出を行うために、伝送路のビツトレートが
高速となつた場合、アツプダウンカウンタが高速
に動作しなければならない。このため高速動作す
るためには高速のフリツプフロツプ回路を有する
高速処理用ICのアツプダウンカウンタを用いな
ければならないし、また高速の信号に追随できな
い場合も生ずる欠点があつた。
本発明は、高速処理のアツプダウンカウンタを
構成することなく誤り検出可能な誤り検出方式を
提供することをを目的とする。
〔問題点を解決するための手段〕
本発明は、mAnB符号(ただしm<n)のデ
ータ信号の誤り検出方式において、判定すべきデ
ータ信号をブロツクデータに変換する直並列変換
手段と、この直並列変換手段で変換されたブロツ
クデータの不平衡を検出するブロツクデータ不平
衡検出手段と、このブロツクデータ不平衡検出手
段で検出したブロツクデータの不平衡信号を保持
する保持手段と、この保持手段から出力されるブ
ロツクデータの不平衡信号から直前のブロツクと
の間の不平衡を検出するブロツク間不平衡検出手
段と、このブロツク間不平衡検出手段により検出
される不平衡信号または上記保持手段の保持する
ブロツクデータの不平衡信号が閾値を越えた場合
に誤り符号を送出する誤り符号送出手段とを備え
たことを特徴とする。
〔作用〕
データ信号をブロツクデータに変換し、変換さ
れたブロツクデータの不平衡を検出し、この不平
衡信号とブロツク間の不平衡信号とを保持して、
ブロツクデータとブロツク間の不平衡が閾値を越
えた場合に誤りであると判定する。
〔実施例〕
以下、本発明の実施例を図面を参照して説明す
る。
第1図は本発明の一実施例を示す構成ブロツク
図である。この実施例においては伝送路符号とし
て5B6B(m=5,n=6)符号を用いている。
図において、1は1ビツトの直列データ信号を
6ビツトのブロツクデータに変換する直並列変換
回路である。2は6ビツトのブロツクデータの不
平衡を検出する不平衡検出回路である。保持回路
3はブロツクデータ不平衡検出回路2の出力信号
と、ブロツク間不平衡検出回路の閾値を越えない
出力信号を保持する。4はブロツク間の不平衡検
出回路であり、5は誤り符号送出回路である。
次にこの実施例の動作を説明する。
直並列変換回路1は、ビツトレートのデータ
信号6を、周波数のクロツク信号7と、図示し
ていないブロツク同期回路から送出された周波数
/6のクロツク信号8により直列並列変換し、
6ビツトのブロツクデータとしてブロツクデータ
不平衡検出回路2へ送出する。ブロツクデータ不
平衡検出回路2は、6ビツトのブロツクデータ内
の1(マーク)と0(スペース)の数の差を計数し
て送出する。例えば、ブロツクデータが
(111000)のときは0、(110000)のときは−2、
(001111)のときは+2、(100000)のときは−
4、(011111)ときは+4、(000000)のときは−
6、(111111)のときは+6を送出する。
保持回路3は、ブロツクデータ不平衡検出回路
2から送出された時刻aT0(a:整数、T0:1ブ
ロツク長)における1ブロツクの不平衡信号と、
ブロツク間不平衡検出回路4から送出された直前
の時刻(a−1)T0のブロツクの不平衡信号と
を保持して同時に送出する。ブロツクデータの不
平衡信号が+4、−4、+6、−6のときはその信
号を誤り符号送出回路5へ送出し、+2、−2、0
のときはブロツク間不平衡検出回路4へ送出す
る。ブロツク間不平衡検出回路4は、保持回路3
から入力される不平衡信号によつて時刻aT0まで
のブロツク間のマークとスペースの差を計数し
て、不平衡信号が+4、−4ときはその信号を誤
り符号送出回路5へ送出し、+2、−2、0のとき
はその信号を保持回路3に送出する。誤り符号送
出回路5は、入力された不平衡信号に基づき時刻
aT0におけるブロツクデータのマークとスペース
の差すなわち不平衡の数が+6、−6、+4、−4
の場合、および時刻aT0までのブロツク間のマー
クとスペースの差が+4、−4の場合には誤り符
号9を送出する。この実施例は不平衡の閾値とし
て+4、−4を用いており、不平衡が+4、−4を
越える場合は誤り符号を出す。
〔発明の効果〕
以上説明したように、本発明は、いつたんブロ
ツクデータに変換してから、ブロツク単位の不平
衡性とブロツク間の不平衡性を検出し、誤り検出
を行うことができるので、誤り検出のクロツク周
波数が/nと遅いものですみ、高速処理のアツ
プダウンカウンタを構成する必要なしに高速伝送
処理に適した誤り検出を可能とする。
【図面の簡単な説明】
第1図は本発明の実施例構成ブロツク図。第2
図は従来の誤り検出方式のブロツク図。 1…直並列変換回路、2…ブロツクデータ不平
衡検出回路、3…保持回路、4…ブロツク間不平
衡検出回路、5…誤り符号送出回路、10…アツ
プダウンカウンタ。

Claims (1)

  1. 【特許請求の範囲】 1 mBnB符号(ただしm<n)のデータ信号の
    誤り検出方式において、 判定すべきデータ信号をブロツクデータに変換
    する直並列変換手段と、 この直並列変換手段で変換されたブロツクデー
    タの不平衡を検出するブロツクデータ不平衡検出
    手段と、 このブロツクデータ不平衡検出手段で検出した
    ブロツクデータの不平衡信号を保持する保持手段
    と、 この保持手段から出力されるブロツクデータの
    不平衡信号から直前のブロツクとの間の不平衡を
    検出するブロツク間不平衡検出手段と、 このブロツク間不平衡検出手段により検出され
    る不平衡信号または上記保持手段の保持するブロ
    ツクデータの不平衡信号が閾値を越えた場合に誤
    り符号を送出する誤り符号送出手段と を備えたことを特徴とする誤り検出方式。
JP15346485A 1985-07-11 1985-07-11 誤り検出方式 Granted JPS6214543A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15346485A JPS6214543A (ja) 1985-07-11 1985-07-11 誤り検出方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15346485A JPS6214543A (ja) 1985-07-11 1985-07-11 誤り検出方式

Publications (2)

Publication Number Publication Date
JPS6214543A JPS6214543A (ja) 1987-01-23
JPH0455008B2 true JPH0455008B2 (ja) 1992-09-02

Family

ID=15563134

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15346485A Granted JPS6214543A (ja) 1985-07-11 1985-07-11 誤り検出方式

Country Status (1)

Country Link
JP (1) JPS6214543A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108964837B (zh) 2017-05-24 2020-10-09 华为技术有限公司 一种比特块流收发方法及设备

Also Published As

Publication number Publication date
JPS6214543A (ja) 1987-01-23

Similar Documents

Publication Publication Date Title
JPH02172327A (ja) 符号化方法及び符号化装置
JPS62160830A (ja) 選択呼出信号受信機
US3614639A (en) Fsk digital demodulator with majority decision filtering
US11637724B2 (en) Coding schemes for communicating multiple logic states through a digital isolator
CA1203026A (en) Error detection circuitry for digital systems
JP2957665B2 (ja) Hdb3,ami符号則違反検出装置
JPH0455008B2 (ja)
EP0359265A2 (en) Zero string error detection circuit
JP2697552B2 (ja) 符号誤り検出回路
JPS61201534A (ja) 衝突検出機能付き送受信装置
JPS6340384B2 (ja)
JPS61263326A (ja) フレ−ム同期検出方法
SU847519A1 (ru) Способ измерени коэффициента ошибок вдиСКРЕТНОМ КАНАлЕ и уСТРОйСТВО дл ЕгООСущЕСТВлЕНи
JPS63278436A (ja) マルチフレ−ム同期方式
RU1939U1 (ru) Универсальное устройство обработки цифрового линейного сигнала
JPH02206945A (ja) ライン状態検出装置
JPS61172437A (ja) 符号誤り検出回路
JPH0294722A (ja) パリティ監視方式
JPH10164044A (ja) 信号検出回路
JPH0430628A (ja) Ais検出回路
JPH04123624A (ja) フレーム同期検出回路
JPH0253326A (ja) Hdb−3デコーダ符号則誤検出回路
JPH02250442A (ja) 信号消失解除条件検出装置
JPS63310222A (ja) 符号化誤り自己監視型nrz/cmi符号変換装置
JPS63227144A (ja) 同期検出方式