JPH0876730A - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JPH0876730A
JPH0876730A JP6212308A JP21230894A JPH0876730A JP H0876730 A JPH0876730 A JP H0876730A JP 6212308 A JP6212308 A JP 6212308A JP 21230894 A JP21230894 A JP 21230894A JP H0876730 A JPH0876730 A JP H0876730A
Authority
JP
Japan
Prior art keywords
image data
image
reduced
page
reduced image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP6212308A
Other languages
English (en)
Inventor
Kazuhide Tamaki
和秀 田巻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP6212308A priority Critical patent/JPH0876730A/ja
Publication of JPH0876730A publication Critical patent/JPH0876730A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Editing Of Facsimile Originals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【目的】ファクシミリ通信方式等により通信回線を受信
側に伝送されてきた画像データを蓄積させた記憶装置か
ら画像データを読出し、各ページの縮小画像を表示装置
に表示し、内容を詳しく確認したいページのみ、原画像
を表示装置に表示させる画像表示装置に関し、動作効率
の向上化と、画像メモリの小容量化による低価格化と、
ソフトウエアの簡略化とを図る。 【構成】画像メモリ20を、1ページ分の原画像を縮小
してなる縮小画像を表示するための縮小画像データを格
納する複数の縮小画像用メモリ21〜23と、1ページ
分の原画像データを格納する1個の原画像用メモリ24
とを設けて構成し、いずれか1個の縮小画像用メモリに
対する縮小画像データの書込みと、他の1個又は2個の
縮小画像用メモリからの縮小画像データの読出しとを、
平行して行うようにする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、画像データの伝送が行
われる画像通信システムに使用して好適な画像表示装置
に関する。
【0002】
【従来の技術】従来、画像通信方式として、例えば、フ
ァクシミリ通信方式が知られているが、このファクシミ
リ通信方式における受信側においては、送信側から伝送
されてくる画像データが記録変換されて、各ページごと
に、記録紙に原画像がプリントされる。
【0003】しかし、受信側に伝送されてきた画像デー
タを全て記録変換して記録紙に原画像をプリントする必
要はなく、必要なページのみをプリントすれば足りる場
合もある。
【0004】ここに、受信側に伝送されてきた画像デー
タをハード・ディスク装置等の記憶装置に蓄積させてお
き、適当な時に、蓄積された画像データを読出し、各ペ
ージの縮小画像をCRT(陰極線管)等の表示装置に表
示し、内容を詳しく確認したいページのみ、原画像をC
RT等の表示装置に表示し、必要なページの原画像のみ
を記録紙にプリントできるようにすれば、便利である
し、記録紙の消費を減らすこともできる。
【0005】そこで、本発明者は、受信側に伝送されて
きた画像データを蓄積させた記憶装置から画像データを
読出し、各ページの縮小画像をCRT等の表示装置に表
示し、内容を詳しく確認したいページのみ、原画像をC
RT等の表示装置に表示させることができるようにした
画像表示装置として、図16にその要部を示すようなも
のを開発した。
【0006】図16中、1はCRT等の表示装置に供給
すべき画像データを格納する1個の画像メモリであり、
1a、1b、1cは、それぞれ、1ページ分の原画像デ
ータを格納する容量を有する領域である。
【0007】また、2はCPU(central processing u
nit)に制御され、受信側に伝送されてきた画像データ
が蓄積されている記憶装置(図示せず)から画像データ
を入力する画像入力装置である。
【0008】また、3は画像入力装置2から出力される
アドレス信号の伝送路をなすアドレスバス、4は画像入
力装置2から出力される画像データの伝送路をなすデー
タバスである。
【0009】また、5はCPUに制御され、表示制御信
号をCRT等の表示装置に供給し、画像メモリ1に格納
されている画像データに基づく画像の表示を制御する表
示制御装置、6は表示制御装置5から出力されるアドレ
ス信号の伝送路をなすアドレスバスである。
【0010】また、7はCPUから供給される選択制御
信号に制御され、画像入力装置2からアドレスバス3に
出力されるアドレス信号又は表示制御装置5からアドレ
スバス6に出力されるアドレス信号を選択して画像メモ
リ1に供給する選択回路である。
【0011】また、8はCPUから供給される選択制御
信号に制御され、画像入力装置2からデータバス4に出
力される画像データの画像メモリ1に対する供給又は画
像メモリ1から出力される画像データの表示装置に対す
る供給を行う選択回路である。
【0012】この画像表示装置においては、まず、画像
メモリ1を書込みモードに設定し、画像入力装置2から
アドレスバス6に対して、1ページ目の原画像データを
画像メモリ1の領域1aに書き込むためのアドレス信号
を出力させ、選択回路7に対しては、画像入力装置2か
らアドレスバス3に出力されるアドレス信号を選択さ
せ、これを画像メモリ1に供給する。
【0013】また、この場合、画像入力装置2からデー
タバス4に対して1ページ目の原画像データを出力さ
せ、選択回路8に対しては、画像入力装置2からデータ
バス4に出力される1ページ目の原画像データを選択さ
せ、これを画像メモリ1に供給し、1ページ目の原画像
データを画像メモリ1の領域1aに書き込む。
【0014】次に、画像メモリ1を読出しモードに設定
し、表示制御装置5からアドレスバス6に対して、画像
メモリ1の領域1aから1ページ目の縮小画像データを
読出すためのアドレス信号を出力させ、選択回路7に対
しては、表示制御装置5からアドレスバス6に出力され
るアドレス信号を選択させ、これを画像メモリ1に供給
する。
【0015】また、この場合、選択回路8に対しては、
画像メモリ1の領域1aから出力される1ページ目の縮
小画像データを選択させ、これを表示装置に供給し、表
示画面に1ページ目の縮小画像を表示させる。
【0016】次に、画像メモリ1を書込みモードに設定
し、画像入力装置2からアドレスバス3に対して、2ペ
ージ目の原画像データを画像メモリ1の領域1bに書き
込むためのアドレス信号を出力させ、選択回路7に対し
ては、画像入力装置2からアドレスバス3に出力される
アドレス信号を選択させ、これを画像メモリ1に供給す
る。
【0017】また、この場合、画像入力装置2からデー
タバス4に対して、2ページ目の原画像データを出力さ
せ、選択回路8に対しては、画像入力装置2からデータ
バス4に出力される2ページ目の原画像データを選択さ
せ、これを画像メモリ1に供給し、2ページ目の原画像
データを画像メモリ1の領域1bに書き込む。
【0018】次に、画像メモリ1を読出しモードに設定
し、表示制御装置5からアドレスバス6に対して、画像
メモリ1の領域1a、1bから、それぞれ、1ページ
目、2ページ目の縮小画像データを読出すためのアドレ
ス信号を出力させ、選択回路7に対しては、表示制御装
置5からアドレスバス6に出力されるアドレス信号を選
択させ、これを画像メモリ1に供給する。
【0019】また、この場合、選択回路8に対しては、
画像メモリ1の領域1a、1bから出力される1ページ
目、2ページ目の縮小画像データを選択させ、これを表
示装置に供給し、表示画面に1ページ目、2ページ目の
縮小画像を表示させる。
【0020】次に、画像メモリ1を書込みモードに設定
し、画像入力装置2からアドレスバス3に対して、3ペ
ージ目の原画像データを画像メモリ1の領域1cに書き
込むためのアドレス信号を出力させ、選択回路7に対し
ては、画像入力装置2からアドレスバス3に出力される
アドレス信号を選択させ、これを画像メモリ1に供給す
る。
【0021】また、この場合、画像入力装置2からデー
タバス4に対して、3ページ目の原画像データを出力さ
せ、選択回路8に対しては、画像入力装置2からデータ
バス4に出力される3ページ目の原画像データを選択さ
せ、これを画像メモリ1に供給し、3ページ目の原画像
データを画像メモリ1の領域に書き込む。
【0022】次に、画像メモリ1を読出しモードに設定
し、表示制御装置5からアドレスバス6に対して、画像
メモリ1の領域1a、1b、1cから、それぞれ、1ペ
ージ目、2ページ目、3ページ目の縮小画像データを出
力させるためのアドレス信号を出力させ、選択回路7に
対しては、表示制御装置5からアドレスバス6に出力さ
れるアドレス信号を選択させ、これを画像メモリ1に供
給する。
【0023】また、この場合、選択回路8に対しては、
画像メモリ1の領域1a、1b、1cから出力される1
ページ目、2ページ目、3ページ目の縮小画像データを
選択させ、これを表示装置に供給し、表示画面に、1ペ
ージ目、2ページ目、3ページ目の縮小画像を表示させ
る。
【0024】ここに、表示装置の表示画面に表示された
1ページ目、2ページ目、3ページ目の縮小画像を確認
の上、例えば、2ページ目の内容を詳しく確認したい場
合には、表示制御装置5からアドレスバス6に対して、
画像メモリ1の領域1bから2ページ目の原画像データ
を読出すに必要なアドレス信号を出力させ、選択回路7
に対しては、表示制御装置5から出力されるアドレス信
号を選択させ、これを画像メモリ1に供給する。
【0025】また、この場合、選択回路8に対しては、
画像メモリ1の領域1bから出力される2ページ目の原
画像データを選択させ、これを表示装置に供給し、表示
画面に、2ページ目の原画像を表示させる。
【0026】
【発明が解決しようとする課題】このように、この画像
表示装置によれば、受信側に伝送されてきた画像データ
を蓄積させた記憶装置から画像データを読出し、各ペー
ジの縮小画像をCRT等の表示装置に表示し、内容を詳
しく確認したいページのみ、原画像を表示させることが
できるが、1個の画像メモリ1しか設けていないので、
画像入力装置2と表示制御装置5とを交互にしか動作さ
せることができないために、動作効率が低いという問題
点があった。
【0027】また、この画像表示装置においては、画像
メモリ1には、表示画面に同時に表示させる縮小画像の
最大数と同数のページ分の原画像データを格納する領
域、例えば、表示画面に同時に表示させる縮小画像の最
大数が3個の場合、3ページ分の原画像データを格納す
る領域1a〜1cを設ける必要があり、このため、画像
メモリ1の容量が非常に大きくなり、低価格化を図るこ
とができないという問題点があった。
【0028】また、この画像表示装置においては、画像
メモリ1からの縮小画像データの出力を表示制御装置5
の機能に頼っているため、原画像の表示を行うか、縮小
画像の表示を行うかで、大幅かつ複雑なソフトウエア上
の設定変更が必要となり、その分、ソウトウエアが複雑
化してしまうという問題点があった。
【0029】本発明は、かかる点に鑑み、ファクシミリ
通信方式等により通信回線を介して受信側に伝送されて
きた画像データを蓄積させた記憶装置から画像データを
読出し、各ページの縮小画像を表示装置に表示し、内容
を詳しく確認したいページのみ、原画像を表示装置に表
示させる画像表示装置であって、動作効率の向上化と、
画像メモリの小容量化による低価格化と、ソフトウエア
の簡略化とを図ることができるようにした画像表示装置
を提供することを目的とする。
【0030】
【課題を解決するための手段】本発明による画像表示装
置は、表示画面に表示すべき画像の画像データを格納す
る画像メモリを設けてなるものであって、この画像メモ
リは、1ページ分の原画像を縮小してなる縮小画像を表
示するための縮小画像データを格納する複数の縮小画像
用メモリと、1ページ分の原画像データを格納する1個
の原画像用メモリとを設けて構成するというものであ
る。
【0031】
【作用】本発明においては、複数個の縮小画像用メモリ
からの縮小画像データの読出しを行うことにより、複数
ページの縮小画像を表示画面に表示させることができ、
内容を詳しく確認したいページについては、原画像用メ
モリに原画像データを格納し、これを読出すことによ
り、原画像を表示させることができる。
【0032】ここに、いずれか1個の縮小画像用メモリ
に対する縮小画像データの書込みと、他の1個又は複数
個の縮小画像用メモリからの縮小画像データの読出しと
を平行して行うことにより、動作効率を高めることがで
きる。
【0033】また、表示画面に同時に表示させる縮小画
像の最大数と同数の縮小画像用メモリと、1個の原画像
用メモリとを設ければ足りるので、画像メモリの容量を
小さくすることができ、低価格化を図ることができる。
【0034】また、縮小画像を表示する場合には、縮小
画像用メモリから縮小画像データを表示装置に供給し、
原画像を表示する場合には、原画像用メモリから原画像
データを表示装置に供給すれば足りるので、縮小画像の
表示を行うか、原画像の表示を行うかで、大幅かつ複雑
なソフトウエア上の設定変更を必要とせず、その分、ソ
フトウエアを簡略化することができる。
【0035】
【実施例】以下、図1〜図15を参照して、本発明の第
1実施例及び第2実施例について、本発明をファクシミ
リ装置の一部として使用し得るようにした画像表示装置
を例にして説明する。
【0036】第1実施例・・図1〜図8 図1は本発明の第1実施例の要部を示す回路図である。
図1中、20はCRT等の表示装置に供給すべき画像デ
ータを格納する画像メモリであり、21〜23はそれぞ
れ1ページ分の原画像を縮小してなる縮小画像を表示さ
せるに必要な縮小画像データを格納する縮小画像用メモ
リ、24は1ページ分の原画像データを格納する原画像
用メモリである。なお、縮小画像用メモリ21〜23及
び原画像用メモリ24は、それぞれ、独立したメモリで
ある。
【0037】また、25はCPUに制御され、通信回線
を介して受信側に伝送されてきた画像データを蓄積させ
た記憶装置(図示せず)から画像データを入力する画像
入力装置、26は画像入力装置25から出力されるアド
レス信号の伝送路をなすアドレスバス、27は画像入力
装置25から出力されるデータの伝送路をなすデータバ
スである。
【0038】また、28はCPUに制御され、表示制御
信号をCRT等の表示装置に供給し、画像メモリ20に
格納されている画像データに基づく画像の表示装置にお
ける表示を制御する表示制御装置、29は表示制御装置
28から出力されるアドレス信号の伝送路をなすアドレ
スバスである。
【0039】また、30、31は選択回路であり、32
〜39はそれぞれCPUから供給されるバッファ・イネ
ーブル信号IN1〜IN8により活性状態、非活性状態
が制御されるスリー・ステイト・バッファ、40〜47
もそれぞれCPUから供給されるバッファ・イネーブル
信号IN1〜IN8により活性状態、非活性状態が制御
されるスリー・ステイト・バッファである。
【0040】ここに、図2〜図7は、この第1実施例の
動作の一例を説明するための回路図であり、この第1実
施例においては、例えば、まず、縮小画像用メモリ21
を書込みモードに設定し、図2に示すように、バッファ
・イネーブル信号IN2=Hレベル、バッファ・イネー
ブル信号IN1、IN3〜IN8=Lレベルとする。
【0041】即ち、スリー・ステイト・バッファ33、
41=活性状態、スリー・ステイト・バッファ32、3
4〜39、40、42〜47=非活性状態とし、スリー
・ステイト・バッファ32、34〜39、40、42〜
47の出力状態を高インピーダンス状態(HiZ)とす
る。
【0042】この場合、画像入力装置25からアドレス
バス26に対して、1ページ目の縮小画像データを縮小
画像用メモリ21に書き込むために必要なアドレス信号
を出力させ、このアドレス信号をスリー・ステイト・バ
ッファ33を介して縮小画像用メモリ21に供給する。
【0043】また、この場合、画像入力装置25からデ
ータバス27に対して、1ページ目の縮小画像データを
出力させ、この1ページ目の縮小画像データをスリー・
ステイト・バッファ41を介して縮小画像用メモリ21
に供給し、1ページ目の縮小画像データを縮小画像用メ
モリ21に書き込む。なお、この場合には、図8Aに示
すように、表示画面49には、何も表示されない。
【0044】次に、縮小画像用メモリ21を読出しモー
ド、縮小画像用メモリ22を書込みモードに設定し、図
3に示すように、バッファ・イネーブル信号IN1、I
N4=Hレベル、バッファ・イネーブル信号IN2、I
N3、IN5〜IN8=Lレベルとする。
【0045】即ち、スリー・ステイト・バッファ32、
35、40、43=活性状態、スリー・ステイト・バッ
ファ33、34、36〜39、41、42、44〜47
=非活性状態とし、スリー・ステイト・バッファ33、
34、36〜39、41、42、44〜47の出力状態
を高インピーダンス状態とする。
【0046】この場合、表示制御装置28からアドレス
バス29に対して、縮小画像用メモリ21から1ページ
目の縮小画像データを読出すために必要なアドレス信号
を出力させ、このアドレス信号をスリー・ステイト・バ
ッファ32を介して縮小画像用メモリ21に供給する。
【0047】そして、縮小画像用メモリ21から出力さ
れる1ページ目の縮小画像データをスリー・ステイト・
バッファ40を介して表示装置に供給し、図8Bに示す
ように、表示画面49に、1ページ目の縮小画像50を
表示させる。
【0048】また、この動作と平行させて、画像入力装
置25からアドレスバス26に対して、2ページ目の縮
小画像データを縮小画像用メモリ22に書き込むために
必要なアドレス信号を出力させ、このアドレス信号をス
リー・ステイト・バッファ35を介して縮小画像用メモ
リ22に供給する。
【0049】また、この場合、画像入力装置25からデ
ータバス27に対して、2ページ目の縮小画像データを
出力させ、この2ページ目の縮小画像データをスリー・
ステイト・バッファ43を介して縮小画像用メモリ22
に供給し、2ページ目の縮小画像データを縮小画像用メ
モリ22に書き込む。
【0050】次に、縮小画像用メモリ21を読出しモー
ドに設定したまま、縮小画像用メモリ22を読出しモー
ド、縮小画像用メモリ23を書込みモードに設定し、図
4に示すように、バッファ・イネーブル信号IN1、I
N3、IN6=Hレベル、バッファ・イネーブル信号I
N2、IN4、IN5、IN7、IN8=Lレベルとす
る。
【0051】即ち、スリー・ステイト・バッファ32、
34、37、40、42、45=活性状態、スリー・ス
テイト・バッファ33、35、36、38、39、4
1、43、44、46、47=非活性状態とし、スリー
・ステイト・バッファ33、35、36、38、39、
41、43、44、46、47の出力状態を高インピー
ダンス状態とする。
【0052】この場合、表示制御装置28からアドレス
バス29に対して、縮小画像用メモリ21、22から、
それぞれ、1ページ目、2ページ目の縮小画像データを
読出すために必要なアドレス信号を出力させ、このアド
レス信号をスリー・ステイト・バッファ32、34を介
して縮小画像用メモリ21、22に供給する。
【0053】そして、縮小画像用メモリ21、22から
出力される1ページ目、2ページ目の縮小画像データを
スリー・ステイト・バッファ40、42を介して表示装
置に供給し、図8Cに示すように、表示画面49に、1
ページ目、2ページ目の縮小画像50、51を表示させ
る。
【0054】また、この動作と平行させて、画像入力装
置25からアドレスバス26に対して、3ページ目の縮
小画像データを縮小画像用メモリ23に書き込むために
必要なアドレス信号を出力させ、このアドレス信号をス
リー・ステイト・バッファ37を介して縮小画像用メモ
リ23に供給する。
【0055】また、この場合、画像入力装置25からデ
ータバス27に対して、3ページ目の縮小画像データを
出力させ、この3ページ目の縮小画像データをスリー・
ステイト・バッファ45を介して縮小画像用メモリ23
に供給し、3ページ目の縮小画像データを縮小画像用メ
モリ23に書き込む。
【0056】次に、縮小画像用メモリ21、22を読出
しモードに設定したまま、縮小画像用メモリ23を読出
しモードに設定し、図5に示すように、バッファ・イネ
ーブル信号IN1、IN3、IN5=Hレベル、バッフ
ァ・イネーブル信号IN2、IN4、IN6〜IN8=
Lレベルとする。
【0057】即ち、スリー・ステイト・バッファ32、
34、36、40、42、44=活性状態、スリー・ス
テイト・バッファ33、35、37〜39、41、4
3、45〜47=非活性状態とし、スリー・ステイト・
バッファ33、35、37〜39、41、43、45〜
47の出力状態を高インピーダンス状態とする。
【0058】この場合、表示制御装置28からアドレス
バス29に対して、縮小画像用メモリ21、22、23
から、それぞれ、1ページ目、2ページ目、3ページ目
の縮小画像データを読出すために必要なアドレス信号を
出力させ、このアドレス信号をスリー・ステイト・バッ
ファ32、34、36を介して縮小画像用メモリ21、
22、23に供給する。
【0059】そして、縮小画像用メモリ21、22、2
3から出力される1ページ目、2ページ目、3ページ目
の縮小画像データをスリー・ステイト・バッファ40、
42、44を介して表示装置に供給し、図8Dに示すよ
うに、表示画面49に、1ページ目、2ページ目、3ペ
ージ目の縮小画像50、51、52を表示させる。
【0060】次に、表示画面49に表示されている1ペ
ージ目、2ページ目、3ページ目の縮小画像50、5
1、52の中に原画像を表示すべきものがある場合に
は、その選択動作を行う。
【0061】ここに、例えば、2ページ目の原画像を表
示することが選択された場合には、原画像用メモリ24
を書込みモードに設定し、図6に示すように、バッファ
・イネーブル信号IN8=Hレベル、バッファ・イネー
ブル信号IN1〜IN7=Lレベルとする。
【0062】即ち、スリー・ステイト・バッファ39、
47=活性状態、スリー・ステイト・バッファ32〜3
8、40〜46=非活性状態とし、スリー・ステイト・
バッファ32〜38、40〜46の出力状態を高インピ
ーダンス状態とする。
【0063】この場合、画像入力装置25からアドレス
バス26に対して、2ページ目の原画像データを原画像
用メモリ24に書き込むために必要なアドレス信号を出
力させ、このアドレス信号をスリー・ステイト・バッフ
ァ39を介して原画像用メモリ24に供給する。
【0064】また、この場合、画像入力装置25からデ
ータバス27に対して、2ページ目の原画像データを出
力させ、この2ページ目の原画像データをスリー・ステ
イト・バッファ47を介して原画像用メモリ24に供給
し、2ページ目の原画像データを原画像用メモリ24に
書き込む。
【0065】次に、原画像用メモリ24を読出しモード
に設定し、図7に示すように、バッファ・イネーブル信
号IN7=Hレベル、バッファ・イネーブル信号IN1
〜IN6、IN8=Lレベルとする。
【0066】即ち、スリー・ステイト・バッファ38、
46=活性状態、スリー・ステイト・バッファ32〜3
7、39、40〜45、47=非活性状態とし、スリー
・ステイト・バッファ32〜37、39、40〜45、
47の出力状態を高インピーダンス状態とする。
【0067】この場合、表示制御装置28からアドレス
バス29に対して、原画像用メモリ24から2ページ目
の原画像データを読出すために必要なアドレス信号を出
力させ、このアドレス信号をスリー・ステイト・バッフ
ァ38を介して原画像用メモリ24に供給する。
【0068】そして、原画像用メモリ24から出力され
る2ページ目の原画像データをスリー・ステイト・バッ
ファ46を介して表示装置に供給し、図8Eに示すよう
に、表示画面49に、2ページ目の原画像53を表示さ
せる。
【0069】以上、1ページ目〜3ページ目の縮小画像
を表示させた後、2ページ目の原画像を表示させるよう
にした場合について説明したが、1ページ目の原画像
や、3ページ目の原画像を表示させることもでき、ま
た、4ページ目以降の表示についても、同様に行うこと
ができることは言うまでもない。
【0070】このようにして、この第1実施例において
は、通信回線を受信側に伝送されてきた画像データを蓄
積させた記憶装置から画像データを読出し、各ページの
縮小画像を表示装置の表示画面49に表示し、内容を詳
しく確認したいページのみ、原画像を表示させることが
できる。
【0071】ここに、この第1実施例においては、画像
入力装置25と表示制御装置28とを同時に動作させ、
縮小画像データの読出しと、縮小画像データの書込みと
を同時に行うことができるので、動作効率の向上化を図
ることができる。
【0072】また、画像メモリ20として、表示画面4
9に同時に表示させる縮小画像の最大数と同数の縮小画
像用メモリ、例えば、表示画面49に同時に表示させる
縮小画像の最大数が3個の場合には、3個の縮小画像用
メモリ21、22、23と、1個の原画像用メモリ24
とを設ければ足りるので、画像メモリ20の容量を小さ
くでき、低価格化を図ることができる。
【0073】また、縮小画像を表示する場合には、縮小
画像用メモリ21、22、23から縮小画像データを表
示装置に供給し、原画像を表示する場合には、原画像用
メモリ24から原画像データを表示装置に供給すれば足
りるので、縮小画像の表示を行うか、原画像の表示を行
うかで、大幅かつ複雑なソフトウエア上の設定変更を必
要とせず、その分、ソフトウエアを簡略化することがで
きる。
【0074】第2実施例・・図9〜図15 図9は本発明の第2実施例の要部を示す回路図である。
この第2実施例は、アドレスバス26とスリー・ステイ
ト・バッファ33、35、37との間にアドレス間引回
路55を設けると共に、データバス27とスリー・ステ
イト・バッファ41、43、45との間にデータ間引回
路56を設け、その他については、図1に示す第1実施
例と同様に構成したものである。
【0075】ここに、アドレス間引回路55は、原画像
用メモリ24に供給すべきアドレス信号から所定のアド
レス信号を間引いて縮小画像用メモリ21、22、23
に供給すべきアドレス信号を出力するものである。
【0076】また、データ間引回路56は、原画像用メ
モリ24に供給すべき原画像データから所定のアドレス
信号が指定するアドレスの原画像データを間引き、縮小
画像用メモリ21、22、23に供給すべき縮小画像デ
ータを出力するものである。
【0077】ここに、図10〜図14は、この第2実施
例の動作の一例を説明するための回路図であり、この第
2実施例においては、例えば、まず、縮小画像用メモリ
21及び原画像用メモリ24を書込みモードに設定し、
図10に示すように、バッファ・イネーブル信号IN
2、IN8=Hレベル、バッファ・イネーブル信号IN
1、IN3〜IN7=Lレベルとする。
【0078】即ち、スリー・ステイト・バッファ33、
39、41、47=活性状態、スリー・ステイト・バッ
ファ32、34〜38、40、42〜46=非活性状態
とし、スリー・ステイト・バッファ32、34〜38、
40、42〜46の出力状態を高インピーダンス状態と
する。
【0079】この場合、画像入力装置25からアドレス
バス26に対して、1ページ目の原画像データを原画像
用メモリ24に書き込むために必要なアドレス信号を出
力させ、このアドレス信号をスリー・ステイト・バッフ
ァ39を介して原画像用メモリ24に供給する。
【0080】また、この場合、画像入力装置25からデ
ータバス27に対して、1ページ目の原画像データを出
力させ、この1ページ目の原画像データをスリー・ステ
イト・バッファ47を介して原画像用メモリ24に供給
し、1ページ目の原画像データを原画像用メモリ24に
書き込む。
【0081】この場合、画像入力装置25からアドレス
バス26に出力されたアドレス信号は、アドレス間引回
路55により間引かれて、スリー・ステイト・バッファ
33を介して縮小画像用メモリ21に供給される。
【0082】また、画像入力装置25から出力された1
ページ目の原画像データは、データ間引回路56により
間引かれて、1ページ目の縮小画像データとされ、スリ
ー・ステイト・バッファ41を介して縮小画像用メモリ
21に供給され、1ページ目の縮小画像データが縮小画
像用メモリ21に書き込まれる。なお、この場合、図1
5Aに示すように、表示画面49には、何も表示されな
い。
【0083】次に、縮小画像用メモリ21を読出しモー
ドに設定し、図11に示すように、バッファ・イネーブ
ル信号IN1=Hレベル、バッファ・イネーブル信号I
N2〜IN8=Lレベルとする。
【0084】即ち、スリー・ステイト・バッファ32、
40=活性状態、スリー・ステイト・バッファ33〜3
9、41〜47=非活性状態とし、33〜39、41〜
47の出力状態を高インピーダンス状態とする。
【0085】この場合、表示制御装置28からアドレス
バス29に対して、縮小画像用メモリ21から1ページ
目の縮小画像データを読出すために必要なアドレス信号
を出力させ、このアドレス信号をスリー・ステイト・バ
ッファ32を介して縮小画像用メモリ21に供給する。
【0086】そして、縮小画像用メモリ21から出力さ
れる1ページ目の縮小画像データをスリー・ステイト・
バッファ40を介して表示装置に供給し、図15Bに示
すように、表示画面49に、1ページ目の縮小画像50
を表示させる。
【0087】ここに、1ページ目の原画像を表示画面4
9に表示させる必要がない場合には、縮小画像用メモリ
21を読出しモードに設定したまま、縮小画像用メモリ
22及び原画像用メモリ24を書込みモードに設定す
る。
【0088】そして、図12に示すように、バッファ・
イネーブル信号IN1、IN4、IN8=Hレベル、バ
ッファ・イネーブル信号IN2、IN3、IN5〜IN
7=Lレベルとする。
【0089】即ち、スリー・ステイト・バッファ32、
35、39、40、43、47=活性状態、スリー・ス
テイト・バッファ33、34、36〜38、41、4
2、44〜46=非活性状態とし、33、34、36〜
38、41、42、44〜46の出力状態を高インピー
ダンス状態とする。
【0090】この場合、表示制御装置28からアドレス
バス29に対して、縮小画像用メモリ21から1ページ
目の縮小画像データを読出すために必要なアドレス信号
を出力させ、このアドレス信号をスリー・ステイト・バ
ッファ32を介して縮小画像用メモリ21に供給する。
【0091】そして、縮小画像用メモリ21から出力さ
れる1ページ目の縮小画像データをスリー・ステイト・
バッファ40を介して表示装置に供給し、図15Bに示
すように、表示画面49に、1ページ目の縮小画像50
を表示させ続ける。
【0092】また、この動作に平行させて、画像入力装
置25からアドレスバス26に対して、2ページ目の原
画像データを原画像用メモリ24に書き込むために必要
なアドレス信号を出力させ、このアドレス信号をスリー
・ステイト・バッファ39を介して原画像用メモリ24
に供給する。
【0093】また、この場合、画像入力装置25からデ
ータバス27に対して、2ページ目の原画像データを出
力させ、この2ページ目の原画像データをスリー・ステ
イト・バッファ47を介して原画像用メモリ24に供給
し、2ページ目の原画像データを原画像用メモリ24に
書き込む。
【0094】この場合、画像入力装置25から出力され
たアドレス信号は、アドレス間引回路55により間引か
れて、スリー・ステイト・バッファ35を介して縮小画
像用メモリ22に供給される。
【0095】また、画像入力装置25から出力された2
ページ目の原画像データは、データ間引回路56により
間引かれて、2ページ目の縮小画像データとされ、スリ
ー・ステイト・バッファ43を介して縮小画像用メモリ
22に供給され、2ページ目の縮小画像データが縮小画
像用メモリ22に書き込まれる。
【0096】次に、縮小画像用メモリ21を読出しモー
ドに設定したまま、縮小画像用メモリ22を読出しモー
ドに設定し、図13に示すように、バッファ・イネーブ
ル信号IN1、IN3=Hレベル、バッファ・イネーブ
ル信号IN2、IN4〜IN8=Lレベルとする。
【0097】即ち、スリー・ステイト・バッファ32、
34、40、42=活性状態、スリー・ステイト・バッ
ファ33、35〜39、41、43〜47=非活性状態
とし、スリー・ステイト・バッファ33、35〜39、
41、43〜47の出力状態を高インピーダンス状態と
する。
【0098】この場合、表示制御装置28からアドレス
バス29に対して、縮小画像用メモリ21、22から、
それぞれ、1ページ目、2ページ目の縮小画像データを
読出すために必要なアドレス信号を出力させ、このアド
レス信号をスリー・ステイト・バッファ32、34を介
して縮小画像用メモリ21、22に供給する。
【0099】そして、縮小画像用メモリ21、22から
出力される1ページ目、2ページ目の縮小画像データを
スリー・ステイト・バッファ40、42を介して表示装
置に供給し、図15Cに示すように、表示画面49に、
1ページ目、2ページ目の縮小画像50、51を表示さ
せる。
【0100】ここに、図15Cに示す表示画面49を確
認の上、2ページ目の原画像を表示させたい場合には、
原画像用メモリ24を読出しモードに設定し、図14に
示すように、バッファ・イネーブル信号IN7=Hレベ
ル、バッファ・イネーブル信号IN1〜IN6、IN8
=Lレベルとする。
【0101】即ち、スリー・ステイト・バッファ38、
46=活性状態、スリー・ステイト・バッファ32〜3
7、39、40〜45、47=非活性状態とし、スリー
・ステイト・バッファ32〜37、39、40〜45、
47の出力状態を高インピーダンス状態とする。
【0102】この場合、表示制御装置28からアドレス
バス29に対して、原画像用メモリ24から2ページ目
の原画像データを読出すために必要なアドレス信号を出
力させ、このアドレス信号をスリー・ステイト・バッフ
ァ38を介して原画像用メモリ24に供給する。
【0103】そして、原画像用メモリ24から出力され
る2ページ目の原画像データをスリー・ステイト・バッ
ファ46を介して表示装置に供給し、図15Dに示すよ
うに、表示画面49に、2ページ目の原画像53を表示
させる。
【0104】以下、縮小画像用メモリ21及び原画像用
メモリ24を書込みモードに設定し、縮小画像用メモリ
21に3ページ目の縮小画像を書込むと共に、原画像用
メモリ24に3ページ目の原画像を書込み、図15Eに
示すように、表示画面49に、3ページ目の縮小画像5
2を表示し、必要があれば、3ページ目の原画像を表示
させる。4ページ目以降の表示についても、同様に行う
ことができる。
【0105】このようにして、この第2実施例において
は、通信回線を介して受信側に伝送されてきた画像デー
タを蓄積させた記憶装置から画像データを読出し、各ペ
ージの縮小画像を表示装置の表示画面49に表示し、内
容を詳しく確認したいページのみ、原画像を表示させる
ことができる。
【0106】但し、この第2実施例においては、第1実
施例の場合と異なり、表示画面49に表示されている縮
小画像のうち、最後に表示された縮小画像の原画像デー
タが原画像用メモリ24に格納されており、必要な場合
には、この原画像データが表示装置に供給される。
【0107】ここに、この第2実施例によれば、第1実
施例の場合と同様に、画像入力装置25と表示制御装置
28とを同時に動作させ、縮小画像データの読出しと、
縮小画像データの書込みとを同時に行うことができるの
で、動作効率の向上化を図ることができる。
【0108】また、画像メモリ20として、第1実施例
の場合と同様に、表示画面49に同時に表示させる縮小
画像の最大数と同数の縮小画像用メモリ、例えば、表示
画面49に同時に表示させる縮小画像の最大数が3個の
場合には、3個の縮小画像用メモリ21、22、23
と、1個の原画像用メモリ24とを設ければ足りるの
で、画像メモリ20の容量を小さくでき、低価格化を図
ることができる。
【0109】また、第1実施例の場合と同様に、縮小画
像を表示する場合には、縮小画像用メモリ21、22、
23から縮小画像データを表示装置に供給し、原画像を
表示する場合には、原画像用メモリ24から原画像デー
タを表示装置に供給すれば足りるので、縮小画像の表示
を行うか、原画像の表示を行うかで、大幅かつ複雑なソ
フトウエア上の設定変更を必要とせず、その分のソフト
ウエアを簡略化することができる。
【0110】また、特に、この第2実施例によれば、第
1実施例の場合と異なり、縮小画像用メモリ21、2
2、23に供給すべきアドレス信号及び画像データの生
成をアドレス間引回路55及びデータ間引回路56を設
け、ハードウエアで行うようにしているので、第1実施
例の場合よりも、ソフトウエアを簡略化することができ
る。
【0111】なお、第1実施例又は第2実施例において
は、縮小画像用メモリ21、22、23を原画像用のメ
モリとして使用し、原画像用メモリ24を縮小画像用メ
モリとして使用することも可能である。
【0112】
【発明の効果】以上のように、本発明によれば、画像メ
モリを、1ページ分の原画像を縮小してなる縮小画像を
表示するための縮小画像データを格納する複数の縮小画
像用メモリと、1ページ分の原画像データを格納する原
画像用メモリとを設けて構成するとしたことにより、動
作効率の向上化と、画像メモリの小容量化による低価格
化と、ソフトウエアを簡略化することができる。
【図面の簡単な説明】
【図1】本発明の第1実施例の要部を示す回路図であ
る。
【図2】本発明の第1実施例の動作の一例を説明するた
めの回路図である。
【図3】本発明の第1実施例の動作の一例を説明するた
めの回路図である。
【図4】本発明の第1実施例の動作の一例を説明するた
めの回路図である。
【図5】本発明の第1実施例の動作の一例を説明するた
めの回路図である。
【図6】本発明の第1実施例の動作の一例を説明するた
めの回路図である。
【図7】本発明の第1実施例の動作の一例を説明するた
めの回路図である。
【図8】本発明の第1実施例の動作の一例の場合におけ
る表示画面の様子を示す図である。
【図9】本発明の第2実施例の要部を示す回路図であ
る。
【図10】本発明の第2実施例の動作の一例を説明する
ための回路図である。
【図11】本発明の第2実施例の動作の一例を説明する
ための回路図である。
【図12】本発明の第2実施例の動作の一例を説明する
ための回路図である。
【図13】本発明の第2実施例の動作の一例を説明する
ための回路図である。
【図14】本発明の第2実施例の動作の一例を説明する
ための回路図である。
【図15】本発明の第2実施例の動作の一例の場合にお
ける表示画面の様子を示す図である。
【図16】画像表示装置の一例を示す回路図である。
【符号の説明】
(図1)32〜47 スリー・ステイト・バッファ IN1〜IN8 バッファ・イネーブル信号

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】表示画面に表示すべき画像の画像データを
    格納する画像メモリを設けて構成される画像表示装置に
    おいて、前記画像メモリは、1ページ分の原画像を縮小
    してなる縮小画像を表示するための縮小画像データを格
    納する複数の縮小画像用メモリと、1ページ分の原画像
    データを格納する1個の原画像用メモリとを設けて構成
    されていることを特徴とする画像表示装置。
  2. 【請求項2】前記複数の縮小画像用メモリのうち、いず
    れか1個の縮小画像用メモリに対する縮小画像データの
    書込み動作と、他の1個又は複数個の縮小画像用メモリ
    からの縮小画像データの読出し動作とを、平行して行わ
    せることを可能とする所定の回路を設けていることを特
    徴とする請求項1記載の画像表示装置。
  3. 【請求項3】前記所定の回路は、前記縮小画像用メモリ
    及び前記原画像用メモリの各々ごとに、書込み用のアド
    レス信号の入力及び画像データの入力と、読出し用のア
    ドレス信号の入力及び画像データの出力との選択動作を
    可能とする選択回路を設けていることを特徴とする請求
    項2記載の画像表示装置。
  4. 【請求項4】前記原画像用メモリに供給すべきアドレス
    信号から所定のアドレス信号を間引いて前記縮小画像用
    メモリに供給すべきアドレス信号を出力するアドレス間
    引回路と、前記原画像用メモリに供給すべき原画像デー
    タから前記所定のアドレス信号が指定するアドレスに対
    応する原画像データを間引き、前記縮小画像用メモリに
    供給すべき縮小画像データを出力するデータ間引回路と
    を設け、同一ページの画像データについて、前記原画像
    用メモリに対する原画像データの書込み動作と、前記複
    数の縮小画像用メモリのうち、選択された縮小画像用メ
    モリに対する縮小画像データの書込み動作とを、平行し
    て行うことができるようにされていることを特徴とする
    請求項1、2又は3記載の画像表示装置。
JP6212308A 1994-09-06 1994-09-06 画像表示装置 Withdrawn JPH0876730A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6212308A JPH0876730A (ja) 1994-09-06 1994-09-06 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6212308A JPH0876730A (ja) 1994-09-06 1994-09-06 画像表示装置

Publications (1)

Publication Number Publication Date
JPH0876730A true JPH0876730A (ja) 1996-03-22

Family

ID=16620417

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6212308A Withdrawn JPH0876730A (ja) 1994-09-06 1994-09-06 画像表示装置

Country Status (1)

Country Link
JP (1) JPH0876730A (ja)

Similar Documents

Publication Publication Date Title
JPS58139241A (ja) 画像メモリアクセス方式
US5253081A (en) Image recording device
JPH0876730A (ja) 画像表示装置
JP2507361B2 (ja) 画像情報処理装置
US6791701B2 (en) Image forming apparatus having copy mode and printer mode
US7581072B2 (en) Method and device for data buffering
JPH11238034A (ja) データ転送システム
KR100888427B1 (ko) 공유 메모리를 구비한 디지털 처리 장치 및 데이터 출력방법
US6047335A (en) Video display device applied for a graphics accelerator
JP2002055873A (ja) メモリ統合装置
JP3131918B2 (ja) メモリ装置
JPS58187995A (ja) 画像表示装置
JPS60159930A (ja) デイスプレイ装置
JPH0426476B2 (ja)
JPH0711510B2 (ja) 超音波診断装置
JPH06274323A (ja) レビジョン整合判定回路
JPH06309218A (ja) データ・バッファ制御方式
JPH0683294A (ja) 表示制御装置
JPH07186461A (ja) 画像形成装置
JPS6242276A (ja) 画像編集装置
JPH0115070B2 (ja)
JPS6346630B2 (ja)
JPH07192454A (ja) 半導体メモリおよび画像処理装置
JPH07104824B2 (ja) 印刷制御装置
JPS61174591A (ja) グラフイツクデイスプレイ装置

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20011106