JPH088906A - 同報制御方式 - Google Patents
同報制御方式Info
- Publication number
- JPH088906A JPH088906A JP13573894A JP13573894A JPH088906A JP H088906 A JPH088906 A JP H088906A JP 13573894 A JP13573894 A JP 13573894A JP 13573894 A JP13573894 A JP 13573894A JP H088906 A JPH088906 A JP H088906A
- Authority
- JP
- Japan
- Prior art keywords
- data
- broadcast
- output
- broadcast data
- read
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004891 communication Methods 0.000 title abstract description 19
- 230000005540 biological transmission Effects 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 8
- 239000000284 extract Substances 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
って伝送する。 【構成】 同報データとして伝送する出力方路数から同
報データとして伝送する残り読出回数をの求め、残り読
出回数記憶部5に「残り読出回数−1」をセットする。
同報データを伝送する度に残り読出回数の値を減じて、
残り読出回数−1が0になった時点で同報データの伝送
処理を終了する。伝送するデータが同報データでない場
合は残り読出回数記憶部5に記憶する残り読出回数を1
をセットする。これにより非同報データの場合はそのデ
ータが1回伝送されると処理を終了する。従ってどちら
も同じ処理で伝送することができる。
Description
スイッチが使用されるATM通信路を用いた同報制御方
式に関するものである。
スイッチにバッファを備えた共有バッファ形スイッチが
使用されている。これは出力方路切換用のスイッチを共
有するバッファを備え、そのバッファに蓄えたデータ
を、選択された出力方路に送出できるようにしたもので
ある。この機能を使用して従来、同報通信が行われてい
た。これは同報通信を行うときは、伝送する必要のある
データ、すなわち同報データが共有バッファ形スイッチ
に供給されるが、これと共に、どこへ伝送するかを表す
出力方路データも供給される。このため、共有バッファ
に同報データを記憶させ、それを出力方路データに基づ
いて必要な宛先に伝送することで同報通信が行われる。
最後の宛先に同報データを伝送したら、共有バッファ形
スイッチの内容をリセット、あるいは次に伝送する情報
に書き換えるようにしている。最後の宛先を管理する方
法として、共有バッファ形スイッチから読み出した「残
り読出回数の実数」を監視し、残り読出回数が「1」の
場合は最後の宛先であると判断し、共有バッファ形スイ
ッチに同報データを記憶するため使用していたアドレス
を解放する。一方、伝送するデータが同報データでない
場合、残り読出回数は2をセットしたうえで同様の処理
を行う。この場合、同報通信のときと同様に共有バッフ
ァ形スイッチに伝送すべきデータが記憶され、残り読出
回数が1になった時点で前述と同様に共有バッファ形ス
イッチが伝送するデータを記憶するため使用していたア
ドレスを解放する。
式では、共有バッファ形スイッチから読み出すデータが
同報データの場合と、そうでない場合とで、残り読出回
数としてセットする回数が異なっており、そのために特
別な処理をしなければならない。すなわち、同報通信を
行う場合よりもそうでない場合の方が圧倒的に多いの
で、その都度、余分な処理を行うことは非常に効率が悪
いという課題を有していた。
もので、非同報データのために特別な処理をしなくて
も、同報データと非同報データとの識別制御を容易に行
うようにしたものである。
るために請求項1の発明は、データを伝送する回数とし
て「出力方路数−1」を設定し、データが1回送信され
る度に出力方路数を減じ、「出力方路数−1」の値が
「0」になったとき伝送処理を終了するようにしたもの
である。請求項2の発明は、出力方路情報に基づいて残
り読出回数−1を示す値を記憶し、入力された同報デー
タを伝送するようにスイッチバッファを制御する書込/
読出制御部と、残り読出回数−1の値が0であった場合
に、スイッチバッファに同報データが記憶されているア
ドレスの解放を指示するアドレス解放判定部とを備えた
ものである。請求項3の発明は、請求項2の発明におい
て、非同報データを検出したとき残り読出回数を1に設
定することにより、同報データと非同報データの処理を
同一にしたものである。
報に基づいて残り読出回数−1が設定され、同報データ
を1回送出する度に残り読出回数が減算され残り読出回
数−1が0になった時点で同報データの送出が終了す
る。請求項3の発明は、非同報データを検出したとき出
力方路数が1に設定され、データを1回送出した後にデ
ータの送出処理が終了する。
る。図1は本発明の一実施例を示すブロック図である。
先ず、データ書き込み時の処理について説明する。入力
データS1が供給されると、同報データ識別部3ではそ
の入力データS1から宛先情報を引き出し、入力された
データが同報データかどうかの識別を行う。同報データ
の場合は同報情報S5と宛先データS6が同報情報出力
部4に出力される。同報情報出力部4では同報情報S5
が同報データであることを示している場合、宛先情報S
6に基づいてそれに対応する同報情報S7を残り読出回
数記憶部5および書込/読出制御部2に出力する。
力方路情報に基づいて入力データを共有形スイッチバッ
ファであるスイッチバッファ1に書き込む。ATM通信
では伝送される情報はセルの形で後から後から供給され
るので、それぞれのセルが記憶されているアドレスを管
理する必要があり、このためセルを記憶しているアドレ
スを書込/読出制御部2はアドレスS8として残り読出
回数記憶部5に出力する。一方、残り読出回数記憶部5
では同報情報S7のうち、「読出回数−1」を入力デー
タを書き込んだアドレスS8に対応する領域に記憶す
る。
する。書込/読出制御部2は読出信号S4によりスイッ
チバッファ1からデータS2を読み出したときは、その
データを読み出したスイッチバッファ1のアドレスS9
を残り読出回数記憶部5に出力する。残り読出回数記憶
部5ではアドレスS9に対応する残り読出回数S10を
取り出してアドレス解放判定部6に出力する。アドレス
解放判定部6では残り読出回数S10が「0」の場合に
書込/読出制御部2に対してアドレス解放指示S11を
出力する。
示があった場合に、使用していたアドレスを別のデータ
の記憶領域として解放する。残り読出回数記憶部5は、
読出アドレスS9に対応する残り読出回数が「1」以上
の時は、値を「1」減らした値を新たな残り読出回数と
して記憶する。このように構成すると、最大同報方路数
が2のN乗の時、残り読出回数記憶部5で用意するビッ
ト数は従来1アドレスあたりN+1ビットであったが、
本発明ではNビットで構成でき、構成が簡単になる。
に伝送するためのデータを書き込むが、そのアドレスに
対応する残り読出回数は記憶しない。あるアドレスが使
用可能アドレスとして解放されているとき、そのアドレ
スに対応する残り読出回数記憶部5の情報は、前述の説
明のとおり「0」となっている。従って非同報データが
スイッチバッファから読み出されるときは、読出アドレ
スに対応する残り読出回数は当然「0」になっている。
残り読出回数が「0」の時にはアドレス解放制御が行わ
れるので、非同報データを格納しているアドレスはデー
タを1回読み出したときに解放されることになる。
タの場合と同様に宛先情報S6により該当する宛先の同
報情報S7を出力するとき、出力される同報情報のうち
出力情報は一つの出力方路のみに出力するという情報に
なっており、「残り読出回数−1」は1−1=0になる
ので、残り読出回数記憶部5の該当アドレスに対応する
領域には「0」が記憶される。読み出し時はアドレス情
報S9により「0」が読み出される。この場合、非同報
データは1回読み出されただけでアドレスが解放され
る。
3の発明は、残り読出回数記憶部で記憶する値を「残り
読出回数−1」と設定し、同報データの場合は出力方路
数を残り読出回数にセットし、非同報データの場合は残
り読出回数に1をセットすることにより同報、非同報に
係わらず、残り読出回数記憶部の持つ値により、同一の
アドレス解放制御を行うことが可能になり、同報データ
識別機能はスイッチバッファの書込側に一つもつだけで
良くなり、同報データと非同報データの処理が同一です
むという効果を有する。また、残り読出回数記憶部で用
意するビット数が従来のものよりも少なくてすむという
効果も有する。
ある。
報データ識別部、4…同報情報出力部、5…残り読出回
数記憶部、6…アドレス解放判定部。
Claims (3)
- 【請求項1】 入力されたデータを指定された出力方路
に伝送する同報制御方式において、 前記データを伝送する回数として「出力方路数−1」を
設定し、前記データが1回送信される度に前記出力方路
数を減じ、「出力方路数−1」の値が「0」になったと
き伝送処理を終了することを特徴とする同報制御方式。 - 【請求項2】 入力されたデータが同報データか否かを
識別する同報データ識別部と、 同報データが入力されたことが前記同報データ識別部で
判定されたときその同報データに含まれる出力方路情報
を出力する同報情報出力部と、 前記同報情報出力部から出力される出力方路情報に基づ
き残り読出回数−1を示す値を記憶し、同報データが1
回伝送される度に残り読出回数から1を減ずる残り読出
回数記憶部と、 前記同報情報出力部から出力される出力方路情報に基づ
き入力された同報データをスイッチバッファに書き込
み、その書き込んだ同報データを前記出力方路情報に対
応させて伝送するように前記スイッチバッファを制御す
る書込/読出制御部と、 前記残り読出回数記憶部から読み出した値が0であった
場合に前記スイッチバッファに同報データが記憶されて
いるアドレスの解放を指示するアドレス解放判定部とを
有することを特徴とする同報制御方式。 - 【請求項3】 請求項2において、 同報データ識別部において、非同報データを検出したと
き出力方路数を1に設定することにより、同報データと
非同報データの処理を同一に行うことを特徴とする同報
制御方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13573894A JP2669348B2 (ja) | 1994-06-17 | 1994-06-17 | 同報制御方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13573894A JP2669348B2 (ja) | 1994-06-17 | 1994-06-17 | 同報制御方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH088906A true JPH088906A (ja) | 1996-01-12 |
| JP2669348B2 JP2669348B2 (ja) | 1997-10-27 |
Family
ID=15158722
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP13573894A Expired - Fee Related JP2669348B2 (ja) | 1994-06-17 | 1994-06-17 | 同報制御方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2669348B2 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6034959A (en) * | 1996-08-16 | 2000-03-07 | Nec Corporation | ATM switch capable of detecting addressing errors |
| JP2008178138A (ja) * | 1997-02-14 | 2008-07-31 | Advanced Micro Devices Inc | バッファを再要求するための方法および装置 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6224748A (ja) * | 1985-07-25 | 1987-02-02 | Nec Corp | 同報通信方式 |
| JPH05300175A (ja) * | 1992-04-21 | 1993-11-12 | Oki Electric Ind Co Ltd | パケットコピー装置 |
-
1994
- 1994-06-17 JP JP13573894A patent/JP2669348B2/ja not_active Expired - Fee Related
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6224748A (ja) * | 1985-07-25 | 1987-02-02 | Nec Corp | 同報通信方式 |
| JPH05300175A (ja) * | 1992-04-21 | 1993-11-12 | Oki Electric Ind Co Ltd | パケットコピー装置 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6034959A (en) * | 1996-08-16 | 2000-03-07 | Nec Corporation | ATM switch capable of detecting addressing errors |
| JP2008178138A (ja) * | 1997-02-14 | 2008-07-31 | Advanced Micro Devices Inc | バッファを再要求するための方法および装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2669348B2 (ja) | 1997-10-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4755986A (en) | Packet switching system | |
| US4907220A (en) | Process for the establishment of virtual connections passing through switching matrices of a multi-stage switching system | |
| JPH03149936A (ja) | 通信切替素子 | |
| EP0380368A3 (en) | Cell switching system | |
| US6002666A (en) | Traffic shaping apparatus with content addressable memory | |
| JPS58217069A (ja) | マルチ・マイクロコンピユ−タの通信方式 | |
| JPH088906A (ja) | 同報制御方式 | |
| US6351258B1 (en) | Switcher system and I/O switching method | |
| EP0613091B1 (en) | Parallel data transfer circuit | |
| JPH06284453A (ja) | Atmセルスイッチ | |
| US6023469A (en) | Idle address controller for shared buffer type ATM switch | |
| JPH02190059A (ja) | バッファ制御装置 | |
| JPH0364228A (ja) | Atm階層バッファメモリの構成法 | |
| JPH1041957A (ja) | Atmセルの同報制御方式 | |
| JP2970572B2 (ja) | 共有バッファ同報制御回路 | |
| JP2575220B2 (ja) | セル交換装置 | |
| JPS63161753A (ja) | パケツト交換機 | |
| JPH07111505A (ja) | 非同期転送モード交換機 | |
| JPS6247020B2 (ja) | ||
| JPS61101859A (ja) | 制御装置切換方式 | |
| JPS63209246A (ja) | 受信バツフア割当て方式 | |
| JPH10145377A (ja) | Atmスイッチ | |
| JPS5920030A (ja) | 入出力命令制御方式 | |
| JPH05199257A (ja) | セルスイッチ | |
| JPS6375927A (ja) | バツフア制御方式 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070704 Year of fee payment: 10 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080704 Year of fee payment: 11 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090704 Year of fee payment: 12 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100704 Year of fee payment: 13 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110704 Year of fee payment: 14 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110704 Year of fee payment: 14 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120704 Year of fee payment: 15 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120704 Year of fee payment: 15 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130704 Year of fee payment: 16 |
|
| LAPS | Cancellation because of no payment of annual fees |