JPS59122017A - クロツク供給装置 - Google Patents
クロツク供給装置Info
- Publication number
- JPS59122017A JPS59122017A JP57231754A JP23175482A JPS59122017A JP S59122017 A JPS59122017 A JP S59122017A JP 57231754 A JP57231754 A JP 57231754A JP 23175482 A JP23175482 A JP 23175482A JP S59122017 A JPS59122017 A JP S59122017A
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- supply device
- terminals
- oscillation circuit
- inverter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 18
- 239000013078 crystal Substances 0.000 claims abstract description 6
- 239000004065 semiconductor Substances 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 4
- 241001494479 Pecora Species 0.000 description 1
- 238000009412 basement excavation Methods 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はクロック供給装置に関し、特にTTLレベルで
入力される外部供給クロックあるいは内蔵発掘回路出力
を半導体集積回路内のクロックとして供給するクロック
供給装置に関する。
入力される外部供給クロックあるいは内蔵発掘回路出力
を半導体集積回路内のクロックとして供給するクロック
供給装置に関する。
従来、この種のクロック供給装置は、第1図に示すよう
に、水晶等が接続される二つの端子T 、。
に、水晶等が接続される二つの端子T 、。
T3を有する発振回路10と、TTLレベルの外部クロ
ックを受ける端子TIと、この端子T1に接続されるイ
ンバータ11と、選択端子T4を有し、この選択端子T
4に入力される選択情報によって発振回路10の出力か
外部クロックのいずれかの信号を選択し切換える選択回
路12とを含んで構成されていた。このようなりロック
供給装置では、外部端子としてT1〜T4の4本もの端
子を必要とする。外部端子にこれだけ端子が費やされる
ことは半導体集積回路の他の機能端子の割当てを減らす
ことになり、半導体集積回路の性能を下げるという欠点
を生ずる。
ックを受ける端子TIと、この端子T1に接続されるイ
ンバータ11と、選択端子T4を有し、この選択端子T
4に入力される選択情報によって発振回路10の出力か
外部クロックのいずれかの信号を選択し切換える選択回
路12とを含んで構成されていた。このようなりロック
供給装置では、外部端子としてT1〜T4の4本もの端
子を必要とする。外部端子にこれだけ端子が費やされる
ことは半導体集積回路の他の機能端子の割当てを減らす
ことになり、半導体集積回路の性能を下げるという欠点
を生ずる。
本発明は上記欠点を除去し、クロック供給に費される端
子数を減らし、半導体集積回路の他の機能に割当てられ
る端子数を増加させ半導体集積回路の性能を向上せしめ
るのに有効なりロック供給装置を提供するものである。
子数を減らし、半導体集積回路の他の機能に割当てられ
る端子数を増加させ半導体集積回路の性能を向上せしめ
るのに有効なりロック供給装置を提供するものである。
本発明の、クロック供給装置は、水晶等に接続される二
つの端子を有し、かつ該端子のうちの一方の端子が外部
クロック供給装置に接続される発振回路と、前記一方の
端子に入力端が接続して外部クロックを受けるインバー
タと、選択端子を有し該選択端子に入力される選択情報
によシ前記発振回路の出力もしくは前記インバータの出
力のいずれかを選択する選択回路とを含んで構成される
。
つの端子を有し、かつ該端子のうちの一方の端子が外部
クロック供給装置に接続される発振回路と、前記一方の
端子に入力端が接続して外部クロックを受けるインバー
タと、選択端子を有し該選択端子に入力される選択情報
によシ前記発振回路の出力もしくは前記インバータの出
力のいずれかを選択する選択回路とを含んで構成される
。
次に本発明の実施例について図面を用いて説明する。
第2図は本発明の一実施例のブロック図である。
この実施例のクロック供給装置−1水晶等に接続される
二つの端子T’tt 、 T12を有し、かつこれらの
端子のうちの一方の端子Tllが外部クロック供給装置
に接続される発振回路20と、端子’I’llに入力端
が接続して外部クロックを受けるインバータ11と、選
択端子T4を有し、選択端子T4に入力される選択情報
により発振回路20の出力もしくはインバータ11の出
力のいずれかを選択する選択回路12とを含んで構成さ
れる。
二つの端子T’tt 、 T12を有し、かつこれらの
端子のうちの一方の端子Tllが外部クロック供給装置
に接続される発振回路20と、端子’I’llに入力端
が接続して外部クロックを受けるインバータ11と、選
択端子T4を有し、選択端子T4に入力される選択情報
により発振回路20の出力もしくはインバータ11の出
力のいずれかを選択する選択回路12とを含んで構成さ
れる。
発振回路20の出力を半導体集積回路内のクロックとす
る場合は、端子T11 z TItに水晶を接続し、選
択端子T4に論理「1」を与えれば発振回路20の出力
をクロックとすることができる。
る場合は、端子T11 z TItに水晶を接続し、選
択端子T4に論理「1」を与えれば発振回路20の出力
をクロックとすることができる。
外部クロックの場合は、端子Tllに外部クロック信号
を供給すれば、インバータ11の出力をクロックするべ
く選択端子T4を論理「0」にすれば良い。このように
発振回路20の一方の端子T。
を供給すれば、インバータ11の出力をクロックするべ
く選択端子T4を論理「0」にすれば良い。このように
発振回路20の一方の端子T。
と共通にインバータ11の入力端子として’I’llを
使用することによシクロツク供給装置の端子数を一つ減
らすことができる。一つ減った分だけ半導体集積回路に
他の機能を割当てることができ性能を向上させることが
できる。
使用することによシクロツク供給装置の端子数を一つ減
らすことができる。一つ減った分だけ半導体集積回路に
他の機能を割当てることができ性能を向上させることが
できる。
以上詳細に説明したように、本発明によれば、所要端子
数を減らし、減らした分の端子を半導体集積回路の他の
機能用に割当てることのできるクロック供給装置が得ら
れるのでその効果は太きい。
数を減らし、減らした分の端子を半導体集積回路の他の
機能用に割当てることのできるクロック供給装置が得ら
れるのでその効果は太きい。
第1図は従来のクロック供給装置の一例のブロック図、
第2図は本発明の一実施例のブロック図である。 10・・・・・・発振回路、11・・・・・・インバー
タ、12・・・・・・選択回路、20・・・・・・発振
回路、Tl・・・・・・外部クロックを受ける端子、T
、、T、−・・・・・・端子、T4・・・・・・選択端
子、’I’ll 、 Tll°°団°端子。 I 単l 園 1 羊2 図
第2図は本発明の一実施例のブロック図である。 10・・・・・・発振回路、11・・・・・・インバー
タ、12・・・・・・選択回路、20・・・・・・発振
回路、Tl・・・・・・外部クロックを受ける端子、T
、、T、−・・・・・・端子、T4・・・・・・選択端
子、’I’ll 、 Tll°°団°端子。 I 単l 園 1 羊2 図
Claims (1)
- 水晶等に接続される二つの端子を有し、かつ該端子のう
ちの一方の端子が外部クロック供給装置に接続される発
振回路と、前記一方の端子に入力端が接続して外部クロ
ックを受けるインバータと、選択端子を有し該選択端子
に入力される選択情報によシ前記発振回路の出力もしく
は前記インバータの出力のいずれかを選択する選択回路
とを含むことを特徴とするクロック供給装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57231754A JPS59122017A (ja) | 1982-12-27 | 1982-12-27 | クロツク供給装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57231754A JPS59122017A (ja) | 1982-12-27 | 1982-12-27 | クロツク供給装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS59122017A true JPS59122017A (ja) | 1984-07-14 |
| JPH0224411B2 JPH0224411B2 (ja) | 1990-05-29 |
Family
ID=16928506
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP57231754A Granted JPS59122017A (ja) | 1982-12-27 | 1982-12-27 | クロツク供給装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS59122017A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0172733U (ja) * | 1987-11-04 | 1989-05-16 |
-
1982
- 1982-12-27 JP JP57231754A patent/JPS59122017A/ja active Granted
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0172733U (ja) * | 1987-11-04 | 1989-05-16 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0224411B2 (ja) | 1990-05-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5361290A (en) | Clock generating circuit for use in single chip microcomputer | |
| KR850002911A (ko) | 단일칩 마이크로 컴퓨터 | |
| US4837505A (en) | Test mode activation circuit | |
| US4011516A (en) | Frequency correction arrangement | |
| JPS59122017A (ja) | クロツク供給装置 | |
| US4370625A (en) | Integrated circuit having elements for selectively forming an RC or a crystal oscillator | |
| JPS6135021A (ja) | ユニタリマルチプレクサーデコーダ回路 | |
| JPH0350905A (ja) | トランジスタ回路 | |
| JPH0426221A (ja) | 発振回路 | |
| JPS59225603A (ja) | 発振回路 | |
| JPH0795391B2 (ja) | 半導体装置 | |
| JPS59219014A (ja) | 論理回路 | |
| KR940002111B1 (ko) | 선택 기능을 갖는 클럭 다 분주 회로 | |
| JPS60117821A (ja) | 電子回路 | |
| JPS59128464A (ja) | 半導体集積回路のテスト入力回路 | |
| JPH0262797A (ja) | ダイナミック形シフトレジスタ | |
| JPS58144926U (ja) | 論理回路 | |
| JPS61198914A (ja) | パワ−オンリセツト回路 | |
| JPH02214329A (ja) | 半導体集積回路 | |
| JPS6155774A (ja) | 1チツプマイクロコンピユ−タ | |
| JPH02180428A (ja) | リセット回路 | |
| JPS6020605U (ja) | 組合せユニツト内のバスライン選定接続構造 | |
| JPS599633U (ja) | ロ−パスフイルタ | |
| JPS5927641U (ja) | 周波数表示回路 | |
| JPH01248216A (ja) | マイクロコンピュータ |