JPS623295A - 表示画像補償方法 - Google Patents

表示画像補償方法

Info

Publication number
JPS623295A
JPS623295A JP60142276A JP14227685A JPS623295A JP S623295 A JPS623295 A JP S623295A JP 60142276 A JP60142276 A JP 60142276A JP 14227685 A JP14227685 A JP 14227685A JP S623295 A JPS623295 A JP S623295A
Authority
JP
Japan
Prior art keywords
pixel
sum
pixels
display
brightness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60142276A
Other languages
English (en)
Inventor
哲雄 市川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tektronix Japan Ltd
Original Assignee
Sony Tektronix Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Tektronix Corp filed Critical Sony Tektronix Corp
Priority to JP60142276A priority Critical patent/JPS623295A/ja
Publication of JPS623295A publication Critical patent/JPS623295A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Generation (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、水平及び垂直方向に規則的に配列された複数
の画素(ピクセル)を有する表示器に、   ・画像を
滑らかに表示する表示画像補償方法に関する。
〔従来の技術〕
表示装置に用いられるラスタ走査型陰極線管表示器、並
びに液晶及びプラズマ等の平面表示器は、複数の画素が
水平及び垂直方向に規則的に配列している。また、表示
画像を記憶する記憶回路(表示メモリ)の各記憶場所は
表示器の各画素と1対1に対応しているので、この記憶
回路の記憶内容(輝度値)に応じて表示器の対応画素を
輝度変調して表示を行なっている。ところで、これら表
示装置では、表示器の解像度や記憶回路の記憶容量の制
限により、画素の総数が例えば1280x 1024個
というように限定されている。よって、ベクトル発生器
等による輝点の計算上の理想的な表示位置と実際の表示
位置とがずれ、斜めの画像がギザギザに表示される。こ
れを一般にジャギーという。
このジャギーを改善するため、従来からいくつかの提案
が行なわれている。その内、第1の従来技術は、特開昭
55−95986号及び特開昭56−156873号公
報に開示されている如く、計算上の表示位置とこの表示
位置を挾む2つの画素との距離に応じて、これら2つの
画素を輝度変調している。第2の従来技術は、特開昭5
8−37685号公報に開示されている如く、陰極線管
に主偏向回路の外に副偏向回路を設け、陰極線管上の輝
点を計算上の表示位置に近づけている。特開昭59−9
9486号公報に開示された第3の従来技術は、ラスク
走査に同期して画像記憶回路から記憶内容を読出して輝
度制御信号を発生する際、記憶回路からの読出し信号を
2分の1画素分だけ遅延したものと、遅延しないものと
を合成して輝度制御信号としている。また、特開昭60
−2987号公報に開示された第4の従来技術は、表示
器がインク−レス表示を行ない、画像記憶回路が色デー
タ領域及びこの領域に対応した発光制御データ領域に分
かれている。そして、これら領域の記憶内容を同時に読
出し、発光制御データに応じて、フィールド1及び2で
色データを選択的に表示器に供給    □すると共に
、選択的に色データを遅延して水平方   向に画素を
シフトしている。
〔発明が解決しようとする問題点〕
上述の第1の従来技術では輝度の比例配分を行なうため
、演算処理が複雑であり、回路構成が複雑になり、また
曲線への適用も困難であった。また、第2の従来技術で
は高精度の偏向回路が要求   ::;。
され、回路構成が複雑かつ高価であった。更に第   
 ′3の従来技術では、記憶回路からの読出し信号の 
  □遅延は、表示器の画素を水平方向にしかシフトで
きないため、水平に対し直線の傾きが45度以上   
□の場合に、ジャギーを改善できなかった。また第4の
従来技術では、画像記憶回路の記憶容量が余   分に
必要となった。
したがって本発明の目的は、簡単な・・−ドウエア構成
で、直線及び曲線等の線画及び面画の画像のジャギーを
改善する表示画像補償方法の提供にある。
〔問題点を解決するだめの手段〕
本発明の画像補償方法では、水平及び垂直方向に規則的
に配列された複数の画素に対応する記憶場所を有する記
憶回路に書込まれた画像の輝度値を読出して表示器に表
示する際に、垂直方向に隣接する画素同士の輝度値の和
を順次求め、この和に応じた新たな輝度値を上側の画素
の記憶場所に書込む第1過程と、垂直方向に隣接する画
素同士の輝度値の和を順次求め、この和に応じた新たな
輝度値を下側の画素の記憶場所に書込む第2過程と、水
平方向に隣接する画素同士の輝度値の和を順次求め、こ
の和に応じた新だな輝度値を左側の画素の記憶場所に書
込む第3過程と、水平方向に隣接する画素同士の輝度値
の和を順次求め、この和に応じた新たな輝度値を右側の
画素の記憶場所に書込む第4過程とを所定順序で行ない
、記憶回路から新たな輝度値を読出して画像を表示器に
滑らかに表示している。
〔作用〕
本発明では、上述のように画像を補償するので、   
“単一の画素についてみた場合、その画素自体の輝度を
最も高くし、その画素の上下左右の4つの画素の輝度を
低くし、更に斜め方向の4つの画素の   ゛輝度を更
に低くでき、全体として自然で滑らかな    □画像
を表示できる。
〔実施例〕
以下、添付図を参照して本発明の実施例を詳細に説明す
る。まず、本発明の詳細な説明する。第2図は、9個の
画素(ピクセル)の各輝度値を示している。この場合、
中心の画素の輝度値を4とし、その上下左右の4個の画
素の輝度値を2とし、中心画素の斜め方向の4個の画素
の輝度値を1と    ゛する。すると、1個の点が9
個の画素の輝度値の   7総和で表わされ、全体とし
て滑らかな画像になる。   次に、第2図に示す画像
を作成する方法を第1    ′図の流れ図に従って説
明する。まず、第3図の画   ゛1素4にのみ輝度値
1を与え、他のすべての画素の輝度値はOとする。(第
2図及び第3図の円は各画素を表わすが、その中の数は
第2図が輝度値を表わし、第3図が画素番号を表わして
いる点に注意されたい。)また、9個の周囲には輝度値
0の画素が配置されているとする。まず第1過程(ステ
ップ1)において、垂直方向に隣接する画素の輝度値の
和を求め、この和を上側の画素の新たな輝度値とする。
例えば、画素1の輝度値0と画素4の輝度値1との和1
を画素1の新たな輝度値とする。この過程を各画素につ
いて行なうと次のようになる。
次に、第2過程(ステップ2)において、垂直方向に隣
接する画素の輝度値の和を求め、この和を下側の画素の
新たな輝度値とする。例えば、画素1の輝度値1と画素
4の輝4度値1との和2を画素4の新たな輝度値とする
。この過程を各画素について行なうと次のようになる。
更に、第3過程(ステップ3)において、水平  □方
向に隣接する画素の輝度値の和を求め、この和  ・。
を左側の画素の新たな輝度値とする。例えば、画素3の
輝度値Oと画素4の輝度値2との和2を画  □素3の
新たな輝度値とする。この過程を各画素について行なう
と次のようになる。
また、第4過程(ステップ4)において、水平方向に隣
接する画素の輝度値の和を求め、この和を右側の画素の
新たな輝度値とする。例えば、画素3の輝度値2と画素
4の輝度値2との和4を画素4の新たな輝度とする。こ
の過程を各画素について行なうと次のようになる。
この結果は第2図に示した各画素の輝度値と同じである
。また、第1〜第4過穆は任意の順序で実行しても、結
果は同じである。
一般的には、表示器の各画素の輝度値は、各画素に対応
する記憶装置の記憶場所に記憶されている。上述の例で
は、最高輝度値が4なので、各記憶場所は2ビツトであ
る。ところで、第1過程においては、演算(和)の結果
が上側の画素の記憶場所に書込まれることになるので、
演算の順序を上側の画素から下側の画素方向に行なえば
、別の記憶回路が不要となる。同様に、第2過程では下
側から上側の方向に、第3過程では左側から右側の方向
に、第4過程では右側から左側の方向に演算を行なえば
、別の記憶回路が不要である。
第4図は、本発明を利用する表示装置の一例のブロック
図である。タブレット又はキーボード等の入力装置10
やホスト・コンピュータ(図示セず)からの画像情報は
、中央処理装置(CPU)12を介してベクトル発生器
14に供給される。CPU12は、例えばマイクロプロ
セッサでアリ、ベクトル発生器14には、例えばデジタ
ル微分解析器(DDA)が利用できる。ベクトル発生器
14は、発生したベクトルを表示メモリ(ビット・マノ
゛プ・メモリ)16に書込む。この表示メモリ16に記
  ・憶された各輝度の位置は理想的な表示位置でない
ので、ジャギーを含んでいる。そこで、ROM 18に
記憶され、第1図の流れ図に対応するグログラムに従っ
て、CPU12は表示メモリ16の各画素  “の輝度
値を補償する。表示制御回路20は、表示   ′メモ
リ16の記憶内容を順次読出し、表示器22に表示する
。これらの構成は周知なので、これ以上の詳細説明は省
略する。             ′第5図は10x
lOの画素を示す。これは表示メモリ16及び表示器2
2に対応、する。ベクトル発生器14が書込んだ輝度値
を、画素P。。ではi。。。
:き 画素P。、ではi。1・・・・・・画素P[+9では1
0゜とすると、   ・・本発明による画像補償を行な
った場合、例えば画素pHの最終的な輝度値I11は次
のようになるOL+ = joo +2 ioI+fo
z+2 i+o +4 i+++2 i、 + t2o
 +2 i2. + i2゜他の内側の画素も画素pH
と同様な結果になる。
また周囲の画素については、外部の画素の輝度値を0と
すればよく、例えば画素P0゜及びP。1の最終輝度値
工。。及び工。Iは次のようになる。
Ioo = joo + lot + i+o + i
、IIn+ =ioo +21ol + 1o2+lt
o +zt、、 +112なお、円の中の数字は輝度値
を示す。上述と同様な過程を実行することにより、第1
過程実行後は第7図のようになシ、第2過程実行後は第
8図のようになり、第3過程実行後は第9図のようにな
り、第4過程実行後は第10図のようになる。この例で
は、最終輝度値の最高値が8なので、表示メモリ16の
各記憶場所には3ピツト、即ち、3枚のメモリ・プレー
ンが必要となる。これら最終輝度値により、画像を表示
器22に表示すると、第11図のようになり、ジャギー
のない滑らかな斜線であることが判る。
上述は本発明の好適な実施例についての説明であるが、
本発明の要旨を逸脱することなく種々の変形及び変更が
可能である。例えば、ベクトル発生器が書込む輝度値は
1以外の任意の値でよく、また各記憶場所のビット数に
制限がある場合は、求めた和の下位ビットを切り捨てた
りしてもよい。
〔発明の効果〕
上述の如く本発明によれば、特別な記憶回路等を必要と
せず、ハードウェアが簡単になる。また演算は単なる和
のみなので、演算が容易である。
更に、本発明は、単に記憶回路内の各記憶場所について
機械的に演算を行なうのみで、新だに各ベクトルを求め
る必要がなく、直線、曲線を問わずあらゆる画像を滑ら
かに表示できる。
【図面の簡単な説明】
第1図は本発明を説明する流れ図、第2及び第3図は本
発明の詳細な説明するための画素を示す図、第4図は本
発明を利用する表示装置のブロック図、第5図は画素を
示す図、第6〜第10図は本発明を説明するための各画
素の輝度値を示す図、第11図は本発明による表示を示
す図である。 特許出願人  ソニー・テクトロニクス株式会社■■■ 箋2図 ■■■ 第3回 第4図 に 1A5図      ゛゛ ■■■■■■■■■■■ ■■■■■■■■■■■ ■■■■■■■■■■■ 第70 ■■■■■■■■■■■  □ ■■■■■■■■■■■ O・・・・・・・O・■ 811圏

Claims (1)

    【特許請求の範囲】
  1. 水平及び垂直方向に規則的に配列された複数の画素に対
    応する記憶場所を有する記憶回路に書込まれた画像の輝
    度値を読出して表示器に表示する方法において、垂直方
    向に隣接する上記画素同士の輝度値の和を順次求め、こ
    の和に応じた新たな輝度値を上側の上記画素の上記記憶
    場所に書込む第1過程と、垂直方向に隣接する上記画素
    同士の輝度値の和を順次求め、この和に応じた新たな輝
    度値を下側の上記画素の上記記憶場所に書込む第2過程
    と、水平方向に隣接する上記画素同士の輝度値の和を順
    次求め、この和に応じた新たな輝度値を左側の上記画素
    の上記記憶場所に書込む第3過程と、水平方向に隣接す
    る上記画素同士の輝度値の和を順次求め、この和に応じ
    た新たな輝度値を右側の上記画素の上記記憶場所に書込
    む第4過程とを所定順序で行ない、上記記憶回路から上
    記新たな輝度値を読出して上記画像を上記表示器に滑ら
    かに表示することを特徴とする表示画像補償方法。
JP60142276A 1985-06-28 1985-06-28 表示画像補償方法 Pending JPS623295A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60142276A JPS623295A (ja) 1985-06-28 1985-06-28 表示画像補償方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60142276A JPS623295A (ja) 1985-06-28 1985-06-28 表示画像補償方法

Publications (1)

Publication Number Publication Date
JPS623295A true JPS623295A (ja) 1987-01-09

Family

ID=15311591

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60142276A Pending JPS623295A (ja) 1985-06-28 1985-06-28 表示画像補償方法

Country Status (1)

Country Link
JP (1) JPS623295A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03228187A (ja) * 1990-02-01 1991-10-09 Seiko Instr Inc 画像表示装置
US6657747B1 (en) 1995-10-20 2003-12-02 Fujitsu Limited Image half-tone processor and method thereof

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03228187A (ja) * 1990-02-01 1991-10-09 Seiko Instr Inc 画像表示装置
US6657747B1 (en) 1995-10-20 2003-12-02 Fujitsu Limited Image half-tone processor and method thereof
US6897981B2 (en) 1995-10-20 2005-05-24 Fujitsu Limited Image half-tone processor and method thereof

Similar Documents

Publication Publication Date Title
US4481594A (en) Method and apparatus for filling polygons displayed by a raster graphic system
US6366292B1 (en) Scaling method and apparatus for a flat panel display
JPH09245179A (ja) コンピュータグラフィックス装置
JPS623295A (ja) 表示画像補償方法
JPS6016634B2 (ja) デイスプレイ装置における図形発生方式
JP2737898B2 (ja) ベクトル描画装置
JPS5843747B2 (ja) エンスイキヨクセンハツセイソウチ
JP2001228818A (ja) 表示装置
JPS61235895A (ja) 直線表示装置
JP3327961B2 (ja) 画像処理装置
JPS6242280A (ja) グラフイツクデイスプレイ装置
JP2903514B2 (ja) 高速描画方法
JPS6242279A (ja) グラフイツクデイスプレイ装置
JPS6172293A (ja) カラ−図形表示装置
JPS58203493A (ja) 表示装置
JPH028315Y2 (ja)
JPS59214085A (ja) 信号変換装置
JPS6023892A (ja) 斜線表示装置
JPS63240682A (ja) 図形表示におけるクリツピング処理方式
JPS60166981A (ja) グラフイツクデイスプレイ装置
JPS63192089A (ja) ビツトマツプデイスプレイシステムにおける描画方法
JPS61285489A (ja) 図形表示装置
JPH0160154B2 (ja)
JPS59144972A (ja) 図形情報の処理装置
JPS6113283A (ja) 液晶表示装置