JPS6234436A - デ−タ障害検出回路 - Google Patents

デ−タ障害検出回路

Info

Publication number
JPS6234436A
JPS6234436A JP17344385A JP17344385A JPS6234436A JP S6234436 A JPS6234436 A JP S6234436A JP 17344385 A JP17344385 A JP 17344385A JP 17344385 A JP17344385 A JP 17344385A JP S6234436 A JPS6234436 A JP S6234436A
Authority
JP
Japan
Prior art keywords
parity
information
circuit
selector
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17344385A
Other languages
English (en)
Other versions
JPH0666759B2 (ja
Inventor
Chukichi Ono
小野 忠吉
Koji Kogure
木暮 光司
Kiyohiko Kuroda
黒田 清彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
NEC Corp
NTT Inc
Original Assignee
Fujitsu Ltd
NEC Corp
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, NEC Corp, Nippon Telegraph and Telephone Corp filed Critical Fujitsu Ltd
Priority to JP17344385A priority Critical patent/JPH0666759B2/ja
Publication of JPS6234436A publication Critical patent/JPS6234436A/ja
Publication of JPH0666759B2 publication Critical patent/JPH0666759B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はハIJティ情報を使用したデータ障害検出回路
に関する。
〔従来の技術〕
第2図はこの種のパリティ情報を使用したデータ障害検
出回路の従来例の構成図である。
パリティ発生回路21(または22、以下同様)は、n
ビット(n≧1)のデータ線11 (1,2)が引き込
まれ、パリティ則指定情報線71 (72)カラの奇数
パリティ則指定に従いnビットデータに対するパリティ
情報を発生し、パリティ情報線31 (8B)に出力す
る。メモリ回路41(42)は、データ線11(12)
とパリティ情報線31(82)が引き込まれ、データお
よびパリティ情報を蓄積し、さらに蓄積されたデータお
よびパリティ情報をそれぞれデータ線11(12)とパ
リティ情報、581(82)に出力する。パリティチェ
ック回路51 (52)はメモリ回路41<42)から
のパリティ情報がメモリ回路41(42)からのデータ
に対して奇数パリティになっているか否かをチェックし
、誤りの場合のみチェック結果出力情報1a61(62
)に障害情報を出力する。
つまり、メモリ回路41(42)が正常の場合チェック
結果出力情報線61 ((32)には障害情報が現われ
ず、メモリ回路41 (42)がビットスタック等の障
害になった場合にチェック結果出力情報線61(62)
に障害情報が出力されるので、パリティ発生回路21(
22)とパリティチェック回路51(52)の間に位置
するメモリ回路41(4z)の正常性をチェックしてい
ることになる。
さらに、パリティ発生回路21(22)とパリティチェ
ック回路51 (52)が正常に動作しているか否かを
チェックする必要がある。これに対しては、パリティ則
指定情報線71(72)からのパリティ則指定を通常の
奇数パリティ則から偶数パリティ則に切り替えることに
より、パリティ情報線81(82)上のパリティ情報は
nビットデータに対する偶数パリティになっているため
、パリティチェック回路51 (52)での奇数ハIJ
ティチェックによりチェック結果出力情報線61(62
)に障害情報が出力される。この偶数パリティ則指定時
の障害情報はパリティ発生回路21(22)とパリティ
チェック回路51(52)の動作正常性を示すものであ
り、逆に障害情報が出力されない場合Fi障害である。
パリティ発生回路21 (22)からパリティチェック
回路51(52)tでの区間をパリティ区間と称し、第
2図では2つのパリティ区間を示している。
〔発明が解決しようとする問題点〕
上述した、パリティ情報を使用した従来のデータの障害
検出回路は、m(m≧2)個のパリティ区間が存在する
と、m個のパリティ則指定情報線とm個のチェック結果
出力情報線が必要となるため、パリティ則指定情報線の
前段に設置され、試験診断プログラムからのパリティ則
指示情報を保持するクリップ70ツブがm個必要となり
、またチェック結果出力情報線の後段にはオンラインプ
ログラムによる保守走査読取りオーダに対するアンサ回
路がm個必要となる。
装置が障害を検出し、保守用品と取り替える最小保守単
位において、従来は1個のパリティ区間が存在するのみ
であったが、最近の高集積化技術により複数個のパリテ
ィ区間が存在するようになってきており、このため従来
のデータの障害検出回路は、パリティ則指示情報を保持
するフリップ70ツブおよび保9走査用アンサ回路の増
大によるコストアップや、障害表示ボイ/トの増加によ
り保守が煩雑になるという欠点がある。
〔問題点を解決するための手段〕
本発明のデータ障害検出回路は、パリティ則指定情報を
共通化するために各パリティ則指定情報線が共通に接続
され、m個(m:パリティ区間で2以上)のパリティチ
ェック回路のチェック結果出力情報の少なくとも1つが
障害有りを示しているときに所定の論理値信号を出力す
る第1のゲート回路と、m個のパリティチェック回路の
チェック結果情報が全て障害有りを示しているときに所
定の論理値信号を出力する第2のゲート回路と、パリテ
ィ則指定情報線のパリティ則指定情報を入力選択信号と
して、第1のゲート回路の出力ま九は第2のゲート回路
の出力を選択し、障害情報として出力する2i−1セレ
クタを備えたことを特徴とする。
すなわち、本発明によればパリティ則指定情報線、チェ
ック結果出力情報線は共に1本で済むので、パリティ則
指示情報を保持するクリップフロップおよび保守走査用
アンサ回路の数はそれぞれ1個になる。
〔実施例〕
本発明の実施例についてi面を参照して説明する。
第1図は本発明によるデータ障害検出回路の−実施例の
構成図である。本実施例は、第2図の従来例と同様に、
パリティ発生回路21からパリティチェック回路51ま
でと、パリティチェック回路2zからパリティチェック
回路52までの2つのパリティ区間を示している。第1
図において第2図の従来例の構成と同一の部分には同一
の符号を付して重複する説明は省略する。
パリティ発生回路21.22はパリティ則指定情報線7
0が共通に接続されている。論理和回路3a、論理積回
路8bはそれぞれパリティチェック回路51.52のチ
ェック結果出力情報線61゜62の障害情報の論理和、
論理積をとる。2−1セレクタ9はパリティ則指定情報
線70の情報が奇数パリティ則指定の場合に論理和回路
8alの出力を、偶数パリティ則指定の場合に論理積回
路8bの出力をチェック結果出力情報1fJ60に出力
する。
次に、本実施例の動作を説明する。
(1)通常時、パリティ則指定情報線70からの指示ハ
寄数パリティ則となっており、2−1セレクタ9は論理
和回路8aを選択している。このときメモリ回路41ま
たは42の少なくも一方に障害があると、論理和回路8
aの出力が論理lとなり、2−lセレクタ9のチェック
結果出力情報線60に障害情報が出力される。
■ 次に、パリティ発生回路21と22およびパリティ
チェック回路51と52の動作正常性をチェックする場
合は、パリティ則指定情報線70からの情@iを偶数パ
リティ則に変化させる。これにより、2−1セレクタ9
は論理積回路8bを選択する。そして、チェック結果出
力情報線61と62の両方に障害情報が出力された場合
のみ論理積回路8bの出力が論理@1”となり、2−1
セレクタ9のチェック結果出力情報線60に、パリティ
発生回路21と22およびパリティチェック回路51と
52の正常性が確認されたことを示す障害情報が出力さ
れる。
なお、論理和回路8aの代りにノア回路、論理積回路8
bの代りにナンド回路を使用してもよい。
〔発明の効果〕
以上説明したように本発明は、m個のパリティ発生回路
に対してそのパリティ則指定情報を共通化し、さらにm
個のパリティ発生回路に対応したm個のパリティチェッ
ク回路の障害情報のオアまたノアをとるゲート回路の出
力を一方に、同障害定情報と同一にすることにより、パ
リティ則指示情報を保持するフリップフロップや保守走
査用アンサ回路のハードウェア肴を削減でき、また障害
表示ポイントの削減により保守が簡易になるという効果
がある。
【図面の簡単な説明】 第1図は本発明によるパリティ情報を使用したデータ障
害検出回路の一実施例の構成図、第2図はパリティ情報
を使用したデータ障害検出回路の従来例の構成図である
。 11.12・・・データ線、 21.22・・・パリティ発生回路、 81.82・・・パリティ情報線、 41.42・・・メモリ回路、 51.52・・・パリティチェック回路、60.61.
(52・・・チェック結果出力情報線、70・・・パリ
ティ則指定情報線、 8a・・・論理和回路、 8b・・・論理積回路、 9・・・2−1セレクタ。

Claims (1)

  1. 【特許請求の範囲】 nビット(n≧1)のデータに対しパリティ情報を発生
    するパリティ発生回路と、該パリティ情報と前記nビッ
    トデータを引き込み正常性のチェックを行うパリティチ
    ェック回路を有し、前記パリティ発生回路には発生され
    るパリティ情報のパリティ則を指定するパリティ則指定
    情報線が引き込まれている、パリティ区間がm個(m≧
    2)のデータ障害検出回路において、 パリティ則指定情報を共通化するために前記各パリティ
    則指定情報線が共通に接続され、 前記m個のパリティチェック回路のチェック結果出力情
    報の少なくとも1つが障害有りを示しているときに所定
    の論理値信号を出力する第1のゲート回路と、 前記m個のパリティチェック回路のチェック結果情報が
    全て障害有りを示しているときに所定の論理値信号を出
    力する第2のゲート回路と、前記パリティ則指定情報線
    のパリティ則指定情報を入力選択信号として、前記第1
    のゲート回路の出力または前記第2のゲート回路の出力
    を選択し、障害情報として出力する2−1セレクタを備
    えたことを特徴とするデータ障害検出回路。
JP17344385A 1985-08-06 1985-08-06 デ−タ障害検出回路 Expired - Lifetime JPH0666759B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17344385A JPH0666759B2 (ja) 1985-08-06 1985-08-06 デ−タ障害検出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17344385A JPH0666759B2 (ja) 1985-08-06 1985-08-06 デ−タ障害検出回路

Publications (2)

Publication Number Publication Date
JPS6234436A true JPS6234436A (ja) 1987-02-14
JPH0666759B2 JPH0666759B2 (ja) 1994-08-24

Family

ID=15960565

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17344385A Expired - Lifetime JPH0666759B2 (ja) 1985-08-06 1985-08-06 デ−タ障害検出回路

Country Status (1)

Country Link
JP (1) JPH0666759B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04153838A (ja) * 1990-10-18 1992-05-27 Fujitsu Ltd 二重化システムのエラーチェック回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04153838A (ja) * 1990-10-18 1992-05-27 Fujitsu Ltd 二重化システムのエラーチェック回路

Also Published As

Publication number Publication date
JPH0666759B2 (ja) 1994-08-24

Similar Documents

Publication Publication Date Title
US6385755B1 (en) Information processing system and logic LSI, detecting a fault in the system or the LSI, by using internal data processed in each of them
US6625684B1 (en) Application specific integrated circuit with dual-mode system for externally accessible data buses and visibility buses
US4224681A (en) Parity processing in arithmetic operations
US3559168A (en) Self-checking error checker for kappa-out-of-nu coded data
JPS6234436A (ja) デ−タ障害検出回路
JPS62204500A (ja) 多出力冗長回路付メモリicのテスト装置
JP4574761B2 (ja) インタフェース装置
JPH0520219A (ja) 入出力制御装置
JPH0454643A (ja) パリティ生成およびチェック回路
JPS59107499A (ja) 多重化メモリ回路
JPS63156465A (ja) 時間スイツチ回路のデ−タ格納域監視方式
JPS5866102A (ja) シ−ケンス制御装置
JP2747133B2 (ja) 故障報告回路
JP3157662B2 (ja) Lsi診断制御回路
JPS636642A (ja) カ−ド実装状態検出装置
JPH06214822A (ja) ディジタル信号処理装置
JPH05341003A (ja) 多重化された論理回路のエラーチェック方式
JPS63254821A (ja) C−mos構造の論理回路
JPH05142299A (ja) シフト制御回路
JPS63280342A (ja) シフトパス故障診断装置
JPH11184723A (ja) 故障検出方式
JPH0542016B2 (ja)
JPH05257822A (ja) データバッファ
JPH03128470A (ja) テスト容易化回路
JPS62240873A (ja) テスト容易化回路