JPH01183236A - マルチプロセツサシステムの通信制御方式 - Google Patents
マルチプロセツサシステムの通信制御方式Info
- Publication number
- JPH01183236A JPH01183236A JP63006987A JP698788A JPH01183236A JP H01183236 A JPH01183236 A JP H01183236A JP 63006987 A JP63006987 A JP 63006987A JP 698788 A JP698788 A JP 698788A JP H01183236 A JPH01183236 A JP H01183236A
- Authority
- JP
- Japan
- Prior art keywords
- address
- control
- package
- text
- controlled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004891 communication Methods 0.000 title claims abstract description 12
- 238000000034 method Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 1
Landscapes
- Small-Scale Networks (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、プロセッサを有する制御パッケージと、各々
がプロセッサを有する複数の被制御パッケージとからな
るマルチ−プロセッサシステムにおいて、制御パッケー
ジが送信する制御テキストを被制御パッケージが受信を
行なう際に適用される通信制御方式に関するものである
。
がプロセッサを有する複数の被制御パッケージとからな
るマルチ−プロセッサシステムにおいて、制御パッケー
ジが送信する制御テキストを被制御パッケージが受信を
行なう際に適用される通信制御方式に関するものである
。
かかるマルチプロセッサシステムにおいては、各被制御
パッケージ毎に各個別のアドレスを定め、これを指定し
て制御パッケージが制御テキストの送信を行なうものと
なっておシ、この操作を各被制御パッケージ毎に行ない
、制御パッケージが各被制御パッケージの制御を順次に
行なうものとなっている。
パッケージ毎に各個別のアドレスを定め、これを指定し
て制御パッケージが制御テキストの送信を行なうものと
なっておシ、この操作を各被制御パッケージ毎に行ない
、制御パッケージが各被制御パッケージの制御を順次に
行なうものとなっている。
しかし、制御パッケージが各被制御パッケージに対し同
一の制御を行なう場合、制御テキストの送信を各被制御
パッケージ毎に行なわねばならず、これに要する通信時
間が増大し、制御上に遅延が生ずる問題を招来している
。
一の制御を行なう場合、制御テキストの送信を各被制御
パッケージ毎に行なわねばならず、これに要する通信時
間が増大し、制御上に遅延が生ずる問題を招来している
。
前述の問題を解決するため、本発明はつぎの手段によシ
構成するものとなっている。
構成するものとなっている。
すなわち、上述のマルチプロセッサシステムにおいて、
各被制御パッケージに共通のアドレスを含む複数のアド
レスを設定したアドレス設定部と、到来した制御テキス
ト中のアドレスとアドレス設定部のアドレスとを比較し
、一致したアドレスを含む制御テキストの受信を行なわ
せるアドレス比較部とを各被制御パッケージに設けるも
のとしている。
各被制御パッケージに共通のアドレスを含む複数のアド
レスを設定したアドレス設定部と、到来した制御テキス
ト中のアドレスとアドレス設定部のアドレスとを比較し
、一致したアドレスを含む制御テキストの受信を行なわ
せるアドレス比較部とを各被制御パッケージに設けるも
のとしている。
したがって、各被制御パッケージに共通のアドレスを付
加して制御テキストの送信を制御パッケージが行なうこ
とによシ、これが各被制御パッケージにおいて同時に受
信されるものとなシ、同一の制御を1回の通信によシ行
なうことができる。
加して制御テキストの送信を制御パッケージが行なうこ
とによシ、これが各被制御パッケージにおいて同時に受
信されるものとなシ、同一の制御を1回の通信によシ行
なうことができる。
以下、実施例を示す図によって本発明の詳細な説明する
。
。
第2図は全構成を示すブロック図であり、各々がプロセ
ッサを有する制御パッケージ1および複数の被制御パッ
ケージ21〜2nが通信路3によシ接続されておシ、相
互間において通信路3を介するデータの送受信を行ない
、制御パッケージ1による制御にしたがい、各被制御パ
ッケージ2.〜2nが各々所定の制御処理を実行するも
のとなっている。
ッサを有する制御パッケージ1および複数の被制御パッ
ケージ21〜2nが通信路3によシ接続されておシ、相
互間において通信路3を介するデータの送受信を行ない
、制御パッケージ1による制御にしたがい、各被制御パ
ッケージ2.〜2nが各々所定の制御処理を実行するも
のとなっている。
第3図は、制御パッケージ1が送信する制御テキストの
構成を示す図であシ、受信すべき被制御パッケージを指
定するアドレス11、および、制御コマンド12によ)
構成されておシ、被制御パッケージ21〜2nにおいて
は、匍制御テキスト中のアドレス11と自己のアドレス
とを比較し、一致したとき制御テキストを受信すべきも
のと判断し、制御コマンド12の解析を行なったうえ、
これの内容を笑行するものとなっている。
構成を示す図であシ、受信すべき被制御パッケージを指
定するアドレス11、および、制御コマンド12によ)
構成されておシ、被制御パッケージ21〜2nにおいて
は、匍制御テキスト中のアドレス11と自己のアドレス
とを比較し、一致したとき制御テキストを受信すべきも
のと判断し、制御コマンド12の解析を行なったうえ、
これの内容を笑行するものとなっている。
第1図は、制御テキストの受信処理回路を示すブロック
図であシ、制御パッケージ1から送信された制御テキス
) CTは、制御テキスト受信部21においてアドレス
11が抽出され、アドレス比較部22へ与えられたうえ
、アドレス設定部23に設定されたアドレスとの比較が
行なわれ、一致した場合はアドレス比較部22がこの結
果を制御テキスト受信部21へ与えるため、同受信部2
1が制御コマンド12をコマンド解析部24へ送出する
ものとなシ、ここにおいて制御コマンド12の解析がな
され、これにより制御テキストCTの受信が行なわれる
。
図であシ、制御パッケージ1から送信された制御テキス
) CTは、制御テキスト受信部21においてアドレス
11が抽出され、アドレス比較部22へ与えられたうえ
、アドレス設定部23に設定されたアドレスとの比較が
行なわれ、一致した場合はアドレス比較部22がこの結
果を制御テキスト受信部21へ与えるため、同受信部2
1が制御コマンド12をコマンド解析部24へ送出する
ものとなシ、ここにおいて制御コマンド12の解析がな
され、これにより制御テキストCTの受信が行なわれる
。
ただし、アドレス設定部22には、各被制御パッケージ
21〜2nに共通のグローバルアドレス、および、各個
別のアドレス等、複数のアドレスがあらかじめ設定して
あシ、制御テキストCTヘゲローバルアドレスがアドレ
ス11として付加された場合は、各被制御パッケージ2
□〜2nのアドレス比較部22が同時Gで一致出力を生
ずるものとな 4シ、各被制御パッケージ21〜2n
が一斉に制御テキス) CTの受信を行なうため、制御
パッケージ1は1回の送信を行なうのみにより、同一の
制御を各被制御パッケージ21〜2111に対して同時
に行なうことができる。
21〜2nに共通のグローバルアドレス、および、各個
別のアドレス等、複数のアドレスがあらかじめ設定して
あシ、制御テキストCTヘゲローバルアドレスがアドレ
ス11として付加された場合は、各被制御パッケージ2
□〜2nのアドレス比較部22が同時Gで一致出力を生
ずるものとな 4シ、各被制御パッケージ21〜2n
が一斉に制御テキス) CTの受信を行なうため、制御
パッケージ1は1回の送信を行なうのみにより、同一の
制御を各被制御パッケージ21〜2111に対して同時
に行なうことができる。
以上の説明によシ明らかなとおり本発明によれば、各被
制御パッケージに共通のアドレスを含む複数のアドレス
を設定したアドレス設定部と、到来した制御テキスト中
のアドレスとアドレス設定部のアドレスとを比較し、一
致したアドレスを含む制御テキストの受信を行なわせる
アドレス比較部とを設けることによシ、共通のグローバ
ルアドレスを付加して制御テキストを送信すれば、これ
が各被制御パッケージにおいて一斉に受信されるものと
なシ、同一の制御を1回の通信によシ行なえるため、通
信所要時間の短縮および制御の高速化が笑現し、各種用
途のマルチプロセッサシステムにおいて顕著な効果が得
られる。
制御パッケージに共通のアドレスを含む複数のアドレス
を設定したアドレス設定部と、到来した制御テキスト中
のアドレスとアドレス設定部のアドレスとを比較し、一
致したアドレスを含む制御テキストの受信を行なわせる
アドレス比較部とを設けることによシ、共通のグローバ
ルアドレスを付加して制御テキストを送信すれば、これ
が各被制御パッケージにおいて一斉に受信されるものと
なシ、同一の制御を1回の通信によシ行なえるため、通
信所要時間の短縮および制御の高速化が笑現し、各種用
途のマルチプロセッサシステムにおいて顕著な効果が得
られる。
図は本発明の実施例を示し、第1図は受信処理回路のブ
ロック図、第2図は全構成のブロック図、第3図は制御
テキストの構成を示す図である。 1・・・・制御パッケージ、21〜2n・・・・被制御
パッケージ、11・鳴・・アドレス、12・・・・制御
コマンド、22・・・・アドレス比較部、23・・・・
アドレス設定部、24・・・・コマンド解析部。
ロック図、第2図は全構成のブロック図、第3図は制御
テキストの構成を示す図である。 1・・・・制御パッケージ、21〜2n・・・・被制御
パッケージ、11・鳴・・アドレス、12・・・・制御
コマンド、22・・・・アドレス比較部、23・・・・
アドレス設定部、24・・・・コマンド解析部。
Claims (1)
- プロセッサを有する制御パッケージと、各々がプロセッ
サを有する複数の被制御パッケージとからなるマルチプ
ロセッサシステムにおいて、前記各被制御パッケージに
共通のアドレスを含む複数のアドレスを設定したアドレ
ス設定部と、到来した制御テキスト中のアドレスと前記
アドレス設定部のアドレスとを比較し一致したアドレス
を含む制御テキストの受信を行なわせるアドレス比較部
とを前記各被制御パッケージに設けたことを特徴とする
マルチプロセッサシステムの通信制御方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63006987A JPH01183236A (ja) | 1988-01-18 | 1988-01-18 | マルチプロセツサシステムの通信制御方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63006987A JPH01183236A (ja) | 1988-01-18 | 1988-01-18 | マルチプロセツサシステムの通信制御方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH01183236A true JPH01183236A (ja) | 1989-07-21 |
Family
ID=11653506
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63006987A Pending JPH01183236A (ja) | 1988-01-18 | 1988-01-18 | マルチプロセツサシステムの通信制御方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH01183236A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013513733A (ja) * | 2009-12-11 | 2013-04-22 | エーリコン テクスティル ゲゼルシャフト ミット ベシュレンクテル ハフツング ウント コンパニー コマンディートゲゼルシャフト | 制御装置 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60246151A (ja) * | 1984-05-21 | 1985-12-05 | Canon Inc | デ−タ伝送方式 |
| JPS6199439A (ja) * | 1984-09-29 | 1986-05-17 | Fujitsu Ltd | グル−プアドレス通信方式 |
| JPS6224741A (ja) * | 1985-07-25 | 1987-02-02 | Matsushita Electric Works Ltd | 多重伝送方式 |
| JPS62200838A (ja) * | 1986-02-28 | 1987-09-04 | Toshiba Corp | 同報メツセ−ジ送受信方式 |
-
1988
- 1988-01-18 JP JP63006987A patent/JPH01183236A/ja active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60246151A (ja) * | 1984-05-21 | 1985-12-05 | Canon Inc | デ−タ伝送方式 |
| JPS6199439A (ja) * | 1984-09-29 | 1986-05-17 | Fujitsu Ltd | グル−プアドレス通信方式 |
| JPS6224741A (ja) * | 1985-07-25 | 1987-02-02 | Matsushita Electric Works Ltd | 多重伝送方式 |
| JPS62200838A (ja) * | 1986-02-28 | 1987-09-04 | Toshiba Corp | 同報メツセ−ジ送受信方式 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013513733A (ja) * | 2009-12-11 | 2013-04-22 | エーリコン テクスティル ゲゼルシャフト ミット ベシュレンクテル ハフツング ウント コンパニー コマンディートゲゼルシャフト | 制御装置 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4425616A (en) | High-speed time share processor | |
| JPH01183236A (ja) | マルチプロセツサシステムの通信制御方式 | |
| JPS6135645A (ja) | 郡別同報通信方式 | |
| JPH03108837A (ja) | 時分割バス制御回路 | |
| JP2957354B2 (ja) | 信号転送方法 | |
| JPH0334648A (ja) | コンピュータの相互結合方法 | |
| JPH01231458A (ja) | 回線スキャン制御方式 | |
| JP2661962B2 (ja) | 双方向catvシステムのデータ伝送用送信要求方式 | |
| JPS63133204A (ja) | シ−ケンサのデ−タ伝送用インタ−フエイス | |
| JPS60178748A (ja) | 放送型通信の入力応答制御方式 | |
| JPH05324545A (ja) | バス制御装置 | |
| JPH0741231Y2 (ja) | データ伝送システム | |
| JPS62186634A (ja) | 端末プロトコル変換システムによるホスト−端末通信方式 | |
| JPS6046639A (ja) | 交換網通信制御方式 | |
| JPS6285527A (ja) | 伝送制御方式 | |
| JPH04291430A (ja) | プログラムトレース方式 | |
| JPS63282502A (ja) | 制御装置 | |
| JPS62286157A (ja) | プロセツサ間デ−タ転送方式 | |
| JPS61273046A (ja) | 環状共通母線通信システム | |
| JPH04102150A (ja) | 電文編集送信方式 | |
| JPS62292040A (ja) | ル−プバス制御方式 | |
| JPS63312740A (ja) | 選択的同報通信方式 | |
| JPS60204062A (ja) | マルチデ−タ処理システム | |
| JPH0217741A (ja) | データ通信方式 | |
| JPH0292128A (ja) | ネットワークシステムにおけるデータ伝送方式 |